Abstract:
L'invention concerne une cellule mémoire à programmation unique et son procédé de programmation, comportant un transistor de programmation (MN) en série avec une résistance de programmation (Rp) en silicium polycristallin constituant l'élément de mémorisation, la programmation étant non destructrice de la résistance en silicium polycristallin.
Abstract:
L'invention concerne une cellule intégrée (1) d'extraction d'une valeur binaire basée sur une différence de valeurs entre deux résistances (Rd, Rg), comportant : des moyens de connexion pour une lecture binaire du signe de la différence de valeurs entre lesdites résistances ; et des moyens de connexion pour une modification de la valeur d'une desdites résistances pour rendre invariable ledit signe de différence de valeurs.
Abstract:
L'invention concerne un transpondeur électromagnétique (20) comprenant : un circuit oscillant parallèle (L2, C2) propre à extraire d'un champ rayonné un signal d'alimentation ; en parallèle sur le circuit oscillant, plusieurs branches comprenant chacune une résistance programmable (Rpi) et un interrupteur (Mi) ; et un élément (27) de commande cyclique de fermeture des interrupteurs successivement, chaque résistance constituant un élément de stockage d'une partie de code stocké dans le transpondeur.
Abstract:
L'invention concerne une cellule mémoire à programmation unique et son procédé de programmation, comportant un transistor de programmation (MN) en série avec une résistance de programmation (Rp) en silicium polycristallin constituant l'élément de mémorisation, la programmation étant non destructrice de la résistance en silicium polycristallin.
Abstract:
L'invention concerne un procédé et un circuit (1) d'identification de type réseau de paramètres physiques contenus dans une puce de circuit intégré, comportant une unique borne (2) d'entrée d'application d'un signal (E) de déclenchement d'une identification, des bornes (3 1 , 3 2 , ..., 3 i-1 , 3 i , ..., 3 n-1 , 3 n ) de sortie propres à délivrer un code binaire (B 1 , B 2 , ..., B i-1 , B i , ..., B n-1 , B n ) d'identification, des premiers chemins électriques (P 1 , P 2 , ..., P i , ..., P n ) relaint individuellement ladite borne d'entrée à chaque borne de sortie, et des moyens (4, 5 1 , 5 2 , ..., 5 i , ..., 5 n ) de prise en compte simultanée des états binaires présents en sortie des chemins électriques, chaque chemin apportant un retard sensible aux dispertions technologiques et/ou de procédé de fabrication du circuit intégré.
Abstract:
L'invention concerne une cellule mémoire d'une valeur binaire, comportant deux branches parallèles comprenant chacune au moins une résistance de programmation (Rpl, Rp2) en silicium polycristallin connectée entre une première borne (1) d'alimentation et un point ou borne de lecture différentielle (4, 6) de l'état de la cellule, et au moins un premier interrupteur (MNP1, MNP2) reliant, lors d'une programmation, une desdites bornes de lecture à une deuxième borne (2) d'alimentation.
Abstract:
L'invention concerne un transpondeur électromagnétique (20) comprenant : un circuit oscillant parallèle (L2, C2) propre à extraire d'un champ rayonné un signal d'alimentation ; en parallèle sur le circuit oscillant, plusieurs branches comprenant chacune une résistance programmable (Rpi) et un interrupteur (Mi) ; et un élément (27) de commande cyclique de fermeture des interrupteurs successivement, chaque résistance constituant un élément de stockage d'une partie de code stocké dans le transpondeur.
Abstract:
L'invention concerne un procédé de fourniture d'une quantité privée (s) dans un circuit intégré participant à une procédure d'authentification au moyen d'un dispositif externe tenant compte de cette quantité privée, ladite quantité privée étant fonction d'une signature (SIGN) d'au moins une mémoire (4, 10, 11, 12) associée au circuit intégré pour vérifier l'intégrité de cette mémoire.
Abstract:
L'invention concerne un circuit (1) de stockage d'un code binaire (B 1 , B 2 , ..., B i-1 , B i , ..., B n-1 , B n ) dans une puce de circuit intégré, comportant une borne (2) d'entrée d'application d0un signal (E) de déclenchement d'une lecture du code, des bornes (3 1 , 3 2 , ..., 3 i-1 , 3 i , ..., 3 n-1 , 3 n ) de sortie propres à délivrer lidit code binaire, des premiers chemins électriques (P 1 , P 2 , ..., P i , ..., P n ) reliant individuellement ladite borne d'entrée à chaque borne de sortie, chaque chemin apportant un retard fixé à la fabrication du circuit intégré, et des moyens (4, 5 1 , 5 2 , ..., 5 i , ..., 5 n ) de prise en compte simultanée des états binaires présents en sortie des chemins électriques.
Abstract:
L'invention concerne un procédé et un circuit d'extraction d'une donnée secrète (s) dans un circuit intégré participant à une procédure d'authentification au moyen d'un dispositif externe tenant compte de cette donnée secrète, la donnée secrète étant générée sur demande et rendue éphémère.