높은 슬루 레이트를 가지는 출력버퍼, 출력버퍼 제어방법 및 이를 구비하는 디스플레이 구동장치
    41.
    发明公开
    높은 슬루 레이트를 가지는 출력버퍼, 출력버퍼 제어방법 및 이를 구비하는 디스플레이 구동장치 有权
    具有高速率的输出缓冲器,用于控制TNE输出缓冲器的方法和使用其的显示驱动IC

    公开(公告)号:KR1020110072914A

    公开(公告)日:2011-06-29

    申请号:KR1020090130026

    申请日:2009-12-23

    CPC classification number: G09G3/3614 G09G3/3688 G09G2320/0252

    Abstract: PURPOSE: An output buffer having high slew rate, a method for controlling the output buffer, and a display drive IC using the same are provided to reduce heat from a chip by suppressing heat from an output transmission gate. CONSTITUTION: A first output buffer is driven between a first voltage rail and a second voltage rail. The first output buffer outputs a source line driving signal to the first output terminal(Vouth 1) in response to the first control signal. A second output buffer is driven between a third voltage rail and a fourth voltage rail. A second output buffer outputs the source line driving signal to a third output terminal(Vouth 2) in response to the first control signal. A feedback circuit connects the output terminals and a negative input terminal in response to the first control signal and the second control signal.

    Abstract translation: 目的:提供具有高压摆率的输出缓冲器,用于控制输出缓冲器的方法和使用该输出缓冲器的显示驱动IC,以通过抑制来自输出传输门的热量来减少来自芯片的热量。 构成:第一个输出缓冲器在第一个电压轨和第二个电压轨之间驱动。 第一输出缓冲器响应于第一控制信号向第一输出端(Vouth 1)输出源极线驱动信号。 第二输出缓冲器在第三电压轨和第四电压轨之间被驱动。 第二输出缓冲器响应于第一控制信号将源极线驱动信号输出到第三输出端(Vouth2)。 响应于第一控制信号和第二控制信号,反馈电路连接输出端子和负输入端子。

    소스 드라이버 집적회로용 출력버퍼에 채용하기 적합한 출력구동 회로
    42.
    发明公开
    소스 드라이버 집적회로용 출력버퍼에 채용하기 적합한 출력구동 회로 无效
    用于源驱动器集成电路的输出缓冲器的输出驱动电路

    公开(公告)号:KR1020100060611A

    公开(公告)日:2010-06-07

    申请号:KR1020080119271

    申请日:2008-11-28

    CPC classification number: G09G3/3688 G09G3/3614 G09G2320/02

    Abstract: PURPOSE: An output driving circuit suitable for an output buffer for a source driver integrated circuit is provided to reduce power consumption by reducing a current leakage of the output buffer in an inactive section of a horizontal synchronization signal. CONSTITUTION: An output driving circuit is used in an output buffer. The output buffer comprises a source driver integrated circuit. An output driver(415) is comprised of a pull-up transistor and a pull-down transistor. The pull-up and pull-down transistors are connected to the output terminal. The output terminal outputs a source line driving signal. A sub output driver(421,431) performs an output driving operation in an inactive section of a horizontal synchronization signal and reduces a static current leakage.

    Abstract translation: 目的:提供一种适用于源极驱动器集成电路的输出缓冲器的输出驱动电路,通过减少水平同步信号的无效部分中的输出缓冲器的电流泄漏来降低功耗。 构成:在输出缓冲器中使用输出驱动电路。 输出缓冲器包括源极驱动器集成电路。 输出驱动器(415)由上拉晶体管和下拉晶体管构成。 上拉和下拉晶体管连接到输出端子。 输出端子输出源极线驱动信号。 子输出驱动器(421,431)在水平同步信号的非活动部分中执行输出驱动操作,并且减少静态电流泄漏。

    전류 소모를 줄이는 데이터 전송 장치 및 방법, 액정 표시장치의 소스 드라이버 및 소스 구동 방법, 이를 포함하는액정 표시 장치
    43.
    发明授权
    전류 소모를 줄이는 데이터 전송 장치 및 방법, 액정 표시장치의 소스 드라이버 및 소스 구동 방법, 이를 포함하는액정 표시 장치 有权
    发送数据的装置和方法,源驱动器和液晶显示器消耗功率的源驱动方法,具有该数据的液晶显示装置

    公开(公告)号:KR100804632B1

    公开(公告)日:2008-02-20

    申请号:KR1020060042772

    申请日:2006-05-12

    Inventor: 권재욱 최승필

    CPC classification number: G09G3/3674 G09G2330/021 G09G2330/06

    Abstract: 전류 소모를 줄이는 데이터 전송 장치 및 방법, 액정 표시 장치의 소스 드라이버 및 소스 구동 방법, 이를 포함하는 액정 표시 장치를 개시한다. 전류 소모를 줄이는 데이터 전송 장치는 데이터를 제공하는 데이터 소스, 복수의 데이터 전송 구간들을 포함하는 데이터 전송 라인, 상기 각 데이터 전송 구간과 연결되는 복수의 데이터 저장부들 및 특정 데이터 저장부에 상기 제공된 데이터를 전송하기 위하여 상기 데이터 전송 구간들을 제어하는 데이터 전송 제어기를 포함하고, 상기 복수의 데이터 저장부들은 상기 데이터 저장부들의 한 끝부터 다른 끝의 순서로 저장하기 위하여 상기 제공된 데이터의 저장 여부를 결정하고, 상기 결정된 결과를 기초로 상기 제공된 데이터를 저장한다. 따라서 데이터 전송시 발생하는 전류 소모를 줄일 수 있으며, 전자파 잡음(EMI) 역시 감소할 수 있다.
    액정 표시 장치, LCD, 소스 드라이버, SOURCE DRIVER

    사용자가 선호하는 채널을 동적으로 관리하는 장치 및관리 방법
    44.
    发明公开
    사용자가 선호하는 채널을 동적으로 관리하는 장치 및관리 방법 有权
    用于动态管理用户偏好通道的装置和方法

    公开(公告)号:KR1020050073894A

    公开(公告)日:2005-07-18

    申请号:KR1020040002010

    申请日:2004-01-12

    Inventor: 한국현 권재욱

    Abstract: 본 발명은 사용자가 선호하는 채널을 동적으로 관리하는 장치 및 관리 방법에 관한 발명으로서, 본 발명의 실시에 따른 장치는 사용자로부터 채널 전환 입력을 수신하는 사용자 입력부와, 튜너장치를 이용하여 수신할 수 있는 채널 목록과 사용자의 채널 선택 선호도 정보를 저장하는 채널 목록 저장부와, 상기 사용자 입력부에 의해 수신된 채널 전환 입력에 의해 전환된 채널의 선호도를 연산하고, 상기 채널 전환 입력의 패턴을 분석하는 제어부와, 상기 제어부에 의해 수행된 연산 결과와 분석 결과를 이용하여 사용자에 의해 선택된 채널의 컨텐츠를 제공하는 출력부를 포함하는 것을 특징으로 한다.

    한글 필기체 문자 인식 시스템

    公开(公告)号:KR1019990056014A

    公开(公告)日:1999-07-15

    申请号:KR1019970075990

    申请日:1997-12-29

    Inventor: 권재욱 도정인

    Abstract: 가. 청구범위에 기재된 발명이 속한 기술분야
    한글 필기체 문자를 인식하기 위한 시스템에 관한 것이다.
    나. 발명이 해결하고자 하는 기술적 과제
    한글의 특성에 맞게 필기 형태를 제약함으로써 한글 필기체 문자를 정확하고 신속하게 인식할 수 있는 시스템을 제공한다.
    다. 발명의 해결방법의 요지
    단자음과 수직,수평 모음이 포함되는 기본 자소 각각은 고유의 형태 및 필기 순서를 정의한 한글 유니스트로크 심볼로 1획에 필기하도록 하고, 나머지 복합 자소는 한글 유니스트로크 심볼들을 조합하여 각각 2획에 필기하도록 한다.
    라. 발명의 중요한 용도
    한글 필기체 문자 인식의 정확도 및 속도를 향상시키는데 이용한다.

    군집화된 알파벳 추출에 의한 온라인 영문 단어 인식장치 및방법
    46.
    发明公开
    군집화된 알파벳 추출에 의한 온라인 영문 단어 인식장치 및방법 失效
    一种通过聚类字母提取在线英文单词识别的装置和方法

    公开(公告)号:KR1019990010218A

    公开(公告)日:1999-02-05

    申请号:KR1019970032916

    申请日:1997-07-15

    Inventor: 권재욱

    Abstract: 본 발명은 군집화된 알파벳 추출에 의한 온라인 영문단어 인식장치 및 방법에 관한 것이다.
    그 장치는 단어 입력부, 군집 선택부 및 단어 인식부를 포함한다.
    단어 입력부는 입력되는 영문단어의 궤적을 (x,y) 좌표 점열의 형태로 기록한다. 군집 선택부는 군집 ID가 부여된 알파벳 군집을 복수개 포함하는 군집그룹으로부터, 상기 단어 입력부에서 기록된 영문단어를 획별로 분류한 것에 대응되는 군집 ID의 순열을 복수개 선택한다. 단어 인식부는 상기 군집 선택부에서 선택된 복수개의 군집 내에 포함된 각 알파벳을 분류하여, 입력된 영문단어를 인식한다. 상기 장치는 기억장소의 유무에 따라 인식된 영문단어와 비교하기 위한 영어단어를 저장하는 영단어 사전 저장부를 더 구비할 수 있다.
    본 발명에 의하면 알파벳을 군집으로 분류하여 단어를 인식하기 때문에 획 매칭 대상을 줄임으로써 인식속도를 높이고 영문단어를 보다 정확하게 인식하는 효과를 갖는다.

Patent Agency Ranking