일정 순환 주기 전원 차단 기법을 적용한 웨이크업 수신기및 웨이크업 방법
    41.
    发明授权
    일정 순환 주기 전원 차단 기법을 적용한 웨이크업 수신기및 웨이크업 방법 有权
    일정순환주기전원차단기법을적한웨웨웨업업업업및및및크업업업업법법법법

    公开(公告)号:KR100909067B1

    公开(公告)日:2009-07-23

    申请号:KR1020070133740

    申请日:2007-12-18

    CPC classification number: H04W52/0229 Y02D70/122 Y02D70/166

    Abstract: 본 발명은 USN용 센서 노드의 무선 송수신 장치에서 소모되는 전력을 최소화하기 위한 저전력 전파 감응 웨이크업 수신기 및 그 구조를 제안함을 목적으로 한다. 본 발명에 따른 웨이크업 수신기는 웨이크업 데이터를 수신하기 위한 데이터 수신부, 일정 순환 주기 안에서 미리 설정된 시간 구간마다 버스트 신호를 수신하기 위한 버스트 신호 수신부, 상기 일정 순환 주기 안에서 미리 설정된 시간 구간 동안 버스트 신호 수신부를 활성화시키는 신호를 발생하는 듀티 사이클 신호 발생부 및 활성화되면 듀티 사이클 신호 발생부를 디세이블시키고 데이터 수신부에 전원을 인가하여 웨이크업 데이터를 수신하도록 하는 스위칭부를 포함하며, 스위칭부는 상기 버스트 신호 수신부로부터 수신된 유효한 버스트 신호의 검출에 의해 턴온되고 내부의 프로그램 가능한 카운터에 의해 턴오프되며, 웨이크업 처리부에 의해서도 턴오프 가능하다.

    Abstract translation: 提供一种对电波敏感的低功率唤醒接收器,通过该接收器,泛在传感器网络(USN)中的传感器节点的射频(RF)收发器所消耗的功率被最小化。 唤醒接收器唤醒主收发器包括占空比信号发生单元,其控制占空比信号的占空比; 突发信号检测单元,基于占空比信号接收包括突发信号和数据信号的输入信号,放大输入信号,并且如果放大的输入信号是突发信号,则输出控制信号; 以及数据信号检测单元,基于控制信号重新放大放大的输入信号,并且如果再放大的输入信号是数据信号,则输出唤醒信号。 提供给占空比信号生成单元的电力基于控制信号被中断,并且基于唤醒信号将电力重新提供给占空比信号生成单元。

    센서노드의 웨이크업 장치 및 방법
    42.
    发明公开
    센서노드의 웨이크업 장치 및 방법 有权
    低功率传感器节点的唤醒装置和方法

    公开(公告)号:KR1020090065152A

    公开(公告)日:2009-06-22

    申请号:KR1020070132611

    申请日:2007-12-17

    CPC classification number: H04W52/0235

    Abstract: A wakeup apparatus for a low power sensor node and a method thereof are provided to minimize unnecessary power consumption and noise power, thereby improving battery efficiency of a sensor node and minimizing power of a sensor network. A wakeup baseband converter(203) detects a wakeup address from a wakeup signal performing filtering and amplification. The wakeup baseband converter compares a wakeup address assigned from a server managing a sensor node with the wakeup address. If error does not occur in address verification, the wakeup baseband converter outputs an interrupt signal for sensing event transmission of the sensor node or outputs a wakeup operation signal of another sensor node inside a region to be monitored.

    Abstract translation: 提供了用于低功率传感器节点的唤醒装置及其方法,以最小化不必要的功率消耗和噪声功率,从而提高传感器节点的电池效率并最小化传感器网络的功率。 唤醒基带转换器(203)从执行滤波和放大的唤醒信号中检测唤醒地址。 唤醒基带转换器将从管理传感器节点的服务器分配的唤醒地址与唤醒地址进行比较。 如果在地址验证中没有发生错误,则唤醒基带转换器输出用于感测传感器节点的事件传输的中断信号,或者输出待监视的区域内的另一传感器节点的唤醒操作信号。

    클럭 위상 정렬 장치 및 그 방법
    43.
    发明授权
    클럭 위상 정렬 장치 및 그 방법 有权
    用于对准时钟相位的装置和方法

    公开(公告)号:KR100895301B1

    公开(公告)日:2009-05-07

    申请号:KR1020070091150

    申请日:2007-09-07

    Abstract: 클럭 위상 정렬 장치 및 그 방법이 개시된다. 본 발명은 버스트 데이터와 시스템 클럭의 동기를 위해 시스템 클럭의 위상을 정렬하는 장치에 있어서, 기준 클럭을 각각 지연하여 N개의 다중 위상 클럭으로 생성하는 클럭 생성부; 다중 위상 클럭을 이용하여 버스트 데이터를 샘플링하고 타이밍 정렬하는 샘플링부; 데이터 변화가 일어나는 다중 위상을 판별하도록 제어 신호에 따라 타이밍 정렬된 데이터의 각 비트를 이웃 비트와 연산하는 위상 비교부; 위상 비교부에서 출력되는 데이터를 누적하고 누적 결과를 선택신호로 매핑하는 신호 결정부; 선택신호에 따라 N개의 다중 위상 클럭 중 하나를 선택하는 멀티플렉서; 및 버스트 데이터의 시작을 알리는 신호 및 누적 결과를 이용하여 제어 신호를 출력하는 위상 비교부에 출력하는 제어부를 포함함을 특징으로 한다.

    클럭 위상 정렬 장치 및 그 방법
    44.
    发明公开
    클럭 위상 정렬 장치 및 그 방법 有权
    装置和方法对准时钟相位

    公开(公告)号:KR1020080053171A

    公开(公告)日:2008-06-12

    申请号:KR1020070091150

    申请日:2007-09-07

    CPC classification number: H04L7/0016 G06F1/04 H04L7/0095

    Abstract: A clock phase aligning apparatus and a method thereof are provided to improve the reliability and utility of products by selecting a characteristic adaptable for a system. A clock phase aligning apparatus includes a clock generation unit(100), a sampling unit(200), a phase comparison unit(300), a signal determination unit(400), a multiplexer(600), and a control unit(700). The clock generation unit delays a reference clock and generates N multiple phase clocks. The sampling unit performs a sampling of burst data and aligns a timing of the burst data using the multiple phase clocks. The phase comparison unit calculates a neighboring bit with each bit of the timing-aligned data in response to a control signal to determine a multiple phase having a data change. The signal determination unit accumulates the data outputted from the phase comparison, and maps the accumulated result to a selection signal. The multiplexer selects one of N multiple phase clocks in response to the selection signal. The control unit outputs the control signal using the accumulated result and a signal which indicates the starting of the burst data.

    Abstract translation: 提供时钟相位对准装置及其方法,通过选择适用于系统的特性来提高产品的可靠性和效用。 时钟相位对准装置包括时钟产生单元(100),采样单元(200),相位比较单元(300),信号确定单元(400),多路复用器(600)和控制单元(700) 。 时钟发生单元延迟参考时钟并产生N个多相位时钟。 采样单元执行脉冲串数据的采样,并使用多相时钟对齐脉冲串数据的定时。 相位比较单元响应于控制信号计算定时对准数据的每个比特的相邻比特,以确定具有数据改变的多相位。 信号确定单元累积从相位比较输出的数据,并将累积结果映射到选择信号。 复用器响应于选择信号选择N个多相位时钟之一。 控制单元使用累加结果输出控制信号和指示突发数据的开始的信号。

    온칩 리셋 신호를 생성하는 버스트 모드 수신기 및 버스트모드 수신 방법
    45.
    发明公开
    온칩 리셋 신호를 생성하는 버스트 모드 수신기 및 버스트모드 수신 방법 失效
    爆发模式接收器和接收片上复位信号的接收方法

    公开(公告)号:KR1020080053170A

    公开(公告)日:2008-06-12

    申请号:KR1020070091149

    申请日:2007-09-07

    CPC classification number: H04B10/6931 H04Q11/0067

    Abstract: A burst mode receiver for generating a on-chip reset signal and a burst mode receiving method are provided to generate the on-chip reset signal without a separate apparatus such as a bottom-hold circuit to obtain a quick response without supplying the reset signal to the outside, thereby applying the on-chip reset signal to an EPON(Ethernet Passive Optical Network) ideally. A burst mode receiver includes a burst mode receiving unit and a control unit. The burst mode receiving unit comprises a photo detector(10), a dummy TIA(Trans Impedance Amplifier)(12), a single-to-differential converter(13), a differential amplifier(14). The control unit comprises an AGC(Auto Gain Control) control unit(15), first and second LPFs(Low Pass Filters)(16,17), a differential quantizer(18), a logic control unit(19). The photo detector converts an input optical signal into a current signal. The core TIA amplifies a current outputted in a photo diode and converts the amplified current into a voltage. The single-to-differential converter compares a single terminal output voltage outputted by a core TIA(11) with a bias voltage generated by the dummy TIA to convert signal terminal output into differential output of which the phase is contrary to that of the bias voltage from the dummy TIA. The differential amplifier provides the amplification and output impedance matching of the differential output of the signal-to-differential converter and performs offset correction as necessary. The AGC control unit detects the voltage of the output terminal of the single-to-differential converter and outputs a digital control signal for AGC. The LPFs output substantial DC(Direct Current) values for the voltage swings of node 3 and node 4. The differential quantizer quantizes a difference between voltage outputted from the LPFs and outputs the difference as a digital value, and outputs a reset_enable signal in the falling edge of a burst signal with high power. The logic control unit generates an AGC signal from the output of the AGC control unit and outputs the AGC signal to the core TIA to control the gain of the core TIA.

    Abstract translation: 提供用于产生片上复位信号和突发模式接收方法的突发模式接收器,以产生片上复位信号,而不需要诸如底部保持电路的单独装置来获得快速响应而不将复位信号提供给 从而将片上复位信号理想地应用于EPON(以太网无源光网络)。 突发模式接收机包括突发模式接收单元和控制单元。 突发模式接收单元包括光电检测器(10),虚拟TIA(反阻抗放大器)(12),单对差分转换器(13),差分放大器(14)。 控制单元包括AGC(自动增益控制)控制单元(15),第一和第二LPF(低通滤波器)(16,17),差分量化器(18),逻辑控制单元(19)。 光电检测器将输入光信号转换为电流信号。 核心TIA放大在光电二极管中输出的电流,并将放大的电流转换成电压。 单差分转换器将由核心TIA(11)输出的单个端子输出电压与由虚拟TIA产生的偏置电压进行比较,以将信号端子输出转换成其相位与偏置电压相反的差分输出 从虚拟TIA。 差分放大器提供信号对差分转换器的差分输出的放大和输出阻抗匹配,并根据需要执行偏移​​校正。 AGC控制单元检测单对差分转换器的输出端的电压,并输出AGC的数字控制信号。 LPF为节点3和节点4的电压摆幅输出大量DC(直流)值。差分量化器量化从LPF输出的电压之间的差值,并将差值作为数字值输出,并输出下降的可复位信号 具有高功率的突发信号的边沿。 逻辑控制单元从AGC控制单元的输出产生AGC信号,并将AGC信号输出到核心TIA,以控制核心TIA的增益。

    버스트 모드 광 수신기에서 디지털 자동이득제어 방법 및장치
    46.
    发明授权
    버스트 모드 광 수신기에서 디지털 자동이득제어 방법 및장치 失效
    数字自动增益控制器方法和设备在模式光接收机

    公开(公告)号:KR100826882B1

    公开(公告)日:2008-05-06

    申请号:KR1020060112887

    申请日:2006-11-15

    CPC classification number: H04B10/6931 H03G3/3084 H04B10/66

    Abstract: 본 발명은, 버스트 전류 신호를 광 검출기로부터 차분 출력 전압 신호로 변환하는 버스트 모드 광통신용 트랜스 임피던스 증폭기를 제안한다. 트랜스 임피던스 증폭기는 다중 레벨 디지털 자동-이득-제어 메커니즘을 사용하여 진폭이 광범위하게 변하는 버스트 신화에 신속히 적응한다. 적응성 레벨 감지 기법을 사용함으로써, ADC를 사용하지 않고도 다중 레벨 디지털 AGC가 구현된다. 또한, 트랜스 임피던스 증폭기는 높은 출력 버스트 후에 스스로 리셋을 수행하는 선택적인 리셋 발생 기법을 사용하므로, 외부 리셋 신호 없이도 버스트 모드 연산이 가능하다. 이들 신규한 회로 기법에 따르면, 트랜스 임피던스 증폭기 칩 크기는 TO-can 내부에서 광검출기와 집적되기에 적합하며, 버스트 모드 능력을 가지면서 최상의 감도를 가질 수 있다.
    수동 광 네트워크, 자동이득제어, 광 검출기, 버스트 모드 트랜스임피던스 증폭기, 더미 증폭기, 리셋 신호, 바닥 유지 레벨.

    양방향 데이터 통신용 단일 포트 메모리 제어 장치 및 그제어 방법
    47.
    发明授权
    양방향 데이터 통신용 단일 포트 메모리 제어 장치 및 그제어 방법 失效
    用于控制双向数据通信的单端口存储器的装置和方法

    公开(公告)号:KR100785892B1

    公开(公告)日:2007-12-17

    申请号:KR1020060084704

    申请日:2006-09-04

    Abstract: 본 발명은 대용량, 저가의 외부 SRAM을 통신용 데이터 버퍼로 제공하기 위한 양방향 데이터 통신용 단일 포트 메모리 제어 장치에 관한 것으로서, 그 구성은, 외부 동기 방식 단일 포트 메모리; 송신 패킷 프레임의 쓰기 데이터와 쓰기 인에이블 및 읽기 인에이블을 이용한 읽기 및 쓰기 신호를 발생하는 송신 제어부; 수신 패킷 프레임의 쓰기 데이터와 쓰기 인에이블 및 읽기 인에이블을 이용한 읽기 및 쓰기 신호를 발생하는 수신 제어부; 상기 송신 제어부 및 수신 제어부로부터 인입되는 읽기/쓰기 제어신호에 따라서 상기 메모리로의 읽기/쓰기를 중재하는 중재 제어부; 및 상기 중재 제어부의 동작 모드를 선택하는 모드 선택부로 이루어져, 하나의 외부 동기방식 단일 포트 메모리로부터 송/수신 데이터의 실시간 읽기/쓰기를 가능하게 하며, 또한 이로 인하여 송신 및 수신 데이터의 버퍼링에 필요한 메모리의 수를 줄여 비용 절감이 가능하고 대용량의 메모리까지 제공 가능하다.
    패킷 메모리, 단일 포트 메모리, 데이터 통신, 송신 패킷, 수신 패킷

    이더넷 기반의 수동형 광통신망을 위한 통신장치
    48.
    发明授权
    이더넷 기반의 수동형 광통신망을 위한 통신장치 有权
    以太网无源光网络通信设备

    公开(公告)号:KR100601042B1

    公开(公告)日:2006-07-14

    申请号:KR1020030075638

    申请日:2003-10-28

    Abstract: 본 발명은 이더넷 기반의 수동형 광 네트워크(Ethernet Passive Optical Network : EPON)에서 ONU(Optical Network Unit)간의 점-대-점(point-to-point) 통신을 지원하기 위한 PON 브릿지(Bridge) 부계층에서의 통신장치 및 통신방법에 관한 것이다. 본 발명의 EPON 브리지 계층의 통신장치는 EPON망에서 ONU 간의 P2P 통신을 지원하기 위하여, 송신입력처리부, 송신입력큐, 송신 룩업 및 학습부, 송신출력큐, Priority큐 제어부, 수신입력큐, 수신룩업 및 학습부, 수신출력큐, 수신출력처리부, 필터링 테이블, VLAN 테이블 및 CPU접속부를 구비한다. 본 발명은 종래의 이더넷 프로토콜을 그대로 사용할 경우 ONU 간의 통신을 지원할 수 없었던 문제와 802.1D와의 호환성 문제를 해결하는 효과가 있다.

    버스트 모드 광 수신 장치
    50.
    发明授权
    버스트 모드 광 수신 장치 失效
    胸围模式光信号接收装置

    公开(公告)号:KR100537902B1

    公开(公告)日:2005-12-20

    申请号:KR1020030019824

    申请日:2003-03-29

    CPC classification number: H04B10/6931

    Abstract: 본 발명에 따른 버스트 모드 광 수신장치는 외부로부터 광 신호를 수신하여 전류신호로 변환하는 포토 다이오드, 포토 다이오드에 의해 변환된 전류 신호를 전압 신호로 변환하며, 전압 변환된 신호를 제어신호에 따른 이득으로 증폭하여 출력하는 전치 증폭기, 전치 증폭기에서 증폭된 신호의 탑 피크 전압과 바텀 피크 전압을 검출하고, 검출된 탑 피크 전압과 바텀 피크 전압의 중간 값을 제1기준 전압으로서 출력하는 제1피크 검출기, 제1기준 전압과 제2기준전압을 비교하고, 비교 결과에 따라 전치 증폭기의 이득을 조절하는 제어신호를 출력하는 이득 조절기, 증폭된 신호와 제1기준전압을 입력하여 그 차를 증폭하는 제1리미팅 증폭기 및 제1리미팅 증폭기에서 증폭된 신호를 버퍼링하는 버퍼를 더 구비하는 것을 특징으로 하며, 광 신호의 크기에 � �라 전치 증폭기의 이득 조절함으로써 수신장치의 감도를 향상시킬 수 있다

Patent Agency Ranking