데이터 디레이트 매처 및 방법
    41.
    发明授权
    데이터 디레이트 매처 및 방법 有权
    数据比较器及其方法

    公开(公告)号:KR101173555B1

    公开(公告)日:2012-08-13

    申请号:KR1020090124942

    申请日:2009-12-15

    Inventor: 김남일 김대호

    Abstract: 본 발명은 데이터 디레이트 매처 및 방법에 관한 것이다. 즉, 본 발명에서는 3GPP LTE 및 LTE Advanced 시스템에서 콘볼루션 부호화되어 전송되는 데이터의 디레이트 매처 및 방법에 있어서, 종래 전송되는 데이터의 길이에 따라 서브블록 인터리버에서의 더미비트 수 계산 등의 신호처리에 대하여, 수신단의 복호부에서 입력 데이터에 대한 간단한 주소발생을 통해 출력 데이터로 지정되도록 하는 디인터리빙 방식으로 디레이트 매처의 서브블록 디인터리버를 구현함으로써, 수신단 디레이트 매처에서 더미비트수의 계산 등에 따른 신호처리 시간을 줄여 하드웨어의 처리 시간을 간략하게 하고, 하드웨어 제어 신호 구조를 간략하게 한다.
    콘볼루션, 터보 부호화, 디레이트 매처, 주소발생, 더미비트, 디인터리버

    상향링크 공유 채널을 통한 채널 품질 정보의 전송 방법
    42.
    发明公开
    상향링크 공유 채널을 통한 채널 품질 정보의 전송 방법 无效
    通过使用物理上链路共享信道发送信道质量信息的方法

    公开(公告)号:KR1020120071671A

    公开(公告)日:2012-07-03

    申请号:KR1020100133303

    申请日:2010-12-23

    Inventor: 김남일 김대호

    CPC classification number: H04L1/0026 H04L1/0003 H04L1/0013

    Abstract: PURPOSE: A method of transmitting channel quality information by using a PUSCH(Physical Uplink Shared Channel) is provided to reduce an error rate in a wireless transmission section by reducing a coding rate about CQI(Channel Quality Information). CONSTITUTION: It is determined whether the number of bits of channel quality information transmitted through a PUSCH(Physical Uplink Shared Channel) is 11 or less or not(S210). Bock coding is performed by using a basis sequence of a (32,0) code(S220). The number of modulation symbols is calculated according to a determined modulation index. The number of bits of the channel quality information transmitted through an uplink wireless section is determined according to the modulation index and the number of the modulation symbols(S230). A block-coded result is rate-matched according to the number of bits of the channel quality information transmitted through a wireless section(S240). The late-matched channel quality information is transmitted to the PUSCH(S250).

    Abstract translation: 目的:提供通过使用PUSCH(Physical Uplink Shared Channel,物理上行链路共享信道)发送信道质量信息的方法,通过降低关于CQI的编码率(信道质量信息)来减少无线发送部中的错误率。 构成:确定通过PUSCH(物理上行链路共享信道)发送的信道质量信息的比特数是否为11以下(S210)。 通过使用(32,0)代码的基本序列(S220)来执行Bock编码。 根据确定的调制指数来计算调制符号的数量。 根据调制索引和调制符号的数量确定通过上行链路无线部分发送的信道质量信息的比特数(S230)。 块编码结果根据通过无线部分发送的信道质量信息的比特数进行速率匹配(S240)。 将后期匹配的信道质量信息发送到PUSCH(S250)。

    데이터 송신 장치 및 그것의 심볼 형성 방법
    43.
    发明公开
    데이터 송신 장치 및 그것의 심볼 형성 방법 无效
    数据发送器和形成符号的方法

    公开(公告)号:KR1020120040441A

    公开(公告)日:2012-04-27

    申请号:KR1020100101866

    申请日:2010-10-19

    CPC classification number: G06F13/4243

    Abstract: PURPOSE: A data transmission apparatus and symbol formation method thereof are provided to successively create symbols by preventing an interface collision between hardware resources of a transmission apparatus. CONSTITUTION: A data storage unit(10) stores transmission data in a memory apparatus(30). The memory apparatus stores a data block by responding the control of the data storage unit. A symbol creating unit(53) of a data processing unit(50) creates a symbol in a bit unit for the data block which is temporally stored in a buffer memory unit. A symbol arrangement unit(55) of the data processing unit lines up for the created symbol.

    Abstract translation: 目的:提供数据发送装置及其符号形成方法,通过防止发送装置的硬件资源之间的接口冲突来连续地创建符号。 构成:数据存储单元(10)将发送数据存储在存储装置(30)中。 存储装置通过响应数据存储单元的控制来存储数据块。 数据处理单元(50)的符号创建单元(53)为暂时存储在缓冲存储器单元中的数据块的位单元生成符号。 数据处理单元的符号排列单元(55)对所创建的符号进行排队。

    데이터 디레이트 매처 및 방법
    44.
    发明公开
    데이터 디레이트 매처 및 방법 有权
    数据比较器及其方法

    公开(公告)号:KR1020110068104A

    公开(公告)日:2011-06-22

    申请号:KR1020090124942

    申请日:2009-12-15

    Inventor: 김남일 김대호

    Abstract: PURPOSE: A data derate matcher and method thereof are provided to form a sub block deinterleaver of a derate matcher by a deinterleaving method, thereby reducing signal processing time. CONSTITUTION: A bit separating unit(302) divides each bit data of an input bit string into three kinds of bit strings. Address generators(316,318,320) generate an address of available data to be used during a process of deinterleaving data of each bit string separated from the bit separating unit. Sub block deinterleavers(310,312,314) successively receive data of an address designated by the address generators. The sub block deinterleavers output deinterleaved output bit string data.

    Abstract translation: 目的:提供数据降级匹配器及其方法,以通过解交织方法形成降级匹配器的子块解交织器,从而减少信号处理时间。 构成:位分离单元(302)将输入比特串的每个比特数据分成三种比特串。 地址生成器(316,318,320)在与位分离单元分离的每个位串的数据的解交织处理的过程中生成要使用的可用数据的地址。 子块解交织器(310,312,314)连续接收由地址生成器指定的地址的数据。 子块解交织器输出解交织的输出位串数据。

    스케일러블 대역폭을 지원하는 수신 장치 및 그 방법
    46.
    发明授权
    스케일러블 대역폭을 지원하는 수신 장치 및 그 방법 有权
    接收器和接收方法可扩展带宽

    公开(公告)号:KR100789784B1

    公开(公告)日:2007-12-28

    申请号:KR1020060125161

    申请日:2006-12-08

    CPC classification number: H04W72/0406 H04B1/30 H04B1/406

    Abstract: A receiving device for supporting scalable bandwidths and a method thereof are provided to control bandwidths by using a scalable LPF(Low Pass Filter), and to control sampling frequencies of an A/D(Analog to Digital) converter, thereby supporting the scalable bandwidths. A BPF(Band Pass Filter)(202) filters receiving RF(Radio Frequency) signals. An LO(Local Oscillator)(204) oscillates frequencies to output LO frequencies. A mixer(203) down-converts the RF signals by using the LO frequencies. A scalable LPF(205) filters the down-converted signals as controlling bandwidths. An AGC(Automatic Gain Control) unit(206) controls gains of the filtered signals. An A/D converter(207) converts analog signals of the AGC unit(206) into digital signals by using sampling frequencies suitable for the corresponding bandwidths. A controller(208) demodulates the digital signals, outputs a central frequency control signal to the LO(204) according to control information of an upper layer, outputs a bandwidth control signal to the scalable LPF(205), and outputs an ADC control signal to the A/D converter(207).

    Abstract translation: 提供用于支持可扩展带宽的接收设备及其方法,以通过使用可扩展LPF(低通滤波器)来控制带宽,并且控制A / D(模/数)转换器的采样频率,从而支持可扩展带宽。 BPF(带通滤波器)(202)滤波接收RF(射频)信号。 LO(本地振荡器)(204)振荡频率以输出LO频率。 混频器(203)通过使用LO频率对RF信号进行下变频。 可缩放LPF(205)将下变频信号作为控制带宽进行滤波。 AGC(自动增益控制)单元(206)控制滤波信号的增益。 A / D转换器(207)通过使用适合相应带宽的采样频率将AGC单元(206)的模拟信号转换为数字信号。 控制器(208)对数字信号进行解调,根据上层的控制信息向LO(204)输出中心频率控制信号,向可伸缩LPF(205)输出带宽控制信号,并输出ADC控制信号 到所述A / D转换器(207)。

    셀룰러 시스템의 하향 링크 신호 생성 장치와 셀 탐색 방법및 장치
    47.
    发明授权
    셀룰러 시스템의 하향 링크 신호 생성 장치와 셀 탐색 방법및 장치 有权
    用于生成下行链路信号的装置,以及在细胞系统中细胞搜索的方法和装置

    公开(公告)号:KR100755820B1

    公开(公告)日:2007-09-05

    申请号:KR1020060081763

    申请日:2006-08-28

    Abstract: OFDM 기반의 셀룰러 시스템에서 하향 링크 신호를 생성하고, 이러한 하향 링크 신호로부터 셀을 탐색하는 방법이 제공된다. 이를 위해 하향 링크 신호는 복수의 부프레임으로 생성되는 복수의 동기 블록을 포함하며, 각 동기 블록에는 셀 그룹 구분을 위한 셀 그룹 식별 부호와 프레임 시작점의 정보를 나타내는 프레임 동기 식별 부호의 조합으로 이루어지는 동기 패턴이 생성된다. 그리고 각 동기 블록에는 서로 다른 프레임 동기 식별 부호가 할당된다.
    부프레임, 셀, 셀 그룹, 동기, 하향 링크

    하향링크 신호를 생성하는 방법, 그리고 셀 탐색을수행하는 방법
    48.
    发明公开
    하향링크 신호를 생성하는 방법, 그리고 셀 탐색을수행하는 방법 有权
    用于生成下行链路信号的方法,以及用于搜索小区的方法

    公开(公告)号:KR1020070073675A

    公开(公告)日:2007-07-10

    申请号:KR1020070051998

    申请日:2007-05-29

    Abstract: A method for generating a downlink signal, and a method for searching a cell are provided to perform a rapid synchronization acquisition and a cell search by dividing one frame into a plurality of synchronization blocks and arranging a different synchronization identifying sequence in each synchronization block. A method for generating a downlink signal includes the steps of: generating a downlink frame(S210); arranging a cell intrinsic identifying code group corresponding to a predetermined cell in a plurality of synchronization sections of the downlink frame so that a plurality of repeated patterns are formed in a time domain; transforming the downlink frame into a time domain signal; and generating a downlink signal by adapting a plurality of frame synchronization identifying sequences to the plurality of synchronization sections in the time domain signal(S230). The frame synchronization identifying sequence includes a plurality of orthogonal identifying codes corresponding to the plurality of repeated patterns. The downlink signal generating step includes the step of generating the downlink signal by multiplying the plurality of orthogonal identifying codes by the plurality of repeated patterns.

    Abstract translation: 提供一种用于生成下行链路信号的方法以及用于搜索小区的方法,以通过将一帧划分为多个同步块并在每个同步块中排列不同的同步识别序列来执行快速同步捕获和小区搜索。 一种用于产生下行链路信号的方法包括以下步骤:产生下行链路帧(S210); 在下行链路帧的多个同步部分中布置与预定小区相对应的小区固有识别码组,使得在时域中形成多个重复模式; 将下行链路帧转换为时域信号; 以及通过在所述时域信号中将多个帧同步识别序列调整到所述多个同步部分来生成下行链路信号(S230)。 帧同步识别序列包括对应于多个重复模式的多个正交识别码。 下行链路信号生成步骤包括通过将多个正交识别码乘以多个重复模式来生成下行链路信号的步骤。

    셀룰러 시스템의 하향 링크 신호 생성 장치와 셀 탐색 방법및 장치
    49.
    发明公开
    셀룰러 시스템의 하향 링크 신호 생성 장치와 셀 탐색 방법및 장치 有权
    用于生成下行链路信号的装置,以及在细胞系统中细胞搜索的方法和装置

    公开(公告)号:KR1020070073570A

    公开(公告)日:2007-07-10

    申请号:KR1020060081763

    申请日:2006-08-28

    CPC classification number: H04B7/2621 H04L1/0618 H04L27/26

    Abstract: An apparatus for generating a downlink signal, and a method and an apparatus for searching a cell in a cellular system are provided to estimate a cell group search and a frame synchronization by using a plurality of synchronization patterns formed in one frame. An apparatus for generating a downlink signal includes a pattern generator(110), and a time-frequency mapping unit(130). The pattern generator(110) generates a synchronization pattern for each of a plurality of synchronization blocks which form one frame of the downlink signal. The plurality of synchronization blocks is a group of a plurality of consecutive sub frames. The synchronization pattern includes a cell group number and a start point of the frame. The time-frequency mapping unit(130) maps the synchronization pattern to a time-frequency domain, and generates the downlink signal.

    Abstract translation: 提供一种用于生成下行链路信号的装置,以及用于在蜂窝系统中搜索小区的方法和装置,用于通过使用在一帧中形成的多个同步模式来估计小区组搜索和帧同步。 一种用于产生下行链路信号的装置包括模式发生器(110)和时间频率映射单元(130)。 模式生成器(110)为形成下行链路信号的一帧的多个同步块中的每一个生成同步模式。 多个同步块是多个连续子帧的组。 同步模式包括小区组号和帧的起始点。 时间频率映射单元(130)将同步模式映射到时间 - 频域,并生成下行链路信号。

Patent Agency Ranking