-
公开(公告)号:KR1020010025967A
公开(公告)日:2001-04-06
申请号:KR1019990037075
申请日:1999-09-02
Applicant: 한국전자통신연구원
IPC: H04L12/28
CPC classification number: H04L12/5601 , H04L49/3081 , H04L2012/5618 , H04L2012/562 , H04L2012/5624 , H04L2012/5658
Abstract: PURPOSE: A call processing structure of an asynchronous transfer mode processing system is provided to heighten performance of a call processing of a system and a communication between processors and facilitate a performance expansion by minimizing a function for setting up connection of a call for setting up a virtual path and a virtual line for user cell transmission, setting up a connection to perform a communication between processors at a high speed, and load for establishing a connection and a communication between processors. CONSTITUTION: A line matching unit(240) attaches a tag to a cell and transmits it to a destination line matching module of cells by using information included in a header of cells received to perform a line matching function between subscribers or systems. A line matching module includes a plurality of line matching units which are connected in parallel control buses, and a line matching unit controller which recombines or divides control cells separated from a user cell path in the ling matching unit according to an AAL 5 message, controls the plurality of line matching units, and performs a disturbance and performance management function. An ATM switch transmits a cell to the destination line matching module on the basis of the tag information attached at the front end of the cell. A call processor(100) determines a general parameter to connect the transmitted cells which have been separated from the line matching module and generates a control message, in case of a control cell. A high speed serial communication bus(400) serves as a path to transmit the generated control message.
Abstract translation: 目的:提供异步传输模式处理系统的呼叫处理结构,以提高系统的呼叫处理和处理器之间的通信的性能,并通过最小化用于建立呼叫建立连接的功能来促进性能扩展 虚拟路径和用于用户小区传输的虚拟线路,建立连接以高速执行处理器之间的通信,以及用于在处理器之间建立连接和通信的负载。 构成:线路匹配单元(240)将标签附加到小区,并通过使用包括在接收到的小区的头部中的信息将其发送到小区的目的地线路匹配模块,以在用户或系统之间执行线路匹配功能。 线路匹配模块包括以并行控制总线连接的多个线路匹配单元,以及线路匹配单元控制器,其根据AAL5消息重新组合或划分与匹配单元中的用户小区路径分离的控制小区,控制 多个线路匹配单元,并且执行干扰和性能管理功能。 ATM交换机根据附加在小区前端的标签信息,将小区发送到目的地线路匹配模块。 呼叫处理器(100)在控制小区的情况下,确定连接已经与线路匹配模块分离的所发送小区的一般参数,并生成控制消息。 高速串行通信总线(400)用作发送所生成的控制消息的路径。
-
公开(公告)号:KR1020010001593A
公开(公告)日:2001-01-05
申请号:KR1019990020932
申请日:1999-06-07
Applicant: 한국전자통신연구원
IPC: H04L12/40
CPC classification number: H04L49/104 , H04L12/5601
Abstract: PURPOSE: The cell switching apparatus based on a bus is provided to offer the multimedia service with high quality such as broadcast service and VOD(Video On Demand) service to a subscriber, by suggesting a bus structure without overflow of cell data in case that a lower direction traffic toward the subscriber on a network is faster than an upper direction traffic. CONSTITUTION: An operation and management part(102) monitors the states of a main controller(101) and a bus connection part(103), manages a look-up table for converting a header, performs a control function and sets a priority order of data. The bus connection part(103), connected to the bus, transmits and receives the data. A data bus(104) includes a C-bus(105), a R-bus(106) and a T-bus(107). A M-bus(108) controls the operation and management part(102), the main controller(101) and the bus connection part(103). The main controller(101) generates the signal for the C-bus(105) which synchronizes the data that is transmitted and received from the bus connection part(103).
Abstract translation: 目的:提供一种基于总线的小区交换设备,通过提出一种总线结构,在不溢出小区数据的情况下向用户提供诸如广播业务和VOD(视频点播)服务等高质量的多媒体业务, 在网络上朝向用户的较低方向流量比上行方向流量快。 构成:操作和管理部分(102)监视主控制器(101)和总线连接部分(103)的状态,管理用于转换报头的查找表,执行控制功能并设置 数据。 连接到总线的总线连接部分(103)发送和接收数据。 数据总线(104)包括C总线(105),R总线(106)和T总线(107)。 M总线(108)控制操作和管理部分(102),主控制器(101)和总线连接部分(103)。 主控制器(101)产生用于同步从总线连接部分(103)发送和接收的数据的C总线(105)的信号。
-
公开(公告)号:KR100259767B1
公开(公告)日:2000-06-15
申请号:KR1019970063183
申请日:1997-11-26
Applicant: 한국전자통신연구원
IPC: H04B1/76
Abstract: PURPOSE: An apparatus for arraying phases is provided to array data by using externally-inputted data and clock signals, so as to reduce a system cost to decrease energy consumption in a system operation and to improve a phase conversion adaptability. CONSTITUTION: A window signal generator(210) inputs the first arrayed clocks to delay the clocks at regular intervals, and outputs many window signals. The first phase detector(220) inputs data from an exterior, and inputs the second clocks whose phases are inversed as having the same frequencies as the first clocks, then inputs the window signals to detect phases. The first phase detector(220) outputs the first phase violation signals. The second phase detector(230) inputs the data, the first clocks and the window signals, to detect phases, and outputs the second phase violation signals. A phase selector(240) inputs the first and the second phase violation signals, and delays the inputted clocks at regular intervals, then outputs the first and the second clocks. A data arrayer(250) rearrays the data according to the first clocks, and outputs the data.
Abstract translation: 目的:通过使用外部输入的数据和时钟信号向阵列数据提供用于排列相位的装置,以便降低系统成本以降低系统操作中的能量消耗并提高相位转换适应性。 构成:窗口信号发生器(210)输入第一个排列的时钟,以规则的间隔延迟时钟,并输出许多窗口信号。 第一相位检测器(220)从外部输入数据,并将相位相反的第二时钟输入为与第一时钟相同的频率,然后输入窗口信号以检测相位。 第一相位检测器(220)输出第一相位违规信号。 第二相位检测器(230)输入数据,第一时钟和窗口信号以检测相位,并输出第二相位违规信号。 相位选择器(240)输入第一和第二相位违规信号,并以规则的间隔延迟所输入的时钟,然后输出第一和第二时钟。 数据排列器(250)根据第一时钟重新排列数据,并输出数据。
-
公开(公告)号:KR100243690B1
公开(公告)日:2000-02-01
申请号:KR1019970054907
申请日:1997-10-24
Applicant: 한국전자통신연구원
IPC: H04L29/10
Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
엑세스 노드의 비동기 전달 모드 수동 광통신망 정합 장치
2. 발명이 해결하고자 하는 기술적 요지
전화와 같은 협대역 서비스 데이타뿐만 아니라 주문형 비디오와 같은 광대역 서비스 데이타를 전송할 수 있는 엑세스 노드의 비동기 전달 모드 수동 광통신망 정합 장치를 제공한함에 목적이 있다.
3. 발명의 해결 방법의 요지
다수의 셀을 전달하는 상향 수신수단; 하향 데이타 셀 인에이블 신호, 아이들 셀 인에이블 신호, 하향 물리 계층 운영 유지 보수 셀, 하향 프레임 제어 신호 및 암호 키 데이타를 전달하는 제어수단; 및 하향 비동기 전달 모드 광통신망 직렬 송신 데이타를 제공하는 하향 송신수단을 포함하는 엑세스 노드의 비동기 전달 모드 수동 광통신망 정합 장치를 제공한다.
4. 발명의 중용한 용도
광대역 서비스 데이타를 비동기 전달 모드 방식으로 전송할 수 있는 것임.-
45.
公开(公告)号:KR100204050B1
公开(公告)日:1999-06-15
申请号:KR1019960022445
申请日:1996-06-19
Applicant: 한국전자통신연구원
IPC: H04L12/801 , H04L12/861 , H04L12/70
Abstract: 본 발명은 호스트의 외부장치 접속용 호스트 버스에 장착되어 비동기 전달모드(ATM:Asynchronous Transfer Mode) 프로토콜을 사용하는 망에 연결시키는 고성능 ATM 호스트 접속장치에 있어서, 호스트의 상위 프로토콜에서 ATM 프로토콜에 관계없이 데이터를 전달하기 위해 채널 번호를 부여하여 사용자 데이터를 고속으로 전달하기 위한 송/수신 방법에 관한 것이다.
본 발명은 ATM 호스트 접속장치와 상위 프로토콜 사이에서 ATM 정보의 하드웨어 연결 설정 정보와 채널번호를 1;1로 연관시켜 채널정보를 구성하는 제1단계, 고속의 데이터 송신을 위해 고정 분할된 송수신 패킷메모리와 디스크립터를 1:1로 연관시키는 제2단계, 데이터 송신 요구가 발생하면, 디스크립터를 할당하고 CPCS-PDU를 생성하고, 디스크립터 엔트리에 해당정보를 채우고 송신 디스크립터 큐에 디스크립터를 삽입하므로 송신하는 제3단계, 및 데이터가 수신되면 수신완료 디스크립터 큐에서 디스크립터를 추출하고 데이터 정보 및 CPCS-PDU를 추출하고 호스트 송신 대기 디스크립터 링크드 리스트에 삽입하므로 수신하는 제4단계로 이루어진다.-
公开(公告)号:KR1019990033532A
公开(公告)日:1999-05-15
申请号:KR1019970054907
申请日:1997-10-24
Applicant: 한국전자통신연구원
IPC: H04L29/10
Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
엑세스 노드의 비동기 전달 모드 수동 광통신망 정합 장치
2. 발명이 해결하고자 하는 기술적 요지
전화와 같은 협대역 서비스 데이타뿐만 아니라 주문형 비디오와 같은 광대역 서비스 데이타를 전송할 수 있는 엑세스 노드의 비동기 전달 모드 수동 광통신망 정합 장치를 제공한함에 목적이 있다.
3. 발명의 해결 방법의 요지
다수의 셀을 전달하는 상향 수신수단; 하향 데이타 셀 인에이블 신호, 아이들 셀 인에이블 신호, 하향 물리 계층 운영 유지 보수 셀, 하향 프레임 제어 신호 및 암호 키 데이타를 전달하는 제어수단; 및 하향 비동기 전달 모드 광통신망 직렬 송신 데이타를 제공하는 하향 송신수단을 포함하는 엑세스 노드의 비동기 전달 모드 수동 광통신망 정합 장치를 제공한다.
4. 발명의 중용한 용도
광대역 서비스 데이타를 비동기 전달 모드 방식으로 전송할 수 있는 것임.-
公开(公告)号:KR100150039B1
公开(公告)日:1998-11-02
申请号:KR1019940035041
申请日:1994-12-19
Applicant: 한국전자통신연구원
IPC: H04L12/433
Abstract: 본 발명은 호스트의 외부 장치 접속용 호스트 버스에 장착되어 ATM 프로토콜을 사용하는 망에 호스트를 연결시키는 고성능 ATM 망접속장치에 관한 것으로, 상기 호스트(100)와 통신을 위한 버퍼 및 호스트 버스 신호를 망 접속장치 내부 신호로 변환기능을 수행하는 호스트 접속수단(403); 상기 호스트 접속수단(403)과 연결되어 ATM 망/호스트로 부터 전달된 패킷을 일시 저장하는 공유 메모리(404); 상기 공유 메모리(404)와 연결되어 망으로 셀 단위로 분할하여 망으로 전송하거나 혹은 망으로 부터 수신된 셀을 패킷으로 재결합시키는 기능을 수행하는 분할 및 재결합 제어수단(405); 상기 분할 및 재결합 제어수단(405)과 연결되어 물리 계층의 특성에 따라 상기 ATM 망(102) 정합을 수행하는 물리계층수단(406); 상기 호스트 접속수단(403), 공유메모리(404), 분할 및 재결합 제어수단(405) 및 물리계층수단(406)과 상호 연결되어 초기화, 상태 감시, 신호, 및 관리 등의 기능을 수행하는 제어 프로세서(407)를 구비한다.
-
48.
公开(公告)号:KR1019980007196A
公开(公告)日:1998-03-30
申请号:KR1019960022445
申请日:1996-06-19
Applicant: 한국전자통신연구원
IPC: H04L12/801 , H04L12/861 , H04L12/70
-
-
公开(公告)号:KR1019940017387A
公开(公告)日:1994-07-26
申请号:KR1019920026138
申请日:1992-12-29
IPC: H04L1/00
Abstract: 본 발명의 목적은 비트에러율 측정기 송신부(203)로 부터의 비트율을 4B/5B 코딩된 비트열로 변환시키고 피측정 시스템(201)으로 부터의 코딩된 비트열을 코딩전의 비트열로 변환시킴으로써 TAXI칩세트를 이용한 점대 점통신시스템의 비트에러율 측정을 가능하게 하는 코드 변환회로(202)를 제공하는데 있다.
본 발명은 상기 목적을 달성하기 위하여 제2도와 같은 비트 에러율 측정기 송신부(203)로 부터의 가상램덤 데이터를 코드 변환회로(202)의 내부 TAXI송신 회로부(202a)에서 4B/5B코드 변환시켜 피측정회로(201)의 수신부에서 수신 가능하도록 가상랜덤 비트열 4B/5B 코딩된 비트열로 송신하고, 피측정회로(202)로 내부 TAXI송신칩(201b)으로 부터의 4B/5B 변환된 직렬 데이터를 코드 변환회로(202)의 수신회로부(202c)에서 4B/5B로 코드 변환시켜 가상 랜덤 직렬 데이터를 비트에러율 측정기 수신부로 송신함으로써 피측정 직렬 통신 시스팀(201)의 비트에러율을 측정할 수 있도록 하였다.
-
-
-
-
-
-
-
-
-