10기가비트 이더넷 프레임 다중화/역다중화 장치
    51.
    发明公开
    10기가비트 이더넷 프레임 다중화/역다중화 장치 失效
    多路复用/解复用10Gigabit以太网帧的设备

    公开(公告)号:KR1020050064106A

    公开(公告)日:2005-06-29

    申请号:KR1020030095388

    申请日:2003-12-23

    CPC classification number: H04L12/66 H04J3/04

    Abstract: 본 발명에 의한 10기가 비트 이더넷 프레임 다중화/역다중화 장치는 기가비트 이더넷 프레임을 입력받아 10기가비트 이더넷 프레임으로 변환하여 출력하는 적어도 하나의 전처리부; 상기 10기가비트 이더넷 프레임들을 수신하여 제1제어신호에 따라 프레임 단위로 시분할 다중화된 제1데이터로 출력하는 다중화부; 상기 제1데이터를 두 개의 32비트 버스구조를 가지는 제2데이터로 변환하여 출력하는 SDR/DDR변환부; 및 상기 전처리부의 출력요청신호에 기초하여 상기 제1제어신호를 출력하는 제어부;를 포함하는 것을 특징으로 하며, 10기가비트급의 네트워크 프로세서를 사용하지 않고서도 기존 상용화된 기가비트급 네트워크 프로세서를 사용하여 10기가비트 이더넷 인터페이스를 제공할 수 있어 가격경쟁력에서 우위를 차지할 수 있으며 향후 10기가비트급 네트워크 프로세서가 상용화되기 전까지 10기가비트 이더넷 프레임의 전송방식에 사용될 수 있다.

    다중 에이티엠연결에 대해 에이에이엘2 스위칭이 가능한에이에이엘2 처리장치 및 방법
    52.
    发明公开
    다중 에이티엠연결에 대해 에이에이엘2 스위칭이 가능한에이에이엘2 처리장치 및 방법 无效
    AAL2处理装置和可用于多个ATM连接的AAL2切换的方法

    公开(公告)号:KR1020010064254A

    公开(公告)日:2001-07-09

    申请号:KR1019990062404

    申请日:1999-12-27

    Abstract: PURPOSE: An AAL2(ATM(Asynchronous Transfer Mode) Adaptation Layer-2) processing device and method capable of AAL2 switching for multiple ATM connection are provided to enable switching without an additional device, with the structure considering switching. CONSTITUTION: An Rx packet FIFO(First In First Out)(10) stores received packets. Am AAL2(ATM(Asynchronous Transfer Mode) Adaptation Layer-2) FPGA(Field Programmable Gate Array)(20) assembles received packets by the unit of cell, and controls AAL2 processing. An up stream memory(30) comprises a memory space and a cell assembly buffer. A Tx cell FIFO(40) stores transmission cells in which assembly is completed. An Rx cell buffer(50) stores received cells. A CAM(Content Addressed Memory,60) is for VPI/VCI/CID(Virtual Path Identifier/Virtual Connection Identifier/Channel Identifier) conversion. A down stream memory(70) comprises a memory space and a cell disassembly buffer. An Tx packet FIFO(80) stores packets of cells in which disassembly is completed. And a CPU(90) controls the AAL2 FPGA(20), to update tables necessary for new connection setup.

    Abstract translation: 目的:提供能够进行多ATM连接的AAL2切换的AAL2(ATM(异步传输模式)适配层2)处理设备和方法,以便在没有附加设备的情况下进行切换,结构考虑切换。 构成:Rx分组FIFO(先进先出)(10)存储接收的分组。 Am AAL2(ATM(异步传输模式)适配层2)FPGA(现场可编程门阵列)(20)以单元为单位组合接收到的数据包,并控制AAL2处理。 上行存储器(30)包括存储器空间和单元组装缓冲器。 Tx单元FIFO(40)存储组装完成的传输单元。 Rx单元缓冲器(50)存储接收单元。 CAM(内容寻址内存,60)用于VPI / VCI / CID(虚拟路径标识符/虚拟连接标识符/信道标识符)转换。 下行存储器(70)包括存储器空间和单元拆卸缓冲器。 Tx分组FIFO(80)存储完成反汇编的单元的分组。 并且CPU(90)控制AAL2 FPGA(20),以更新新连接设置所需的表。

    비동기 전달모드 교환 시스템의 공중통신망 가입자정합장치에서의 호 제어 방법
    53.
    发明公开
    비동기 전달모드 교환 시스템의 공중통신망 가입자정합장치에서의 호 제어 방법 失效
    一种异步传送模式交换系统的公共网用户匹配设备中的呼叫控制方法

    公开(公告)号:KR1019980044536A

    公开(公告)日:1998-09-05

    申请号:KR1019960062629

    申请日:1996-12-06

    Abstract: 1. 청구 범위에 기재된 발명이 속한 기술분야
    비동기 전달모드 교환 시스템의 공중통신망 가입자정합장치에서의 호 제어 방법
    2. 발명이 해결하려고 하는 기술적 과제
    비동기 전달모드(ATM) 교환 시스템의 공중통신망(PSTN) 가입자 정합장치에서 아날로그 가입자를 수용하여 비동기 전달모드(ATM) 가입자와 호를 연결하는 호 제어 방법을 제공하고자 함.
    3. 발명의 해결방법의 요지
    비동기 전달모드(ATM) 교환 시스템의 공중통신망(PSTN) 가입자 정합장치에서 공중통신망 전화가입자 관련 신호들을 비동기 전달모드 가입자 신호에 대응되게 맵핑 처리를 수행하여 공중통신망 가입자를 비동기 전달모드 교환 시스템에 수용하도록 호 연결을 제어한다.
    4. 발명의 중요한 용도
    비동기 전달모드 교환 시스템의 호 제어에 이용됨.

    PSTN 연동용 ATM 스위치 정합장치

    公开(公告)号:KR1019980035185A

    公开(公告)日:1998-08-05

    申请号:KR1019960053462

    申请日:1996-11-12

    Abstract: 본 발명은 공중전화교환망(PSTN) 교환기의 타임 스위치와 연결된 셀조립분해 장치로부터 56 옥텟(octets)으로 구성된 사용자 셀을 수신하고, 브이엠이(VME) 버스로 연결된 연동제어 장치로부터 56 옥텟으로 구성된 프로세서간 통신(IPC) 셀을 수신하여 ATM 스위치가 필요로 하는 64 옥텟으로 구성되는 ATM 셀로 변환하여 클럭발생 장치에서 제공하는 모듈클럭에 동기시켜서 ATM 스위치의 링크정합 장치로 ATM 셀을 전송하거나, ATM 스위치의 링크정합 장치로부터 ATM 셀을 수신하여 셀의 헤더 영역의 데이터를 고속으로 분석하여 유효 셀을 식별하고 사용자 셀인 경우 ATM 셀의 헤더 영역에 포함된 가상경로 및 가상채널 식별자를 참조하여 셀조립분해 장치와 연결된 4개의 통신 포트중 하나를 결정한 후 56 옥텟의 사용자 셀을 전송하며 프로세서간 통신 셀인 경우 연동� �어 장치로 56 옥텟의 프로세서간 통신 셀을 전송하도록 한 공중전화교환망 연동용 비동기 전송모드 스위치 정합장치에 관한 것이다.

    공통선 신호방식 메시지 전달부의 버스 정합장치
    55.
    发明授权
    공통선 신호방식 메시지 전달부의 버스 정합장치 失效
    消息传送器使用的总线接口装置

    公开(公告)号:KR100131858B1

    公开(公告)日:1998-04-21

    申请号:KR1019940022475

    申请日:1994-09-07

    Abstract: 본 발명은 공통선 신호방식 메시지전달부의 B-버스 정합장치에 관한 것으로, 특히 메시지 전달부와 공통선 신호처리 시스템의 T-레벨 프로세서 사이에서 망관리 정보 및 사용자부 데이터를 교환하기 위하여 구성되어 있는 B-버스 회로를 전송거리 1km이상이며 차동신호(differmtial signal) 특성을 갖는 EIA-422 버스인 BA-버스로 변환하는 공통선 신호방식 메시지 전달부의 B-버스 정합장치에 관한 것이다.

    공통선 신호방식 메시지 전달부의 버스 정합장치
    56.
    发明公开
    공통선 신호방식 메시지 전달부의 버스 정합장치 失效
    公共线路信令消息传送中的总线对齐装置

    公开(公告)号:KR1019960012823A

    公开(公告)日:1996-04-20

    申请号:KR1019940022475

    申请日:1994-09-07

    Abstract: 본 발명은 공통선 신호방식 메시지 전달부의 B-버스 정합장치에 관한 것으로, 특히 메시지 전달부와 공통선 신호처리 시스템의 T-레벨 프로세서 사이에거 망관리 정보 및 사용자부 데이타를 교환하기 위하여 구성되어 있는 B-버스 회로를 전송거리1Km이상이며 차동신호(differential signal)특성을 갖는 EIA-422 버스인 BA-버스로 변환하는 공통선 신호방식 메시지 전달부의 B-버스 정합장치에 관한 것이다.

    공통선 신호방식 메세지전달부의 레벨 3기능 구현을 위한 메세지처리 보드
    57.
    发明授权

    公开(公告)号:KR1019950000969B1

    公开(公告)日:1995-02-06

    申请号:KR1019910024030

    申请日:1991-12-23

    Abstract: buffer blocks (4,5,6) connected with VME-bus (1) and transferring various signals stably; a dual port RAM (6); a central control block (11); a DPRAM access control block (8); a reset block (3); an interrupt recognition block (10); a bus error recognition/generation block (14), multiple memory blocks (12,13); a clock generation/division block (15), decoding block (16), generating selective signal to control elements; a DMA (Direct Memory Access) control block (17); a serial communication control block (18); an STG-bus control block (23); a signal loop control block (19); an MFP (Multi Function Peripheral:20); state recognition and control registers (21,22).

    Abstract translation: 与VME总线(1)连接的缓冲块(4,5,6)并稳定传输各种信号; 双端口RAM(6); 中央控制块(11); DPRAM访问控制块(8); 复位块(3); 中断识别块(10); 总线错误识别/生成块(14),多个存储块(12,13); 时钟生成/分割块(15),解码块(16),向控制元件生成选择信号; DMA(直接存储器访问)控制块(17); 串行通信控制块(18); STG总线控制块(23); 信号回路控制块(19); MFP(多功能外设:20); 状态识别和控制寄存器(21,22)。

    공통선 신호방식 메세지전달부의 레벨 3기능 구현을 위한 메세지처리 보드

    公开(公告)号:KR1019930015575A

    公开(公告)日:1993-07-24

    申请号:KR1019910024030

    申请日:1991-12-23

    Abstract: 본 발명은 공동선 신호방식(CCS No.7) 메세지전달부(MTP:Message Transfer Part)의 레벨3 기능중 신호 메세지 처리기능 및 레벨 2기능과의 접속기능을 제공하는 메시지처리보드(MHB:Message Handling Board)에 관한 것이다.
    본 발명은 STG-버스의 효율을 증대시키기 위해 기존 폴링 방식에서 하드웨어에 의한 라운드로빈(roundrobin) 방식의 중재(arbitration)을 적용하므로서 신호단말로부터 메세지 입력능력을 향상시키고, 신호단말의 메세지 송신기회를 균등하게 부여하며, 폴링방법에서처럼 신호단말로부터 데이타를 받아들이기 위해 항상 폴틀 송출하지 않아도 되기 때문에 전체적인 메시지 처리 능력을 향상시킬 수 있도록 구성된다.

    ISDN 텔리라이팅 단말기 시스템
    59.
    发明授权
    ISDN 텔리라이팅 단말기 시스템 失效
    ISDN电话终端系统

    公开(公告)号:KR1019920008762B1

    公开(公告)日:1992-10-09

    申请号:KR1019890018398

    申请日:1989-12-12

    Abstract: The system for transmitting-receiving the voice and the graphic information comprises a means (20) for inputting the graphic information; a means for displaying the received graphic information; a means for printing the received graphic information; a graphic codec and controller outputting the telewriting data which the system controller of ISDN telephone can recognize to the displaying means or the printing means; an input/output interface (24) for telewriting. The problems such as the degradation of voice mail generating at the existing telephone network can be solved by using this system.

    Abstract translation: 用于发送接收语音和图形信息的系统包括用于输入图形信息的装置(20); 用于显示所接收的图形信息的装置; 用于打印所接收的图形信息的装置; 输出ISDN电话的系统控制器能够识别到显示装置或打印装置的电传文件的图形编解码器和控制器; 用于电传的输入/输出接口(24)。 可以通过使用该系统来解决诸如在现有电话网络生成的语音邮件的恶化的问题。

Patent Agency Ranking