Abstract:
본 발명은 무선 네트워크를 이용한 실시간 도로 교통 정보 제공 시스템 및 그 방법에 관한 것으로서, 특히 교통 사고 및 도로 정체로 인한 사고를 미연에 방지하기 위한 무선 네트워크 기술을 이용한 무선 네트워크를 이용한 실시간 도로 교통 정보 제공 시스템 및 그 방법에 관한 것이다. 본 발명의 실시예에 따른 무선 네트워크를 이용한 실시간 도로 교통 정보 제공 시스템은 도로 상에 배치되어 정보 공유를 위한 무선 네트워크를 구성하고, 도로 상에 위치하는 차량들에 대한 차량 속도 정보를 수집하는 하나 이상의 차량 속도 정보 수집기; 및 하나 이상의 차량 속도 정보 수집기 간에 연동되어 전송되는 차량 속도 정보를 근거로 교통정보 상황을 파악하여 교통 정보를 제공하는 교통 정보 제공기; 를 포함하는 것을 특징으로 한다. USN, 무선 네트워크, 교통 정보,
Abstract:
A ZigBee repeater, a data transmission method of the ZigBee repeater, and a ZigBee wireless network system using the method are provided to link with various wireless networks easily by using the ZigBee repeater, thereby reducing legacy network resources including a ZigBee wireless network. A ZigBee wireless network consists of the first ZigBee node and the second ZigBee node. A ZigBee repeater(400) transmits data received from the first ZigBee node to the second ZigBee node located at a further distance where the first ZigBee node is able to wirelessly transmit the data. The ZigBee repeater(400) consists of plural antennas(410a,410b) for transceiving the data with the nodes, and a ZigBee protocol stack of the same structure as a protocol stack structure of the nodes for each of the antennas(410a,410b), for data transmission between the antennas(410a,410b).
Abstract:
본 발명은 셀 집속 및 분배 장치에게 바이패싱 기능을 부여하여 동일한 셀 집속 및 분배장치에 접속된 프로세서 간에는 별도의 교환기를 거치지 않고 집적 통신하도록 함으로 해서 셀 집속 및 분배 장치의 이용율을 높이고 스위치의 부하를 덜 수 있도록 한 장치를 제공하는데 그 목적이 있다. 이러한 본 발명은 셀 집속장치의 경우, 프로세서 링크 접속 장치(310)은 시리얼 링크(311)를 통해서 들어오는 1비트 데이타를 8비트로 변환시켜서 전송 FIFO(308)에 저장한다. FIFO 제어기(307)는 전송 FIFO(308)의 데이타를 읽어 버퍼(305)를 통해서 스위치 링크 접속 장치(303)로 보낸다. 이때 출력 선택 로직은 셀의 시작점인 제2도의 IDL(201)을 읽어들여서 바이패싱되어 셀분배 및 접속장치의 수신부(302)로 전달될 셀인지 아니면 스위치 링크(301)를 통해 ATM 중앙 스위치(103)로 보내질 셀인지를 판단한다. 또한 셀 분배장치는, 스위치 링크 접속 장치(402)에 의해 시리얼 링크(401)로 부터의 1비트 데이타는 8비트로 변환되어 버퍼(404)에 저장되고, 유효셀 검출기(403)에 의해서 유효함이 판정되면 스위치 링크 셀 FIFO(406)에 저장된다. 그리고 제3도의 셀 집속장치에서 바이패스된 셀은 바이패싱 셀 FIFO(407)에 저장된다. ARBITER(408)는 이 두개의 FIFO중 하나를 선택하여 프로세서 링크 접속장치(410)로 데이타를 전송한다.
Abstract:
본 발명은 상용 셀화 SARA 칩과 상용 전송 TAXI 칩간에 FIFO를 이용한 셀 송신 장치에 관한 것으로, 외부로 전달할 메시지를 출력하는 CPU; 상기 CPU가 출력하는 메시지를 저장하는 상용 셀화 SARA 메모리 수단; 상기 상용 셀화 SARA 메모리수단에 연결되고 외부로부터 클럭신호를 입력받아 AAL계층 처리를 담당하는 상용 셀화 SARA 칩; 상기 상용 셀화 SARA 칩으로부터의 메시지를 셀로 분해하는 과정에서 1셀이 완성되면 유효 셀 신호를 전송받아 쓰기 가능 신호를 상기 상용 셀화 SARA 칩으로 제어신호를 전달하는 제1 제어수단; 상기 제1 제어수단을 통해 상기 상용 셀화 SARA 칩과 연결되며 내부에 전송할 데이타의 존재를 알리고, 8비트 포트의 입출력을 가지는 선입선출수단(FIFO); 상기 선입선출수단으로부터 전송 데이타를 입력받아 8비트 데이타를 전송하며 스트로브신호를 구동하는 제2 제어수단; 상기 제2 제어수단을 통해 상기 선입선출수단에 연결되며 고속 ECL(Emitter Coupled Logic) 통신을 통해 타 보드로 상기 CPU로부터 출력된 외부 전송신호를 전달하는 상용 전송용 TAXI 칩을 구비하는 것을 특징으로 한다.
Abstract:
고장 감내형을 구성하는 이중화 CPU 시스템에서 애기브측 CPU 시스템과 스탠바이측 CPU 시스템간의 메모리 맵을 일치시키는 동기 버스간의 고속 데이터 전송장치가 개시된다. 본 발명은 동기 로칼 버스에서 일어나는 여러 가지 CPU 트랜잭션 동작 가운데 쓰기(write) 동작에 한해서, 특정 영역 또는 전 메모리 영역을 감시하다가 라이팅이 일어나면 이를 데이터 저장 FIFO에 저장하였다가 백 플레인 버스를 통하여 스탠바이쪽 로칼 버스에 동일한 라이트 트랜잭션을 발생시킴으로써 액티브, 스탠바이 블록의 메모리 맵을 일치시키는 것이다. 본 발명에 의하면 별도의 소프트웨어적인 추가 액션 없이, 또한 데이터 저장을 위한 FIFO 용량의 증가 없이 하드웨어적으로 라이트 트랜잭션 트래픽을 감소시킴으로써, FIFO 넘침을 방지할 수 있다.
Abstract:
The apparatus for generating inner cell transmitting ATM cell format which front side contains routing and synchronous informations includes a high speed memory(401) storing additive information, a register(402) determining length of the additive information, an address generator(404) transmitting corresponding message address according the length of the additive information to the memory when receiving effective data cell signal from cell matching circuit of outer absolute assembly language(AAL) chip, a register(405) storing corresponding message cell additive information as much as byte number, and a shift register(403) transmitting inner cell to ATM switch as shifting ATM standard cell data with unit of byte.
Abstract:
본 발명은 셀프라우팅이 요구되는 ATM 교환기내에서 기존 상용 AAL칩을 이용하여 부가정보를 추가함으로서, 연속적으로 내부셀을 전송하는 ATM교환기의 내부셀 생성 장치에 관한 것으로, 부가정보가 저장되는 고속 메모리(401)와, 상기 부가정보의 길이를 결정하는 부가정보 크기 레지스터(402)와, 해당 메시지의 부가정보가 저장되는 어드레스를 발생하여 상기 메모리(401)에 전송하는 어드레스 발생기(404)와, 상기 메모리(401)에서 출력되는 해당 메시지셀 부가정보를 바이트 수만큼 저장하는 부가정보 저장 레지스터(405)와, 상기 부가정보 크기 레지스터(402)가 제공하는 부가정보의 길이에 따라 부가정보 저장 레지스터(405)로부터 입력되는 부가정보를 순차적으로 보내고 이어서 상기 외부의 ALL칩 셀정합부에서 제공되는 ATM 표준셀 데이타를 바이트 단위로 시 프트하여 내부셀을 ATM 스위치로 전송하는 시프트 레지스터 및 정합부(403)을 구비하는 것을 특징으로 하여 전송 지연을 최소화할 수 있는 효과가 있다.