층적 공간-시간 구조의 검파기를 갖는 다중 입출력시스템에 적용되는 적응 변복조 장치 및 그 방법
    51.
    发明授权
    층적 공간-시간 구조의 검파기를 갖는 다중 입출력시스템에 적용되는 적응 변복조 장치 및 그 방법 失效
    使用分层时空探测器的MIMO系统的自适应调制方法

    公开(公告)号:KR100552669B1

    公开(公告)日:2006-02-20

    申请号:KR1020020084478

    申请日:2002-12-26

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    본 발명은, 층적 공간-시간 구조의 검파기를 갖는 다중 입출력 시스템에 적용되는 적응 변복조 장치 및 그 방법과, 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체에 관한 것임.
    2. 발명이 해결하려고 하는 기술적 과제
    본 발명은, 층적 공간-시간 구조의 검파기를 갖는 다중 입출력(MIMO) 시스템에서 기존의 V-BLAST 검파 방법의 역순으로 등가 채널 이득을 결정하고, 결정된 등가 채널 이득을 사용하여 그리디 알고리즘을 통해 각 안테나를 통해 전송될 비트 수와 송신 전력을 결정함으로써 시스템 성능을 향상시키기 위한 적응 변복조 장치 및 그 방법과, 상기 방법을 실현시키기 위한 프로그램을 기록한 기록매체를 제공하고자 함.
    3. 발명의 해결방법의 요지
    본 발명은, 송수신단에 각각 다중 안테나를 사용하는 다중 입출력(MIMO) 시스템에서의 적응 변복조 장치에 있어서, 수신단으로부터 피드백된 MIMO 채널 정보를 바탕으로 V-BLAST(Vertical-Bell Laboratories Space Time)의 역순서로 등가 채널 이득을 결정하고, V-BLAST 역순서로 구한 등가 채널 이득을 그리디 알고리즘의 부반송파 채널 이득을 대신하는 값으로 이용하여, 각 송신안테나로 전송될 비트수와 송신전력을 결정한 후, 결정된 비트 및 전력 할당 정보를 이용해 각 계층(송신안테나)별로 다른 변조 방법으로 변조하여 송신하기 위한 송신단의 적응 변조수단; 및 각 수신안테나를 통해 수신되는 신호로부터 MIMO 채널 정보를 추정하고, MIMO 채널 정보를 바탕으로 V-BLAST의 역순서로 등가 채널 이득을 결정하며, V-BLAST 역순서로 구한 등가 채널 이득을 그리디 알고리즘의 부반송파 채널 이득을 대신하는 값으로 이용하여, 각 수신안테나로 수신된 비트수와 수신전력을 결정한 후, 결정된 비트 및 전력 할당 정보를 이용해 각 계층(수신안테나)별로 다른 복조 방법으로 복조하기 위한 상기 수신단의 적응 복조수단을 포함함.
    4. 발명의 중요한 용도
    본 발명은 다중 입출력(MIMO) 시스템 등에 이용됨.
    다중 입출력(MIMO), 적응 변조, 층적 공간-시간 구조, V-BLAST, 그리디 알고리즘, 직교 주파수 분할 다중화(OFDM)

    근거리 무선통신 시스템을 위한 부분적인 간섭 제거 장치및 그 방법
    52.
    发明公开
    근거리 무선통신 시스템을 위한 부분적인 간섭 제거 장치및 그 방법 失效
    无线通信系统中部分干扰消除器的设备及其方法

    公开(公告)号:KR1020050067327A

    公开(公告)日:2005-07-01

    申请号:KR1020030098208

    申请日:2003-12-27

    Abstract: 본 발명은 근거리 무선통신 시스템에 있어서 채널 응답 특성을 이용한 평균 자승 오류 관점에서 구현한 부분적인 간섭 제거 장치 및 그 방법에 관한 것이다. 이 장치에서 임펄스 응답 필터는 수신되는 입력신호를 임펄스 신호로 변환하고, 가산기는 임펄스 신호에 잡음 성분을 부가하여 출력한다. 정합 필터는 잡음 성분의 상관성을 제거하여 출력하고, 결정 궤환 등화기는 송신측으로부터 채널을 통해 잡음이 부가되어 입력되는 수신된 입력신호 및 심볼간의 간섭(Inter-Symbol Interference; ISI)을 제거하여 출력하고, 평균 자승 오류(MSE)를 최소화하도록 간섭 신호 성분을 제거한다. 검출기는 결정 궤환 등화기의 출력으로부터 신호성분만을 판별하며 출력한다. 본 발명에 따르면, MSE 관점에서 최적의 DFE 등화기의 피드백 필터를 제공함으로써 수신된 신호에 의한 상호간섭(ISI, ICI) 등으로 인해 발생하는 성능 저하를 방지할 수 있다.

    무선통신 시스템을 위한 심볼 타이밍 검출 장치
    53.
    发明公开
    무선통신 시스템을 위한 심볼 타이밍 검출 장치 失效
    无线通信系统符号时序检测装置

    公开(公告)号:KR1020050051832A

    公开(公告)日:2005-06-02

    申请号:KR1020030085489

    申请日:2003-11-28

    Inventor: 전태현 이석규

    CPC classification number: H04L7/041

    Abstract: 본 발명은 무선통신 시스템을 위한 심볼 타이밍 검출 장치에 대한 것이다.
    본 발명에 의하면, 자동이득제어 기능이 완료되기 전에 아날로그 디지털 변환기 출력의 샘플을 활용하여 샘플들의 자기상관값을 사용하여 심볼 타이밍을 검출하고, 평균 윈도우 크기와 지연값을 지원하는 구조를 제공하여 구조의 복잡도를 최적화하고, 신호의 신뢰성 높은 복조를 가능하게 한다.

    직교 주파수 분할 다중화 시스템을 위한 샘플링 오차 보상장치 및 방법
    54.
    发明公开
    직교 주파수 분할 다중화 시스템을 위한 샘플링 오차 보상장치 및 방법 失效
    正交频分复用系统采样偏移补偿装置

    公开(公告)号:KR1020050049141A

    公开(公告)日:2005-05-25

    申请号:KR1020030083028

    申请日:2003-11-21

    Abstract: 본 발명은 직교 주파수 분할 다중화 시스템을 위한 샘플링 오차 보상 장치 및 방법에 관한 것이다.
    본 발명에 의하면, OFDM 시스템의 수신기의 FFT 변환 과정에서 샘플링 주파수 옵셋을 모든 데이터에 대해 보상해주고, 샘플링 주파수 옵셋값이 커져서 FFT 윈도우를 조정할 필요성이 발생한 경우에 FFT 윈도우 조정부를 통해 FFT에 입력된 데이터부를 정정해 주며, FFT 윈도우 조정이 필요한 시점에서 이미 FFT 변환되어 옵셋 추정을 기다리는 FFT 출력 데이터들이 존재하는 시간 지연을 고려하여, FFT 윈도우 조정과, 미세 샘플링 주파수 옵셋 보상이 동작하도록 하여 신호처리 시간 지연이 없이, 에러 없는 신호처리를 할 수 있게 한다.

    직교 주파수 분할 다중화 무선 통신 시스템에서의 반송파주파수 오차와 샘플링 주파수 오차 추적 방법 및 그 장치
    55.
    发明授权
    직교 주파수 분할 다중화 무선 통신 시스템에서의 반송파주파수 오차와 샘플링 주파수 오차 추적 방법 및 그 장치 失效
    正交频分多路无线通信系统中运载频率偏移和采样时钟偏移跟踪的方法与装置

    公开(公告)号:KR100488802B1

    公开(公告)日:2005-05-12

    申请号:KR1020020077999

    申请日:2002-12-09

    CPC classification number: H04L27/2662 H04L27/2657 H04L27/2675 H04L27/2679

    Abstract: 본 발명은 직교 주파수 분할 다중화 무선 통신 시스템에서의 반송파 주파수 오차와 샘플링 주파수 오차 추적 방법 및 그 장치에 관한 것이다.
    본 발명에서는, 서로 직교성을 가지는 부반송파들을 동시에 전송하는 송신부와 이를 수신하는 수신부간의 반송파 주파수 오차와 샘플링 주파수 오차를 추적하는 방법에 있어서, 제1 신호를 이용하여 송신부로부터 수신된 데이터를 검출한 후, 검출된 수신 데이터를 이용하여 반송파 주파수 오차에 의한 위상 오차를 추적하는 단계, 제1 신호를 이용하여 송신부로부터 수신된 데이터를 검출한 후, 검출된 수신 데이터를 이용하여 샘플링 주파수 오차에 의한 위상 오차를 추적하는 단계, 추적된 위상 오차에 따라 송신부와 수신부간의 반송파 주파수 오차에 따른 위상 오차를 보상하는 단계, 추적된 위상 오차에 따라 송신부와 수신부간의 샘플링 주파수 오차에 따른 위상 오차를 보상하는 단계를 포함한다.
    이를 통하여, 시스템 성능 향상 뿐만 아니라, 추정치의 신뢰성 향상을 이룰 수 있다.

    무선 랜 시스템에서의 잔류 주파수 오프셋 보상 장치 및그 방법
    56.
    发明公开
    무선 랜 시스템에서의 잔류 주파수 오프셋 보상 장치 및그 방법 失效
    用于补偿无线局域网系统的残留频偏的装置和方法

    公开(公告)号:KR1020050034117A

    公开(公告)日:2005-04-14

    申请号:KR1020030069940

    申请日:2003-10-08

    Abstract: 본 발명은 무선 랜 시스템에서 잔류 주파수 오프셋(offset)을 보상하는 장치 및 그 방법에 관한 것이다.
    본 발명에서는, 잔류 주파수 오프셋을 보상하기에 앞서 무선 랜 시스템의 송신단으로부터 수신하는 제1 OFDM 심볼에 대해 채널 보상을 먼저 수행한 후, 채널 보상이 이루어진 제1 OFDM 심볼의 위상 오차 추정값에 따라 샘플링 주파수 오프셋을 계산한다. 이때, 본 발명은 바이어스 주파수 오프셋도 함께 계산하여 이후에 들어오는 제2 OFDM 심볼의 샘플링 주파수 오프셋 보상시 바이어스 주파수 오프셋도 함께 보상될 수 있도록 한다. 이는 곧, 잔류 주파수 오프셋을 점차적으로 줄여나가 무선 랜 시스템의 성능을 개선할 수 있도록 할 뿐만 아니라, 채널 보상을 먼저 수행한 후 잔류 주파수 오프셋 보상을 추후에 수행함으로써, 안정적인 시스템 구현을 할 수 있다.

    다중입력 다중출력 시스템에서 QR 분해 장치 및 그 방법
    57.
    发明授权
    다중입력 다중출력 시스템에서 QR 분해 장치 및 그 방법 失效
    QR分解装置和MIMO系统的方法

    公开(公告)号:KR100917862B1

    公开(公告)日:2009-09-18

    申请号:KR1020070131455

    申请日:2007-12-14

    Abstract: 본 발명은 직교주파수 분할 다중(OFDM) 방식의 MIMO 시스템에서 연산 복잡도를 낮추면서도 성능을 향상시킬 수 있는 QR 분해 장치 및 그 방법에 관한 것으로, 채널 입력에 대한 벡터 크기(norm)를 계산하는 norm 계산수단; 지연된 채널 입력과 을 곱셈하여 단일 행렬(Q) 열 값을 계산하는 Q 열 계산수단; 상기 지연된 채널 입력과 상기 Q 열 계산수단의 출력과 1/ 을 입력받아 상삼각 행렬(R)의 행 값을 계산하는 R 행 계산수단; 상기 지연된 채널 입력과 상기 R 행 계산수단의 출력과 지연된 상기 Q 열 계산수단의 출력을 입력받아 Q 갱신 행렬 값을 출력하는 Q 갱신 계산수단; 및 지연된 상기 norm 계산수단의 출력과 상기 R 행 계산수단의 출력을 입력받아 norm 갱신 행렬 값을 출력하는 norm 갱신 계산수단을 포함한다.
    MIMO, 다중입력, 다중출력, QR, 분해, 행렬, 채널, 추정, 갱신

    차세대 무선랜 시스템의 수신단 제어 장치 및 그 방법
    58.
    发明公开
    차세대 무선랜 시스템의 수신단 제어 장치 및 그 방법 失效
    下一代无线通信系统中的接收机控制装置及其方法

    公开(公告)号:KR1020070061740A

    公开(公告)日:2007-06-14

    申请号:KR1020060048015

    申请日:2006-05-29

    Abstract: An apparatus and a method for controlling a receiving terminal in a next generation wireless communication system are provided to perform control according to an abnormal data processing error by monitoring an operation of each block of a wireless LAN receiving terminal. An apparatus for controlling a receiving terminal in a next generation wireless communication system includes a receiving terminal monitor module(120), a count module(130), and a control module(110). The receiving terminal monitor module(120) receives a plurality of event signals which are generated in a data signal processing process generated in the receiving terminal. The count module(130) has a counter, and operates the counter for a predetermined time corresponding to the plurality of event signals by activating or inactivating the counter. The control module(110) controls the count module(130), and controls the receiving terminal by determining whether the corresponding event signal is received for a predetermined time.

    Abstract translation: 提供了一种用于控制下一代无线通信系统中的接收终端的装置和方法,用于通过监视无线LAN接收终端的每个块的操作,根据异常数据处理错误来执行控制。 一种用于在下一代无线通信系统中控制接收终端的装置,包括接收终端监视模块(120),计数模块(130)和控制模块(110)。 接收终端监视模块(120)接收在接收终端中产生的数据信号处理过程中产生的多个事件信号。 计数模块(130)具有计数器,并且通过激活或禁用计数器来操作对应于多个事件信号的预定时间的计数器。 控制模块(110)控制计数模块(130),并且通过确定在预定时间内是否接收到对应的事件信号来控制接收终端。

    상위 프로그래밍 언어를 이용한 디지털 시스템 설계 방법
    59.
    发明公开
    상위 프로그래밍 언어를 이용한 디지털 시스템 설계 방법 失效
    使用高级软件模拟器进行数字系统建模的方法

    公开(公告)号:KR1020070061733A

    公开(公告)日:2007-06-14

    申请号:KR1020060032587

    申请日:2006-04-11

    Abstract: A method for designing a digital system with a high-level programming language is provided to reduce time required for simulating a program made in a low-level programming language and reduce the time required for forming a system hardware configuration with a lower program by forming the system hardware environment with the high-level programming language. An algorithm and the first variable for the desired digital system are set by using the high-level programming language. The environment similar to the desired system hardware is formed based on the set algorithm and first variable by using the high-level programming language(S110). The system environment formed in the high-level programming language is converted into the low-level programming language and is implemented to the hardware(S140).

    Abstract translation: 提供了一种用于设计具有高级编程语言的数字系统的方法,以减少模拟以低级编程语言制作的程序所需的时间,并且通过形成低级编程语言来减少形成具有较低程序的系统硬件配置所需的时间 系统硬件环境采用高级编程语言。 使用高级编程语言设置算法和所需数字系统的第一个变量。 通过使用高级编程语言,基于集合算法和第一变量形成类似于期望的系统硬件的环境(S110)。 将高级编程语言形成的系统环境转换为低级编程语言,并实现到硬件(S140)。

    직교 주파수 분할 다중화 시스템에서의 고속 푸리에 변환프로세서 및 그 변환 방법
    60.
    发明授权
    직교 주파수 분할 다중화 시스템에서의 고속 푸리에 변환프로세서 및 그 변환 방법 失效
    OFDM系统中的快速傅立叶变换处理器及其变换方法

    公开(公告)号:KR100720949B1

    公开(公告)日:2007-05-22

    申请号:KR1020050074979

    申请日:2005-08-16

    Abstract: 본 발명은 직교 주파수 분할 다중화 시스템에서의 고속 푸리에 변환 프로세서 및 그 변환 방법에 관한 것이다.
    본 발명의 고속 푸리에 변환 프로세서는 특정된 데이터를 수신하여 제1 버터플라이 연산을 수행한 후 제1 버터플라이 연산된 데이터를 기초하여 제1 연산을 수행하고 제2 버터플라이 연산을 수행한다. 제2 버터플라이 연산된 데이터를 기초로 고정 입력 값에 이용한 제2 연산을 수행하고 나서 제3 버터플라이 연산을 수행한다. 그후, 제3 버터플라이 연산된 데이터를 기초로 가변 입력 곱셈에 기초한 제3 연산을 수행하고나서 제1 버터플라이 연산을 다시 반복 수행한다.
    본 발명에 따르면, Radix- 알고리즘을 이용하는 고속 푸리에 변환 프로세서는 하드웨어 비용 및 전력 소모를 줄이며, 특히 트위들 팩터 생성에 관한 하드웨어의 면적을 효율적으로 감소시킬 수 있는 효과가 있다. 또한, Radix- 알고리즘에 사용에 따른 연산 속도의 증가로 인하여 MIMO Detecor 및 등화기의 신호 처리 시간이 발생되어 모뎀의 성능을 향상시키는 효과가 있다.
    고속 푸리에 변환, FFT, 버터플라이 연산, OFDM, RADIX, DIF

Patent Agency Ranking