-
公开(公告)号:KR100343139B1
公开(公告)日:2002-07-05
申请号:KR1019990051875
申请日:1999-11-22
Applicant: 삼성전자주식회사
Inventor: 김규현
IPC: G11C11/40
CPC classification number: G11C5/06 , G11C5/04 , G11C7/1072 , G11C7/1078 , G11C7/1084 , G11C7/22 , G11C11/4076 , G11C11/4093 , H03K5/153 , H04L7/0331
Abstract: 데이터동기화회로가개시된다. 본발명의데이터동기화회로는클럭에대하여앞서거나뒤서는입력데이터를클럭에동기시키기위하여, 입력데이터와상기클럭을입력하는제1 배타적논리합게이트와, 배타적논리합게이트의출력을수신하여소정의펄스폭 이상의펄스는출력으로통과시키지만상기펄스폭 이하의펄스는차단하는펄스폭 필터와, 펄스폭 필터의출력과클럭을입력으로하는제2 배타적논리합게이트를구비한다.
-
公开(公告)号:KR1020010110968A
公开(公告)日:2001-12-15
申请号:KR1020000031030
申请日:2000-06-07
Applicant: 삼성전자주식회사
Inventor: 김규현
IPC: G11C8/00
CPC classification number: H03L7/0812 , H03K5/133 , H03K5/1565
Abstract: 본 발명은 듀티 사이클 보정 기능을 갖는 지연 동기 루프 회로 및 지연 동기 방법에 관한 것으로서, 입력되는 제1 클럭 신호를 일정하게 지연시켜서 제1 출력 신호를 발생하고 상기 제1 클럭 신호를 가변적으로 지연시켜서 제2 출력 신호를 발생하는 지연부, 및 상기 제1 출력 신호가 제1 논리 상태에서 제2 논리 상태로 천이될 때 상승되고 상기 제2 출력 신호가 제2 논리 상태에서 제1 논리 상태로 천이될 때 하강되는 제2 클럭 신호를 발생하는 출력 신호 발생부를 구비함으로써 지연 동기 루프 회로로부터 출력되는 신호에 존재하는 지터가 감소된다.
-
公开(公告)号:KR100307637B1
公开(公告)日:2001-11-02
申请号:KR1019990047762
申请日:1999-10-30
Applicant: 삼성전자주식회사
IPC: G11C11/407
CPC classification number: H04L25/028 , H04L25/0272
Abstract: 입력신호의변화폭이작더라도지연시간과스큐가작은입력버퍼회로가개시된다. 상기입력버퍼회로는, 제1입력단을통해입력되는기준전압을기준으로하여제2입력단을통해입력되는신호의레벨을증폭하여출력하는차동증폭기와, 상기차동증폭기의제2입력단에접속되는부스팅커패시터를구비한다. 또한상기입력버퍼회로는, 상기차동증폭기의출력신호의천이를검출하는에지검출기와, 상기차동증폭기의제1 및제2입력단사이에접속되고상기에지검출기의출력신호에응답하는스위칭부를더 구비한다. 따라서상기입력버퍼회로에서는, 입력신호의천이시실제로상기제2입력단을통해입력되는신호의레벨이상기부스팅커패시터에의해상기입력신호의레벨의두배로부스팅됨으로써, 상기입력버퍼회로의출력전류가두배가되어상기입력버퍼회로의출력신호가변화하는경사가샤프해지게되며결국지연시간과스큐가크게감소된다.
-
公开(公告)号:KR1020010027530A
公开(公告)日:2001-04-06
申请号:KR1019990039319
申请日:1999-09-14
Applicant: 삼성전자주식회사
IPC: H03K19/00
CPC classification number: G11C7/1057 , G11C7/1051 , G11C7/1078 , H03K19/01721
Abstract: PURPOSE: A buffer is provided to carry out the high speed of operation in case that an input signal is transferred from a "high" level to a "low" level and the input signal is transferred from the "low" level to the "high" level. CONSTITUTION: In a buffer, a pull down device(100) generates an output signal to be transferred to a first state when an input signal is transferred from a first state to a second state responding to a control signal having the first state. A pull up device(200) generates an output signal to be transferred to a second state when the input signal is transferred from the second state to the first state responding to a control signal having the second state. A device for generating a control signal inputs the output signal to output the control signal. The device for generating a control signal includes a delay circuit(14) for delaying the output signal by a desired time and an inverter for inversing the control signal.
Abstract translation: 目的:提供一个缓冲器,用于在输入信号从“高”电平传输到“低”电平并将输入信号从“低”电平传输到“高”电平的情况下执行高速运行 “级别。 构成:在缓冲器中,当输入信号响应于具有第一状态的控制信号而从第一状态传送到第二状态时,下拉装置(100)产生要传送到第一状态的输出信号。 当输入信号从具有第二状态的控制信号从第二状态转移到第一状态时,上拉装置(200)产生要传送到第二状态的输出信号。 用于产生控制信号的装置输入输出信号以输出控制信号。 用于产生控制信号的装置包括用于将输出信号延迟期望时间的延迟电路(14)和用于反转控制信号的逆变器。
-
-
公开(公告)号:KR1020080021849A
公开(公告)日:2008-03-10
申请号:KR1020060084910
申请日:2006-09-05
Applicant: 삼성전자주식회사
IPC: H04N5/378 , H04N5/3745
CPC classification number: H03M1/1245
Abstract: An apparatus and a method for parallel processing CDS(Correlated Double Sampling) and ADC(Analog-to-Digital Converting) are provided to enable each unit CDS block to perform ADC for a CDS signal of an (N-1)th line and perform CDS for a signal of an (n)th line in parallel, thereby significantly reducing a scan time of the unit CDS block. A correlated double sampling block(30) converts an analog CDS signal of an (n)th line, stored in a first storage unit(33a), into a digital signal based on a reference signal. While the analog CDS signal is converted into the digital signal, the correlated double sampling block performs CDS of an analog signal of an (N+1)th line. The reference signal is a DC signal or a lamp signal.
Abstract translation: 提供用于并行处理CDS(相关双采样)和ADC(模数转换)的装置和方法,以使得每个单元CDS块能够执行第(N-1)行的CDS信号的ADC,并执行 CDS用于并行的第(n)行的信号,从而显着减少了单元CDS块的扫描时间。 相关双采样块(30)基于参考信号将存储在第一存储单元(33a)中的第(n)行的模拟CDS信号转换为数字信号。 当模拟CDS信号被转换成数字信号时,相关的双采样块执行第(N + 1)行的模拟信号的CDS。 参考信号是直流信号或灯信号。
-
公开(公告)号:KR100785064B1
公开(公告)日:2007-12-12
申请号:KR1020060110440
申请日:2006-11-09
Applicant: 삼성전자주식회사
Inventor: 김규현
IPC: H04B1/40
CPC classification number: H04W52/0251 , H04M1/72563 , H04M1/73 , H04W8/183 , H04W52/0261 , H04W52/0264 , H04W52/027 , H04W52/0274 , Y02D70/144 , Y02D70/162
Abstract: A method and an apparatus for setting up profiles according to functions in a mobile terminal are provided to execute each function in an optimized profile for each function and to minimize unnecessary power consumption. A control part confirms whether a function profile setup function is in an enable state(S603). If so, the control part judges whether the user selects a specific function(S605). If a specific function is selected, the control part executes the selected function in a preset profile(S607). Then the control part confirms whether another function is selected during the execution of the specific function(S609). If another function is not selected, the control part confirms whether a call is received(S611). In case that a call is received, the control part suspends the specific function and makes a call connection(S619). If the call is completed(S621), the control part executes the suspended function in the preset profile again(S623).
Abstract translation: 提供了一种根据移动终端中的功能来设置简档的方法和装置,以执行每个功能的优化简档中的每个功能,并且最小化不必要的功耗。 控制部确认功能配置文件设定功能是否处于使能状态(S603)。 如果是,则控制部判断用户是否选择特定功能(S605)。 如果选择了特定功能,则控制部件在预设配置文件中执行选择的功能(S607)。 然后,控制部确认在执行特定功能期间是否选择另一功能(S609)。 如果未选择另一功能,则控制部确认是否接收到呼叫(S611)。 在接收到呼叫的情况下,控制部分挂起特定功能并进行呼叫连接(S619)。 如果呼叫完成(S621),则控制部分再次执行预置配置文件中的暂停功能(S623)。
-
68.
公开(公告)号:KR100759783B1
公开(公告)日:2007-09-20
申请号:KR1020050108576
申请日:2005-11-14
Applicant: 삼성전자주식회사
CPC classification number: H03F3/45183 , H03F2203/45371 , H03K5/1565 , H03K2005/00052 , H03L7/08 , H03L7/0812 , H03L7/0996
Abstract: 차동 증폭기는 입력단, 바이어스부 및 부하부를 포함한다. 입력단은 홀수개의 위상 신호들 중 제1 위상 신호와, 상기 홀수개의 위상 신호들 중 적어도 두 개의 위상 신호들의 위상의 합의 평균값이 상기 제1 위상 신호와 실질적으로 180도 차이를 가지는 상기 적어도 두 개의 위상신호들을 입력받는다. 바이어스부는 상기 입력단과 제1 전원 전압 사이에 연결된다. 부하부는 상기 입력단과 제2 전원 전압 사이에 연결되어 상기 제1 위상 신호와 상기 적어도 두 개의 위상 신호들을 차동 증폭한 차동 출력 신호를 출력한다. 위상 고정 루프(PLL) 또는 지연 동기 루프(DLL)에 사용될 경우 듀티 사이클 보정(DCC) 회로의 출력 신호의 듀티비 왜곡을 줄일 수 있다.
-
69.
公开(公告)号:KR1020070051114A
公开(公告)日:2007-05-17
申请号:KR1020050108576
申请日:2005-11-14
Applicant: 삼성전자주식회사
CPC classification number: H03F3/45183 , H03F2203/45371 , H03K5/1565 , H03K2005/00052 , H03L7/08 , H03L7/0812 , H03L7/0996
Abstract: 차동 증폭기는 입력단, 바이어스부 및 부하부를 포함한다. 입력단은 홀수개의 위상 신호들 중 제1 위상 신호와, 상기 홀수개의 위상 신호들 중 적어도 두 개의 위상 신호들의 위상의 합의 평균값이 상기 제1 위상 신호와 실질적으로 180도 차이를 가지는 상기 적어도 두 개의 위상신호들을 입력받는다. 바이어스부는 상기 입력단과 제1 전원 전압 사이에 연결된다. 부하부는 상기 입력단과 제2 전원 전압 사이에 연결되어 상기 제1 위상 신호와 상기 적어도 두 개의 위상 신호들을 차동 증폭한 차동 출력 신호를 출력한다. 위상 고정 루프(PLL) 또는 지연 동기 루프(DLL)에 사용될 경우 듀티 사이클 보정(DCC) 회로의 출력 신호의 듀티비 왜곡을 줄일 수 있다.
Abstract translation: 差分放大器包括输入端子,偏置部分和负载部分。 所述至少两个相的输入级具有奇数个第一相位信号的相位信号和奇数的至少两个相位信号的相位信号的相位的一个共识平均值和基本上在所述第一相位信号之间的180度的差异 接收输入信号。 偏置部分连接在输入端子和第一电源电压之间。 负载单元连接在输入端子和第二电源电压之间,并输出通过差分放大第一相位信号和至少两个相位信号获得的差分输出信号。 当用于锁相环(PLL)或延迟锁定环(DLL)时,占空比校正(DCC)电路的输出信号的占空比失真。
-
公开(公告)号:KR1020070045049A
公开(公告)日:2007-05-02
申请号:KR1020050101497
申请日:2005-10-26
Applicant: 삼성전자주식회사
Inventor: 김규현
IPC: H03L7/08
CPC classification number: G06F1/04 , H03K5/133 , H03K5/1504 , H03K5/151 , H03L7/0812 , H03L7/0814 , H03L7/0891
Abstract: 본 발명은 클럭신호 발생기 및 이를 구비한 위상 및 지연 동기 루프를 공개한다. 클럭신호 발생기는 반전 회로들을 링 형태로 연결한 적어도 2개의 링 형태의 회로들을 구비하고, 적어도 하나의 반전 회로가 적어도 2개의 링 형태의 회로들에 공유되어 서로 다른 위상을 가지는 복수개의 클럭신호들을 복수개의 노드들을 통하여 각각 발생하는 복수개의 오실레이터들, 복수개의 오실레이터들의 복수개의 노드들의 동일 노드를 종속 연결하는 연결 회로, 및 복수개의 오실레이터들의 첫 단의 오실레이터의 복수개의 노드들중 하나의 노드로 입력 클럭신호를 인가하는 입력 회로를 구비하여, 복수개의 오실레이터들중 마지막 단의 오실레이터의 복수개의 노드들을 통하여 입력 클럭신호와 동일한 주파수를 가지고 서로 동일한 위상 차를 가지는 복수개의 출력 클럭신호들을 발생하는 것을 특징으로 한다. 따라서, 별도의 제어없이 입력 클럭신호의 주파수와 동일한 주파수를 가지고 서로 동일한 위상 차를 가지는 복수개의 클럭신호들을 고속으로 발생하는 것이 가능하다.
-
-
-
-
-
-
-
-
-