복호기의 상태 메트릭 정규화 장치 및 방법
    61.
    发明公开
    복호기의 상태 메트릭 정규화 장치 및 방법 无效
    用于正规化解码器状态公制的装置和方法

    公开(公告)号:KR1020070050716A

    公开(公告)日:2007-05-16

    申请号:KR1020050108271

    申请日:2005-11-11

    Abstract: 본 발명은 복호기의 메트릭을 정규화하기 위한 장치 및 방법에 관한 것으로, 특히 연성 출력 맵(MAP) 복호기의 상태 메트릭을 정규화하기 위한 장치 및 방법에 관한 것이다.
    본 발명에 따른 장치는, 연성 출력 트렐리스 구조를 가지는 복호기의 상태 메트릭을 정규화하기 위한 장치로서, 메트릭의 입력 값과 외부 정보들을 가산할 위치에 맞춰 변경하는 각각의 변경기들과, 상기 변경기들로부터 출력된 값들을 각각 순환 가산하는 순환 가산기들과, 상기 순환 가산기들에 의해 순환 가산된 값들 중 미리 결정된 개수의 입력을 수신하고 상기 입력된 값들 중 최대 값을 출력하는 최대값 결정부를 포함한다.
    복호기, 상태 메트릭, LLR 값, 정규화

    마이크로 니들 및 그 제조방법
    62.
    发明授权
    마이크로 니들 및 그 제조방법 失效
    微针及其制造方法

    公开(公告)号:KR100612891B1

    公开(公告)日:2006-08-14

    申请号:KR1020050015374

    申请日:2005-02-24

    Abstract: 마이크로 니들 및 그 제조방법이 개시된다. 개시된 마이크로 니들은 아래쪽으로 돌출된 니들 형상의 돌출부를 가지는 도전층; 도전층의 상면에 접합되는 것으로, 돌출부에 대응되는 위치에 캐비티가 관통하여 형성된 기판; 기판의 표면 및 캐비티를 통하여 노출된 도전층의 표면에 형성되는 금속층; 및 도전층의 하면 및 돌출부의 외측면에 형성되며, 돌출부의 하단부를 노출시키는 식각보호층;을 구비한다.

    Abstract translation: 公开了微针及其制造方法。 所公开的微针包括:具有向下突出的针状突起的导电层; 衬底,所述衬底结合到所述导电层的上表面并且具有形成在与所述突起对应的位置处的空腔; 金属层,形成在所述基板的表面上以及通过所述空腔暴露的所述导电层的表面上; 并且在导电层的下表面和突起的外表面上形成蚀刻保护层,并暴露突起的下端。

    효율적인 저밀도 패리티 검사 코드 복호 방법 및 장치
    64.
    发明公开
    효율적인 저밀도 패리티 검사 코드 복호 방법 및 장치 无效
    低密度特征码的有效解码方法和装置

    公开(公告)号:KR1020060032464A

    公开(公告)日:2006-04-17

    申请号:KR1020040081417

    申请日:2004-10-12

    Abstract: 저밀도 패리티 검사 코드를 이용하는 이동통신시스템에서 순방향 오류 정정 부호를 복호하는 장치에 있어서, 수신 정보를 복수의 검사노드들로 입력받아 검사노드 프로세싱을 수행하는 검사노드 프로세서와, 상기 검사노드 프로세서의 검사 노드 출력값들을 이전 누적값들과 누적하는 누적기와, 상기 검사 노드 출력값들을 저장하는 에지 메모리와, 상기 누적기의 누적값들과, 상기 이전 누적값들을 저장하는 2개의 누적메모리들과, 상기 누적기의 누적값들에서 상기 에지 메모리로부터 읽어낸 상기 검사 노드 출력값들을 감산하는 감산기와, 상기 수신 정보 및 상기 감산기의 출력값에 대하여 하드 디시젼을 수행하는 하드 디시젼부와, 상기 하드 디시젼된 결과를 저장하는 비트 버퍼와, 상기 하드 디시젼된 결과의 패리티 검사를 수행하여 반복 복호의 종료여부를 결정하는 패리티 검사부와, 상기 감산기의 감산값을 반복복호를 위해 검사노드 프로세서로 전달하는 동시에 하드 디시젼부로 전달하는 먹스를 포함하여 구성되는 것을 특징으로 하여 본 발명은, LDPC의 비효율적인 메모리 분할과 복호방식을 개선하고, 검사노드 프로세싱과 변수노드 프로세싱을 동시에 수행함으로써, 처리량을 향상시킬 수 있는 효과가 있다. 또한, 단순한 메모리 분할 및 노드 프로세서의 단순화를 통한 하드웨어의 구현에 대한 복잡성 감소에 대한 효과가 있다.

    LDPC code, Decoding, Parity, parallelism, Check node processor

Patent Agency Ranking