-
公开(公告)号:KR1019960042336A
公开(公告)日:1996-12-21
申请号:KR1019950012754
申请日:1995-05-22
Applicant: 삼성전자주식회사
Inventor: 김재윤
IPC: G06F7/52
Abstract: 이 발명은 곱셈 연산을 위한 개량된 부스 알고리즘에 따라 부호 수간의 곱셈과 무부호 수간의 곱셈을 선택적으로 수행할 수 있는 부호/무부호 수 겸용 곱셈기에 관한 것으로서, 기존의 2의 보수로 표현된 부호 수 곱셈기에 무부호 수간의 곱셈 연산을 수행하기 위해 각 입력에 확장비트를 제공하기 위한 선택기와, 추가된 확장비트에 의해 증가된 부호 디지트 연산을 수행하기 위한 부분 곱 발생기를 추가하여 부호 수간의 곱셈 및 무부호 수간의 곱셈을 선택적으로 수행할 수 있도록 하며, 이를 간단한 회로 추가로 구현할 수 있도록 한 부호/무부호 수 겸용 곱셈기에 관한 것이다.