라스터 스캔 순서 화상 데이터와 블록 스캔 순서 화상데이터 사이의 변환을 위한 화상 처리 장치 및 방법
    61.
    发明授权
    라스터 스캔 순서 화상 데이터와 블록 스캔 순서 화상데이터 사이의 변환을 위한 화상 처리 장치 및 방법 失效
    图像处理装置和用于转换扫描器扫描顺序和块扫描顺序之间的图像数据的方法

    公开(公告)号:KR100502413B1

    公开(公告)日:2005-07-19

    申请号:KR1020020068871

    申请日:2002-11-07

    Inventor: 박현상

    CPC classification number: H04N19/85

    Abstract: 라스터 포맷과 블록 포맷 사이의 화상 데이터를 상호 변환하는 화상 처리 장치 및 방법은, 특히, 라스터 포맷을 블록 포맷으로 전환할 때, 카메라 프로세서에서 발생된 화상 데이터를 각 색 성분별로 분리하여 하나의 라인 메모리에 저장한 후, 블록 포맷으로 읽기에 적합한 순서로 블록 단위로 독출하여 JPEG 엔진으로 전달한다. 하나의 통합 라인 메모리를 사용하기 때문에 메모리 크기를 줄일 수 있고 이에 따라 칩 사이즈를 감소시킬 수 있다.

    OSD프로세서 및 OSD 데이터 프로세싱 방법
    62.
    发明公开
    OSD프로세서 및 OSD 데이터 프로세싱 방법 失效
    OSD处理器和处理OSD数据的方法

    公开(公告)号:KR1020040001736A

    公开(公告)日:2004-01-07

    申请号:KR1020020037055

    申请日:2002-06-28

    Inventor: 박현상

    CPC classification number: H04N5/44504 G09G5/026 G09G5/14 H04N21/4312

    Abstract: PURPOSE: An OSD processor and a method for processing OSD data are provided to reduce a burden of an OSD processor and maximize the efficiency of the OSD processor by processing only OSD data to be actually displayed on a screen. CONSTITUTION: A main control unit(MCU)(510) generates coordinates of start points and end points of a plurality of on screen display(OSD) windows, and stores the coordinates of the plurality of OSD windows in an OSD register(520). A priority calculating circuit(530) calculates priority of the OSD windows to be displayed on a screen. An OSD first-in first-out(FIFO)(560) stores only OSD data to be actually displayed on the screen among OSD data stored in a memory. Video data stored in the memory and to be used as background are received and stored in a video FIFO(570). A blending circuit(580) blends the OSD data stored in the OSD FIFO with the video data stored in the video FIFO to output data to be displayed on the screen.

    Abstract translation: 目的:提供OSD处理器和处理OSD数据的方法,以减轻OSD处理器的负担,并且通过仅处理实际显示在屏幕上的OSD数据来最大化OSD处理器的效率。 构成:主控制单元(510)生成多个屏幕显示(OSD)窗口的起始点和终点的坐标,并将多个OSD窗口的坐标存储在OSD寄存器(520)中。 优先级计算电路(530)计算要在屏幕上显示的OSD窗口的优先级。 OSD先进先出(FIFO)560仅存储在存储在存储器中的OSD数据之中的屏幕上实际显示的OSD数据。 存储在存储器中并用作背景的视频数据被接收并存储在视频FIFO(570)中。 混合电路(580)将存储在OSD FIFO中的OSD数据与存储在视频FIFO中的视频数据相混合,以输出要在屏幕上显示的数据。

    채널 버퍼 블록을 포함하는 장치들
    65.
    发明公开
    채널 버퍼 블록을 포함하는 장치들 审中-实审
    具有通道缓冲块的设备

    公开(公告)号:KR1020150141340A

    公开(公告)日:2015-12-18

    申请号:KR1020140069901

    申请日:2014-06-10

    Inventor: 김경춘 박현상

    Abstract: 채널버퍼블록을포함하는컬럼드라이버 IC에서, 상기채널버퍼블록은제1바이어스전압에반비례하는제1바이어스전류를생성하는제1바이어스회로와상기제1바이어스전류를이용하여입력전압들의차이를증폭하는제1트랜지스터쌍을포함하는제1차동증폭기와, 제2바이어스전압에비례하는제2바이어스전류를생성하는제2바이어스회로와상기제2바이어스전류를이용하여상기입력전압들의상기차이를증폭하는제2트랜지스터쌍을포함하는제2차동증폭기와, 슬루잉구간동안, 제1제어전압을이용하여상기제1바이어스전압을감소시키는제1커플링커패시터와, 상기슬루잉구간동안, 제2제어전압을이용하여제2바이어스전압을증가시키는제2커플링커패시터를포함한다.

    Abstract translation: 本发明提供一种具有通道缓冲块的列驱动器IC。 信道缓冲块包括:第一差分放大器,包括用于产生与第一偏置电压成反比的第一偏置电流的第一偏置电路和用于使用第一偏置电流放大输入电压之间的差的一对第一晶体管; 第二差分放大器,包括用于产生与第二偏置电压成比例的第二偏置电流的第二偏置电路;以及一对第二晶体管,用于使用第二偏置电流放大输入电压之间的差; 第一耦合电容器,用于在回转部分中使用第一控制电压来减小所述第一偏置电压; 以及第二耦合电容器,以使用所述回转部分中的第二控制电压来减小所述第二偏置电压。

    캐시 메모리 시스템 및 그 동작방법
    66.
    发明公开
    캐시 메모리 시스템 및 그 동작방법 审中-实审
    高速缓存存储器系统及其操作方法

    公开(公告)号:KR1020150009883A

    公开(公告)日:2015-01-27

    申请号:KR1020130084380

    申请日:2013-07-17

    Abstract: 본 발명은 캐시 메모리 시스템 및 그 동작방법에 관한 것이다. 본 발명의 실시예에 따른 캐시 메모리 시스템은 외부로부터 캐시 어드레스 및 태그 어드레스를 포함하는 어드레스 비트를 수신하는 어드레스 버퍼, 메모리 어레이를 포함하고, 상기 메모리 어레이의 상기 캐시 어드레스가 가리키는 로우(row)로부터 복수의 태그 데이터 및 상기 복수의 태그 데이터에 각각 대응하는 복수의 캐시 데이터를 출력하는 캐시 메모리, 상기 캐시 메모리로부터 출력된 상기 복수의 캐시 데이터를 포함하는 데이터 세트(dataset)를 임시 저장하도록 구성되는 레지스터 및 상기 어드레스 버퍼의 태그 어드레스와 상기 복수의 태그 데이터를 비교하고, 비교 결과에 따라 메인 메모리의 상기 태그 어드레스가 가리키는 영역으로부터 새로운 데이터를 수신하도록 구성되는 컨트롤러를 포함하고, 상기 컨트롤러는 임시 저장된 상기 복수의 캐시 데이터 중 어느 하나를 상기 새로운 데이터로 치환하여 상기 데이터 세트를 업데이트한다.

    Abstract translation: 本发明涉及能够降低功耗的高速缓冲存储器系统及其操作方法。 根据本发明的实施例,一种高速缓冲存储器系统包括:地址缓冲器,被配置为从外部接收包括高速缓存地址和标签地址的地址位; 包括存储器阵列的高速缓冲存储器,并且被配置为从高速缓存地址指定的存储器阵列的一行输出与标签数据对应的多个标签数据和多个高速缓存数据; 配置为临时存储包括从高速缓存存储器输出的高速缓存数据的数据集的寄存器; 以及控制器,被配置为将地址缓冲器的标签地址与标签数据进行比较,并且根据比较结果从标签地址指定的主存储器的区域接收新数据,其中控制器替换暂时存储的任何一个 使用新数据缓存数据来更新数据集。

    디스플레이 구동회로 및 그것의 대기전력 절감 방법
    67.
    发明公开
    디스플레이 구동회로 및 그것의 대기전력 절감 방법 审中-实审
    显示驱动电路及其降低功耗的方法

    公开(公告)号:KR1020140112819A

    公开(公告)日:2014-09-24

    申请号:KR1020130027384

    申请日:2013-03-14

    CPC classification number: G09G3/20 G09G2310/0275 G09G2310/08 G09G2330/022

    Abstract: The present invention relates to a display driving circuit and a standby power saving method thereof. The display driving circuit according to the embodiment of the present invention includes a source amplifier which includes an output transistor which amplifies an input signal and generates an output signal and an output transistor switch which controls the output transistor and charges a source line of a panel, and a switch control block which generates a switch control signal by receiving configuration bits including the blinking point information of the output transistor switch.

    Abstract translation: 本发明涉及一种显示驱动电路及其备用省电方法。 根据本发明的实施例的显示驱动电路包括:源极放大器,其包括放大输入信号并产生输出信号的输出晶体管,以及输出晶体管开关,其控制输出晶体管并对面板的源极线进行充电; 以及通过接收包括输出晶体管开关的闪烁点信息的配置位来产生开关控制信号的开关控制块。

    메디안 필터링 방법 및 장치
    68.
    发明公开
    메디안 필터링 방법 및 장치 有权
    用于中介过​​滤的装置和方法

    公开(公告)号:KR1020120032132A

    公开(公告)日:2012-04-05

    申请号:KR1020100093586

    申请日:2010-09-28

    Abstract: PURPOSE: A median filtering method and a device thereof are provided to reduce the computational complexity needed for calculating the median value. CONSTITUTION: An input unit(210) receives N data. A difference array calculating unit(220) forms a data set with the N data. The difference array calculating unit calculates an NxN sized difference array. An adding unit(230) adds up a component value of each column in the difference array. An index calculating unit(240) calculates an index for a column which has the smallest value from the added component values.

    Abstract translation: 目的:提供中值滤波方法及其装置,以减少计算中值所需的计算复杂度。 构成:输入单元(210)接收N个数据。 差分数组计算单元(220)形成具有N个数据的数据集。 差分阵列计算单元计算N×N大小的差分阵列。 添加单元(230)将差异阵列中的每列的分量值相加。 索引计算单元(240)从相加的分量值计算具有最小值的列的索引。

    멀티 코덱을 지원하는 움직임 보상 방법 및 장치
    69.
    发明公开
    멀티 코덱을 지원하는 움직임 보상 방법 및 장치 有权
    支持MULTICODEC的运动补偿的方法和装置

    公开(公告)号:KR1020080041993A

    公开(公告)日:2008-05-14

    申请号:KR1020070108448

    申请日:2007-10-26

    CPC classification number: H04N19/182 H04N19/105 H04N19/117 H04N19/61

    Abstract: A method and an apparatus for compensating a motion by supporting the multi-codec are provided to reduce the size of the chip and the manufacturing cost of the chip. A motion compensation engine(40) calculates the values of pixels located between the pixels from the pixel values of the reference image by means of at least one manner among plural pixel interpolating manners according to the codec information. An adder(70) sums up the motion compensation data including the calculated pixel value and the difference between the reference image and the present image and restores the present image. The motion compensation engine includes a vertical filter(41) for calculating the pixel value located between pixels positioned at the vertical line from pixel values located at any one vertical line of any one block of the reference image. A horizontal filter(42) calculates the value of the pixel located between pixels positioned at the horizontal line from the values of pixels located at any one horizontal line of the block. A cubic filter(45) calculates the value of the pixel located between the pixels positioned at the cubic from the pixel values located at any one cubic of the block.

    Abstract translation: 提供一种用于通过支持多编解码器来补偿运动的方法和装置,以减小芯片的尺寸和芯片的制造成本。 运动补偿引擎(40)根据编解码信息通过多个像素内插方式中的至少一种方式从参考图像的像素值计算出位于像素之间的像素的值。 加法器(70)将包括计算出的像素值的运动补偿数据与参考图像与当前图像之间的差值相加,并恢复当前图像。 运动补偿引擎包括垂直滤波器(41),用于从位于参考图像的任何一个块的任何一个垂直线处的像素值计算位于垂直线上的像素之间的像素值。 水平滤波器(42)从位于块的任何一条水平线处的像素的值计算位于水平线的像素之间的像素的值。 三次滤波器(45)从位于该块的任何一个立方体处的像素值计算位于立方体的像素之间的像素的值。

    화상 처리 장치 및 방법
    70.
    发明授权

    公开(公告)号:KR100794307B1

    公开(公告)日:2008-01-11

    申请号:KR1020060004423

    申请日:2006-01-16

    Inventor: 박현상 신선영

    CPC classification number: H04N1/32475 H04N1/32358 H04N2201/329

    Abstract: 라스터 포맷과 블록 포맷 사이의 화상 데이터를 상호 변환하는 화상 처리 장치는 휘도 성분 및 적어도 하나의 색상 성분을 포함하는 화상 데이터를 라스터 포맷으로 제공하는 화상 데이터 처리기와, 대응하는 화상 데이터 성분을 저장하기 위한 적어도 2 개의 FIFO 메모리들과, 상기 적어도 2 개의 FIFO 메모리들로부터 화상 데이터를 다중화하기 위한 다중화 수단과, 상기 다중화 수단의 출력을 선형적으로 저장하기 위한 라인 버퍼 메모리와, 상기 라인 버퍼 메모리로부터 블록 포맷의 화상 데이터 성분들을 연속적으로 전달받고 이를 압축하는 화상 압축기를 포함한다. 상기 화상 압축기는 또한 상기 라인 버퍼 메모리에 대한 공통 독출/기입 어드레스를 방생하는 어드레스 생성기와, v*h 블록 단위의 화상 데이터를 상기 라인 메모리로부터 받고 이를 압축하는 화상 압축기를 더 포함 할 수 있으며, 이때, v 라인의 화상 데이터는 상기 공통 독출/기입 어드레스를 참조하여 상기 라인 메모리로부터 블록 스캔 순서로 독출되고 다음 v 라인의 화상 데이터가 동일한 공통 독출/기입 어드레스를 참조하여 상기 라인 메모리에 기입된다.
    라인 버퍼, JPEG, 라스터, 휘도, 색차

Patent Agency Ranking