Abstract:
PURPOSE: A router system using a CSIX(Common Switch Interface Specification) interface and an IP packet processing method in the router system are provided to supply a C frame format displaying a start and an end of an IP packet by using a header area, and to convert the received IP packet into the C frame so as to transmit the IP packet to a destination. CONSTITUTION: A basic header field comprises a ready field(200) indicating whether packet reception is available or not, a type field(210) displaying identification data for identifying a type of a C frame, a CR field(220) indicating whether transmission is held or not, a P field(230) for data defined by a user, and a payload length field(240) displaying the length of a payload field(260) for data on actually transmitted information. An extension header field(250) is for data respectively defined according to the type of the C frame. And the payload field(260) displays the data including the actually transmitted information.
Abstract:
PURPOSE: A virtual channel merge device of an MPLS(Multi-Protocol Label Switch) system is provided to process 622Mbps traffic at maximum requested by the MPLS system, in order to provide an IP(Internet Protocol) service in an ATM(Asynchronous Transfer Mode) network. CONSTITUTION: A receiving cell processor(100) receives ATM(Asynchronous Transfer Mode) cells and physical link port numbers, and reads out a transceiving channel identification value. A receiving control memory(109) stores the transceiving channel identification value in a memory. A receiving cell storage unit(102) stores cell included in an identical frame in a receiving packet memory(110), and reads out one complete frame to check errors. A packet receiving unit(104) reads out a transmission channel display value, and divides an IP(Internet Protocol) packet to an ATM cell payload. A transmission control memory(111) receives the transmission channel display value from a CPU in call setup. A transmission buffer controller(105) manages the state of the transmission packet memory(112). A packet storage unit(106) generates ATM cells, links a memory position where cells are stored by each transmission channel identification value, and delivers ATM cells of a specific channel. A scheduling unit(107) receives a linked list, to decide cells to be transmitted by priority information and traffic shaping information. And a transmission cell processor(108) receives cells from the scheduling unit(107), for delivering to the external.
Abstract:
PURPOSE: An apparatus for managing connection information in a line interface system and a method thereof are provided to switch IP packets having an FEC(Forwarding Equivalence Class) using an identical label by preventing cell interleaving using a VC(Virtual Channel) merging function. CONSTITUTION: An apparatus for managing connection information in a line interface system is comprised of an ATM layer processing part(21), a received cell processing part(22), a header conversion part(23), a transmitting cell processing part(24), and an ATM cell transmitting part(25). The ATM layer processing part(21) receives an internal switch connection identifier contained in the HEC(Header Error Control) area of each ATM cell, converts it into a before-merging VPI/VCI value, and outputs the ATM cell. The received cell processing part(22) assembles the ATM cells transferred from the ATM layer processing part(21) into an IP packet according to VPI/VCI values and attaches a receiving channel identifier to the packet header. The header conversion part(23) converts cell packets having an FEC using an identical FEC identifier. The transmitting cell processing part(24) assembles the IP packets transferred from the header conversion part(23) into an AAL-5(ATM Adaptation Layer-5) frame, and then segments it into ATM cells again. The ATM cell transmitting part(25) transmits each ATM cell, received through the transmitting cell processing part(24), to a physical link.
Abstract:
PURPOSE: A subscriber interface device of an MPLS(MultiProtocol Label Switch) system is provided to supply a high IP(Internet Protocol) service by using virtual channel merge and traffic shaping functions. CONSTITUTION: A receiving physical layer processor(200) extracts only ATM(Asynchronous Transfer Mode) cells from each transfer frame. A receiving ATM layer processor(201) identifies the ATM cells each VPI(Virtual Path Identifier)/VCI(Virtual Channel Identifier) number, and performs a traffic monitoring and an OAM(Operation And Maintenance) cell process. A receiving traffic manager(202) decides a transmitting priority according to a traffic state of a switch fabric, and transmits the ATM cells to a switch. A transmitting traffic manager(203) decides a delay priority according to a traffic state of a physical link, and transmits the ATM cells to a transmitting ATM layer processor(204). The transmitting ATM layer processor(204) transmits an IP(Internet Protocol) cell to an AAL5(ATM Adaptation Layer5) frame extractor(205), and transmits pure ATM cells to a traffic shaping processor(206). The AAL5 frame extractor(205) assembles the IP cell as an AAL5 frame, and classifies the AAL 5 frame to be divided into the ATM cells, then transmits the ATM cells to the traffic shaping processor(206). The traffic shaping processor(206) transmits IP packet data to a transmitting physical layer processor(207). The transmitting physical layer processor(207) converts the ATM cells into a frame form for transmitting to a subscriber device. A controller(208) manages routing information and OAM information, and transmits generated OAM cells to the transmitting ATM cell processor.
Abstract:
본 발명은 비동기전달모드(ATM) 교환기에서 동기식 수송장치(Synchronous Transport Module: STM-1)를 이용한 중계선 정합장치에 관한 것으로서, 특히 트래픽 쉐이퍼를 사용한 비동기전달모드 교환기의 중계선 정합장치에 관한 것이다. 이러한 본 발명은, ATM(Asynchronous Transfer Mode) 통신망의 망-노드간 인터페이스장치와 스위치 장치 사이에 위치하고, 물리계층 정합장치와 ATM계층 정합장치로 구성되어, 상기 물리계층 정합장치로부터 전달되는 ATM 셀을 처리하고 라우팅 태그를 부착하여 상기 스위치 장치로 전달하며, 상기 스위치 장치로부터 전달되는 ATM 셀의 라우팅 태그를 제거하고 물리계층 정합장치로 전달하는 비동기전달모드 교환기의 중계선 정합장치에 있어서, 상기 ATM계층 정합장치의 ATM 셀처리부는, 상기 스위치 장치로부터 전달되는 ATM 셀을 가상채널연결(VCC: Virtual Channel Connection) 별로 감시하여, 호 설정시 협상된 트래픽의 범위를 벗어나는 ATM 셀 간격을 보상하는 쉐이퍼를 포함한 것을 특징으로 하는 비동기전달모드 교환기의 중계선 정합장치를 제공한다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 비동기전달모드망에서의 셀 경계 식별 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, ATM 셀의 전영역에 걸쳐 에러를 검사하여 셀의 경계를 식별할 수 있는 비동기전달모드망에서의 셀 경계 식별 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 비동기전달모드망에서의 셀 경계 식별 방법에 있어서, 모든 셀에 대해 헤더오류제어(HEC) 옥테트를 계산하여 수신부로 전송하는 제 1 단계; 송신부로부터 수신된 모든 셀의 헤더오류제어(HEC) 옥테트에서 소정의 헥사값을 뺀 결과를 생성 다항식으로 나눈 신드롬 계산값을 확인하는 제 2 단계; 및 상기 신드롬 계산값에 따라 에러여부를 판별하는 제 3 단계를 포함한다. 4. 발명의 중요한 용도 본 발명은 전송 선로의 성능 측정 등에 이용됨.
Abstract:
본 발명은 SDH 기반의 ATM 망에서 셀의 경계를 식별하는 셀 경계 식별방법에 관한 것이다. 종래기술에서 셀 헤더 부분만의 에러 발생을 검사하여 셀 경계를 식별했던 문제점을 해결하기 위한 본 발명의 셀 경계 식별방법은 ATM 셀의 전영역에 걸쳐서 에러를 검사할 수 있다. 그러므로 에러를 포함하는 ATM 셀을 계수하여 전송 선로의 성능을 평가하는 수단을 제공한다. 즉 에러를 포함하는 셀의 개수가 많고 적음에 따라서 전송 선로가 성능을 평가할 수 있다.
Abstract:
본 발명은 통신망에서 두 노드간의 트래픽 경로 설정 방법에 관한 것으로, 최적 경로를 계산하는데 흥분성과 억제성 연결을 가진 신경 회로망을 이용하여 적은 횟수의 반복 계산으로 최적 경로를 쉽게 찾으며, 또한 연결 배열의 교차 배열을 이용하여 역방향 연결을 표현할 수 있으므로 두 노드간의 양방향의 대역폭이 다른 경우에도 표현과 계산이 가능하며, 최적 경로를 찾을 수 있는 트래픽 경로 설정 방법을 제공하기 위하여, 상기 통신망에서 각 노드간의 대역폭을 이용하여 연결 배열을 산출한 후에 대역폭을 요구하면 두 노드간에 대역폭을 할당할 수 있도록 수정된 연결 배열을 계산하는 제1단계(31 내지 33); 연결을 촉진(흥분)시키는 양의 값과 연결을 억제시키는 음의 값을 가진 흥분억제성 연결 배열을 계산하는 제2단계(34); 및 초기 제어 벡터를 산출한 후에 일정값에 수렴할 때까지 다음 제어 벡터를 반복 계산하여 최적 경로를 산출하는 제3단계(35 내지 38)를 포함하여 전체적인 계산량이 많이 줄어들고, 두 노드간의 대역폭이 양방향 서로 다른 경우에도 적용할 수도 있는 효과가 있다 .
Abstract:
본 발명은 통신망에서 두 노드간의 트래픽 경로 설정 방법에 관한 것으로, 최적 경로를 계산하는데 흥분성과 억제성 연결을 가진 신경 회로망을 이용하여 적은 횟수의 반복 계산으로 최적 경로를 쉽게 찾으며, 또한 연결 배열의 교차 배열을 이용하여 역방향 연결을 표현할 수 있으므로 두 노드간의 양방향의 대역폭이 다른 경우에도 표현과 계산이 가능하며, 최적 셩로를 찾을 수 있는 트래픽 경로 설정 방법을 제공하기 위하여, 상기 통신망에서 각 노드간의 대역폭을 이용하여 연결 배열을 산출한 후에 대역폭을 요구하면 두 노드간에 대역폭을 할당할 수 있도록 수정된 연결 배열을 계산하는 제1단계(31 내지 33); 연결을 촉진(흥분)시키는 양의 값과 연결을 억제시키는 음의 값을 가진 흥분억제성 연결 배열을 계산하는 제2단계(34); 및 초기 제어 벡터를 산출한 후에 일정값에 수렴할 때까지 다음 제어 벡터를 반복 계산하여 최적 경로를 산출하는 제3단계(35 내지 38)를 포함하여 전체적인 계산량이 많이 줄어들고, 두 노드간의 대역폭이 양방향 서로 다른 경우에도 적용할 수도 있는 효과가 있다.
Abstract:
본 발명은 ATM 중계선의 유지보수 및 관리를 위하여 동기식 수송 모듈의 오버헤드 바이트로 제공되는 음성 및 데이터 통신 기능을 구현한 타합선 처리 장치에 관한 것으로, STM 프레임을 생성하고 종단하는 범용 STM 물리층 처리부에서 음성 및 데이터 채널을 수용하여 ATM 교환기의 ATM 계층 이상의 시스템 상태와 관계없이 음성 및 데이터 통신을 수행하는 타합선 처리 장치를 제공하기 위하여, 오버헤드 프레임을 타임 슬롯에 실어 송신하고 디지털 신호를 수신하여 오버헤드 프레임에 실어 송신하며, 오버헤드내 데이터 채널을 수신하여 HDLC 포로토콜을 수행한 후 수신 데이터를 송신하며, 수신한 데이터를 HDLC 포로토콜을 수행하여 송신하는 HDLC 제어 수단(28); 외부의 프로세서(4)와 정합하는 프로세서 정합 수단 (25); 상기 프로세서 정합 수단(25)을 통하겨 상기 프로세서(4)와 정합하며, 디지털 신호인 음성 정보를 애널로그 신호로 변환하여 송신하고, 애널로그 신호를 입력받아 디지탈 신호로 변환하여 송신하는 가입자 선로 정합 수단(22); 착신번호를 디코딩하여 송신하는 복합 주파수 부호(DTMP) 수신 수단(26); 링 신호를 발생하는 링 신호 발생 수단(27); 상기 프로세서(4)의 제어에 따라 링 신호를 입력받아 동작하는 링 릴레이 (23); 및 과전압/전류를 차단하는 보호 수단(24)을 구비하여 ATM 중계선의 신뢰도를 증대하고, 초기 설치시 유지보수 및 관리의 효율성을 증대시킬 수 있는 호과가 있다.