링크 애그리게이션 장치 및 방법
    61.
    发明公开
    링크 애그리게이션 장치 및 방법 失效
    链路聚合设备和方法

    公开(公告)号:KR1020050048939A

    公开(公告)日:2005-05-25

    申请号:KR1020030082689

    申请日:2003-11-20

    CPC classification number: H04L45/245 G06F13/362 H04L45/586

    Abstract: 본 발명은 여러 개의 물리적인 인터페이스 포트 하나의 논리적 링크로 통합하여 사용하기 위한 링크 애그리게이션 장치 및 방법에 관한 것이다.
    본 발명에 따른 링크 애그리게이션 장치는, 각각 복수의 물리적 인터페이스 포트를 갖는 복수의 라인카드와 연결된 메인 프로세서 보드에서 상기 복수의 물리적 인터페이스 포트를 논리적 링크로 통합하여 사용하기 위하여, 상기 물리적 인터페이스 포트가 할당되기 위한 복수의 가상 인터페이스를 갖고, 상기 가상 인터페이스에 대한 설정 정보 및 장애 정보를 관리하면서 인터페이스 관리를 수행하는 시스템 관리부와; 상기 복수의 가상 인터페이스 중 적어도 하나에, 각각 상기 복수의 물리적 인터페이스 포트 중 적어도 두 개를 할당하기 위한 매핑 테이블과; 상기 매핑 테이블을 이용하여 상기 라인카드와 상기 메인 프로세서 보드 사이에 IPC 메시지를 전송하는 IPC 메시지 제어부; 및 상기 가상 인터페이스로 전달된 IPC 메시지에 따라 고유의 지정된 기능을 수행하는 어플리케이션을 포함하는 것을 특징으로 한다. 본 발명에 의하면, 링크 애그리게이션을 통해 논리적 인터페이스 포트의 유동성을 가져오게 되고, 인터페이스의 동적 관리의 효과를 얻을 수 있다.

    기가비트 이더넷 라인 인터페이스 보드
    62.
    发明授权
    기가비트 이더넷 라인 인터페이스 보드 失效
    千兆以太网线接口板

    公开(公告)号:KR100489807B1

    公开(公告)日:2005-05-17

    申请号:KR1020020077925

    申请日:2002-12-09

    Abstract: 본 발명은 기가비트 이더넷 라인 인터페이스 보드에 관한 것으로, 스위치 및 라우터 시스템에서의 기가비트 이더넷 라인 인터페이스 보드로서, 외부 망으로부터 광섬유(850nm/1550nm Optical Fiber)를 통해 기가비트 이더넷 포트로 수신한 1.25Gbps 광신호를 1비트 스트림 전기신호로 변환하고, 상기 변환된 1비트 스트림 전기신호로부터 클럭 복원과 10비트 코드 정렬을 수행하여 125Mbps 10 비트 심볼 스트림으로 역다중화한 후, 상기 복원한 두개의 62.5MHz 클럭과 125Mbps 10 비트 심볼 스트림으로 구성되는 신호를 출력하며, 역으로 보드 내에서 입력되는 125MHz 클럭과 125Mbps 10 비트 심볼 스트림으로 구성되는 신호를 수신하여 1.25Gbps 1비트 스트림 전기신호로 다중화하고 1.25Gbps 광신호로 변환한 후, 기가비트 이더넷 포트로 전달하여 상기 광섬유를 통해 외부 망으로 송신� ��는 물리층 인터페이스부; 상기 물리층 인터페이스부로부터 두개의 62.5MHz 복원 클럭과 125Mbps 10 비트 심볼 스트림으로 구성되는 신호를 수신하고, 상기 수신한 125Mbps 10비트 심볼스트림을 10B/8B 디코딩하여 기가비트 이더넷 프레임을 추출한 후, 상기 추출된 패킷에 대해 레이어 2/3/4 스위칭 및 라우팅을 하기 위한 분석, 조사, 수정, 큐잉을 포함하는 패킷 분류와 룩업, 폴리싱, 플로우별 큐잉, 쉐이핑을 포함하는 트래픽 관리 기능을 수행하고, 4Gbps 스위치 인터페이스(Data-Aligned Synchronous Link)용 신호로 재구성하여 시스템 내 스위치 패브릭 보드로 출력하며, 역으로 상기 스위치 패브릭 보드로부터 4Gbps 스위치 인터페이스 신호를 수신하여 기가비트 이더넷 프레임으로 인캡슐레이션(encapsulation)하고 8B/10B 인코딩하여 125Mbps 10비트 심볼스트림과 125MHz 클럭을 상기 물리층 인터페이스부로 � ��력하고, 보드 내에서 초기화 및 동작을 위한 가이드 프레임 핸들러, 가이드 테이블 핸들러, 애플리케이션 피코코드를 가이드 명령어와 함께 가이드 프레임 포맷으로 다운로드하고, 메모리 관리 기능을 수행하며, 프리 리스트, 트리, 카운터, 테이블을 포함하는 고유의 애플리케이션 데이터 구조를 설정하는 네트워크 프로세서부; 시스템 내 이중화된 메인 프로세서 보드와 IPC기능을 수행하여 제어 및 상태 정보를 교환하고, 보드 부트시 보드 어드레스를 초기화하고 진단 소프트웨어를 다운로드하여 자체 보드 시험을 수행하며, 디스패처 포트 설정 테이블을 초기화하고 하드웨어와 타이머 인터럽트를 인에이블한 후, 상기 네트워크 프로세서부를 초기화 하고 동작시키기 위한 가이드 프레임 핸들러, 가이드 테이블 핸들러 및 애플리케이션 피코코드를 가이드 명령어와 함께 가이드 프레임 포맷으로 다운로드하며, 메모리 관리 기능을 수행하여 프리 리스트, 트리, 카운터 및 테이블과 같은 고유의 애플리케이션 데이터 구조를 설정하고 보드 내 기타 소자들을 제어하고 관리하는 라인 프로세서부; 및 각종 리셋 신호를 조합하여 보드 내 각종 소자의 초기화를 제어하고, 이중화된 스위치 패브릭 보드로부터 활성화(Active)/대기(Stand-by) 동작 상태 신호, 각종 버퍼 상태 신호 및 포트 정보 신호를 각각 수신하여 활성화로 동작하는 스위치 보드와 활성화 스위치 보드 내의 각종 버퍼 상태와 포트 정보를 상기 네트워크 프로세서부로 전달하며, 상기 물리층 인터페이스부와 상기 네트워크 프로세서부의 상태 정보를 나타내는 액체 발광 다이오드 동작을 제어하고, 상기 네트워크 프로세서부를 제외한 보드 내 각종 신호의 상태 정보와 보드 ID및 각종 경보 신호를 수집하여 상기 라인 프로세서부로 제공하여, 보드 내부의 각종 소자의 상태를 제어 관리하는 보드 제어 및 관리부를 포함한다. 본 발명에 따르면, 4포트 단위의 기가비트 이더넷 포트를 모듈로 구현하여 최대 16포트까지 보드 내에 확장하여 실장할 수 있도록 함으로써, 시스템 규모에 따른 가변 적용이 가능하여 보드의 활용성과 집적도를 향상시킬 수 있다.

    이더넷 스위치 및 이더넷 스위치의 주소 테이블 관리방법
    63.
    发明公开
    이더넷 스위치 및 이더넷 스위치의 주소 테이블 관리방법 失效
    用于管理地址表的以太网交换机及其方法

    公开(公告)号:KR1020050038489A

    公开(公告)日:2005-04-27

    申请号:KR1020030073848

    申请日:2003-10-22

    CPC classification number: H04L49/351 H04L45/745 H04L49/309

    Abstract: 다수의 라인카드를 갖는 이더넷 스위치 및 이더넷 스위치의 주소 테이블 관리방법이 개시된다. 주소학습 테이블 관리부는 라인카드의 수신포트를 통하여 수신되는 이더넷 프레임의 근원지 주소 및 수신포트의 식별번호를 포함하는 엔트리를 라인카드의 주소학습 테이블에 기록한다. 메인 관리부는 엔트리를 제1포워딩 테이블에 기록하고 엔트리를 이더넷 스위치의 모든 라인카드로 전송한다. 포워딩 테이블 관리부는 메인 관리부로부터 수신한 엔트리를 이더넷 프레임의 출력포트를 결정하는 데 사용되는 라인카드의 제2포워딩 테이블에 기록한다. 이로써, 다수의 라인카드 중 어느 하나의 라인카드에서 장애가 발생한 경우에 효율적으로 다른 라인카드의 주소테이블을 관리하여 잘못된 포워딩을 방지할 수 있다.

    병렬 CRC 계산장치 및 그 방법
    64.
    发明授权
    병렬 CRC 계산장치 및 그 방법 失效
    병렬CRC계산장치및그방법

    公开(公告)号:KR100433632B1

    公开(公告)日:2004-05-31

    申请号:KR1020020019290

    申请日:2002-04-09

    Abstract: PURPOSE: A device and a method for a parallel CRC(Cyclic Redundancy Checking) calculating device are provided to calculate a CRC code of the data over 10 Gbps(bit per second) under a hardware environment supporting a clock speed of about 150 MHz. CONSTITUTION: Memory banks(40-45) calculate and output the CRC in a data unit stored in each memory after receiving and storing the data in a memory. A storing state machine(47) receives and divides the input data into each byte unit of a fixed size, and sequentially stores it in each memory banks(40-45). An output state machine(48) sequentially receives the CRC calculated in the memory banks(40-45), and outputs it after adding the CRC to the original data. A state transition controller(46) controls a transition state from the data input to the data output by detecting an operating state of the memory banks(40-45) and the output state machine(48).

    Abstract translation: 目的:提供一种用于并行CRC(循环冗余校验)计算设备的设备和方法,用于在支持大约150MHz的时钟速度的硬件环境下计算超过10Gbps(比特每秒)的数据的CRC码。 构成:存储体(40-45)在接收并将数据存储在存储器中之后,以存储在每个存储器中的数据单元计算和输出CRC。 存储状态机(47)接收输入数据并将其划分为固定大小的每个字节单元,并将其依次存储在每个存储体(40-45)中。 输出状态机(48)顺序地接收在存储体(40-45)中计算的CRC,并且在将CRC添加到原始数据之后将其输出。 状态转换控制器(46)通过检测存储体(40-45)和输出状态机(48)的操作状态来控制从数据输入到数据输出的转换状态。

    블루투스 시스템에서 OFDM 변복조를 이용한 기저대역변복조장치
    65.
    发明授权
    블루투스 시스템에서 OFDM 변복조를 이용한 기저대역변복조장치 失效
    OFDM系统中使用的技术有限公司

    公开(公告)号:KR100431202B1

    公开(公告)日:2004-05-12

    申请号:KR1020020020653

    申请日:2002-04-16

    Abstract: PURPOSE: A device for modulating and demodulating a base band at a bluetooth system by using an orthogonal frequency division multiplexing(OFDM) is provided to supply a high speed variable data rate at the bluetooth system and to apply the bluetooth system requiring the high speed data rate. CONSTITUTION: A device for modulating and demodulating a base band at a bluetooth system by using an orthogonal frequency division multiplexing(OFDM) includes an OFDM modulating block(2), an OFDM modulating control block(200), an OFDM demodulating block(3) and an OFDM demodulating control block(300). In the device, the OFDM modulating block(2) modulates the data transmitted from the link manager to at a variable data rate by the OFDM method. The OFDM modulating control block(200) controls the OFDM modulating block(2) in response to the variable data rate assigned at the link manager and controls the output power of radio frequency. The OFDM demodulating block(3) extracts the variable data rate from the OFDM signal received as the radio frequency and demultiplexes the received data by the variable data rate to transmit the demultiplexed data to the link manage. And, the OFDM demodulating control block(300) controls the OFDM demodulating block(3) in response to the extracted variable data rate and reduces the power consumption of the OFDM demodulating block(3) by comparing the data rate used at the OFDM modulating block(2).

    Abstract translation: 目的:提供一种通过使用正交频分复用(OFDM)在蓝牙系统中调制和解调基带的装置,以在蓝牙系统处提供高速可变数据速率并应用需要高速数据的蓝牙系统 率。 (2),OFDM调制控制块(200),OFDM解调块(3),其中, 和OFDM解调控制块(300)。 在该设备中,OFDM调制块(2)通过OFDM方法将从链路管理器发送的数据调制为可变数据速率。 OFDM调制控制块(200)响应于在链路管理器处分配的可变数据速率来控制OFDM调制块(2)并控制射频的输出功率。 OFDM解调块(3)从作为射频接收的OFDM信号中提取可变数据速率,并且通过可变数据速率解多路复用接收的数据,以将解复用的数据发送到链路管理器。 并且,OFDM解调控制块(300)响应于提取的可变数据速率来控制OFDM解调块(3),并通过比较在OFDM调制块(3)处使用的数据速率来降低OFDM解调块(3)的功耗 (2)。

    가변길이 패킷 다중화 및 역다중화 장치와 방법
    66.
    发明公开
    가변길이 패킷 다중화 및 역다중화 장치와 방법 失效
    多路复用和扩展长度包的装置和方法

    公开(公告)号:KR1020030089748A

    公开(公告)日:2003-11-28

    申请号:KR1020020027595

    申请日:2002-05-18

    Abstract: PURPOSE: An apparatus and a method for multiplexing and demultiplexing a variable-length packet are provided to obtain a statistical multiplexing effect by using a packet multiplexing method instead of a time division multiplexing method. CONSTITUTION: An apparatus for multiplexing and demultiplexing a variable-length packet includes a plurality of input buffer blocks(404), a monitor block(403), a selection control block(405), and a selection and conversion block(406). The input buffer blocks(404) are used for storing giga bit ethernet medium access frames according to a format of a giga bit media independent interface. The monitor block(403) is used for deciding operations of the input buffer blocks(404) by using the management information and the state information of 10 giga bit ethernet medium access frames. The selection control block(405) is used for generating a control signal to select one of input buffers. The selection and conversion block(406) is used for selecting one of the giga bit ethernet media access control frames according to the control signal to be converted to 10 giga bit media independent interface data.

    Abstract translation: 目的:提供一种用于复用和解复用可变长度分组的装置和方法,以通过使用分组复用方法而不是时分复用方法来获得统计复用效果。 构成:用于复用和解复用可变长度分组的装置包括多个输入缓冲块(404),监视块(403),选择控制块(405)和选择和转换块(406)。 输入缓冲块(404)用于根据千兆位媒体独立接口的格式存储千兆比特以太网介质接入帧。 监视块(403)用于通过使用管理信息和10千兆位以太网介质访问帧的状态信息来确定输入缓冲块(404)的操作。 选择控制块(405)用于产生控制信号以选择输入缓冲器之一。 选择和转换块(406)用于根据要转换为10千兆位媒体独立接口数据的控制信号来选择千兆位以太网媒体访问控制帧之一。

    무선 LAN 시스템에서 가변 데이터 속도를 지원하는OFDM 변복조 장치 및 방법
    67.
    发明授权
    무선 LAN 시스템에서 가변 데이터 속도를 지원하는OFDM 변복조 장치 및 방법 有权
    无线局域网系统在无线局域网中的应用与无线局域网相关的协议

    公开(公告)号:KR100375824B1

    公开(公告)日:2003-03-15

    申请号:KR1020000079078

    申请日:2000-12-20

    Abstract: PURPOSE: An OFDM(Orthogonal Frequency Division Multiplexing) modulation/demodulation apparatus supporting a variable data speed in a wireless LAN system and a method thereof are provided, which supports a variable data speed regulated in an IEEE 802.11a. CONSTITUTION: In an OFDM(Orthogonal Frequency Division Multiplexing) modulation/demodulation apparatus capable of receiving/transmitting MPDU(MAC Protocol Data Unit) with a variable data speed, a MAC(Medium Access Control)(40) generates a signal field and a data field constituting an OFDM frame structure or receives the signal field and the data field according to an external control signal. An OFDM modulation transmitter(60) comprises an OFDM modulation controller(1) which controls each block of an OFDM modulator on the basis of information as to a data speed and a data length included in the signal field so as to generate a final OFDM symbol by being combined with a preamble constituting an OFDM frame structure formed by being extracted from a stored sequence value, after receiving the signal field and the data field from the above MAC as exchanging the first control signal with the above MAC. And an OFDM demodulation receiver(70) comprises an OFDM demodulation controller(2) controlling each block of an OFDM demodulator on the basis of information as to the data speed and the data length included in the signal field so as to transmit the signal field and the data field to the MAC and to perform an OFDM demodulation process as exchanging the second control signal with the MAC.

    Abstract translation: 目的:提供一种在无线LAN系统中支持可变数据速度的OFDM(正交频分复用)调制/解调设备及其方法,其支持在IEEE 802.11a中规定的可变数据速度。 构成:在能够以可变数据速度接收/发送MPDU(MAC协议数据单元)的OFDM(正交频分复用)调制/解调装置中,MAC(媒体访问控制)(40)产生信号字段和数据 字段构成OFDM帧结构或根据外部控制信号接收信号字段和数据字段。 OFDM调制发送器(60)包括OFDM调制控制器(1),其基于关于包括在信号字段中的数据速度和数据长度的信息来控制OFDM调制器的每个块,以便生成最终OFDM符号 通过与从构成通过从存储的序列值提取而形成的OFDM帧结构的前导码组合,在从上述MAC接收到信号字段和数据字段之后,与上述MAC交换第一控制信号。 并且OFDM解调接收器(70)包括OFDM解调控制器(2),其基于关于包括在信号字段中的数据速度和数据长度的信息来控制OFDM解调器的每个块,以发送信号字段和 数据字段传送给MAC并且执行OFDM解调处理,以与MAC交换第二控制信号。

    직교 주파수 분할 다중 방식의 무선 랜에 적합한 매체접근 제어 프레임 구성 장치 및 방법
    68.
    发明授权
    직교 주파수 분할 다중 방식의 무선 랜에 적합한 매체접근 제어 프레임 구성 장치 및 방법 失效
    基于无线局域网的OFDM框架构建装置及方法

    公开(公告)号:KR100360778B1

    公开(公告)日:2002-11-13

    申请号:KR1019990062375

    申请日:1999-12-27

    Abstract: 본발명은 OFDM(Orthogonal Frequency Division Multiplexing, 직교주파수분할다중) 변조방식으로 IP 패킷또는 ATM Cell을전송하는무선랜 시스템에서이동단말과기지국간의정보전달을효율적으로처리하기위한매체접근제어(MAC : Medium Access Control, 매체접근제어) 프레임구성장치및 방법을제공하는데그 목적이있다. 본발명에따르면, OFDM(Orthogonal Frequency Division Multiplexing, 직교주파수분할다중) 변조방식으로 IP 패킷또는 ATM Cell을전송하는무선랜 시스템의 MAC(Medium Access Control, 매체접근제어) 프레임을구성하는방법에있어서, 신속한경쟁신호처리가가능하도록상향경쟁전송구간을상향전송구간의시작부분에형성시켜서, 하드웨어구현시상향경쟁구간의결과를처리할수 있는여유시간을확보하는것을특징으로하는무선랜 시스템의 MAC 프레임구성방법이제공된다.

    단순 2단 스위칭 소자 연결 구조를 갖는 에이티엠 크로스컨넥터
    69.
    发明授权
    단순 2단 스위칭 소자 연결 구조를 갖는 에이티엠 크로스컨넥터 失效
    ATM交叉连接器,具有简单的2级开关器件连接结构

    公开(公告)号:KR100248403B1

    公开(公告)日:2000-03-15

    申请号:KR1019970071602

    申请日:1997-12-22

    Abstract: 본 발명은 ATM 크로스컨넥터의 스위치 구성시에 소요되는 스위칭 소자 수의 반으로도 내부 교환 기능이 필요없도록 하는 단순 2 단 스위칭소자 연결구조를 갖는 ATM 크로스컨넥터에 관한 것으로, 이와같은 본 발명은 SNI로 통신망과 접속하는 망측 정합부와, UNI로 가입자측과 접속하는 가입자 정합부와 가입자 측끼리의 내부 교환 기능이 필요없는 크로스컨넥트 기능을 수행하는 스위치부와, 전체 시스템의 연결등을 제어하는 시스템 제어부와, 외부의 망관리 시스템과의 접속을 담당하는 망관리 인터페이스부와, 시스템 전체의 전원과 망 동기 클럭을 공급하는 전원 및 망동기부로 구성된다.

    근거리 통신망 카드의 전송 제어 프로토콜/인터넷 프로토콜 가속 장치 및 방법
    70.
    发明公开
    근거리 통신망 카드의 전송 제어 프로토콜/인터넷 프로토콜 가속 장치 및 방법 失效
    传输控制协议/互联网协议加速器和局域网卡的方法

    公开(公告)号:KR1019990053395A

    公开(公告)日:1999-07-15

    申请号:KR1019970073018

    申请日:1997-12-24

    Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
    본 발명은 LAN 카드의 TCP/IP 가속 장치 및 방법에 관한 것임.
    2. 발명이 해결하고자하는 기술적 요지
    본 발명은 이더넷 LAN 환경에서 사용되는 LAN의 내부에 이더 타입에 따른 상위 계층 패킷의 분류기능과 TCP/IP의 일부기능을 내장하여, 고속 환경하에서 통신에 응용될 수 있는 TCP/IP 가속 장치 및 방법을 제공하는데 그 목적이 있다.
    3. 발명의 해결 방법의 요지
    본 발명은 입력된 데이터의 이더 프레임 형태를 구분하여 제어신호 및 인터넷 프로토콜 처리를 위한 정보를 출력하는 전방 처리수단; 전송 제어 프로토콜 처리를 위한 정보 및 동작 완료를 위한 신호를 출력하는 인터넷 프로토콜 처리수단; 및 동작 완료를 위한 신호 및 상태 레지스터 비트값을 출력하는 전송 제어 프로토콜 처리수단을 포함한다.
    4. 발명의 중요한 용도
    본 발명은 고속의 LAN 환경에서 주요 병목이 되고 있는 TCP/IP 동작을 고속화하는데 이용됨.

Patent Agency Ranking