Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은, 피드포워드를 이용한 주파수합성기의 위상잡음/스퓨리어스 제거 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 피드포워드를 이용하여 주파수합성기의 위상잡음 및 스퓨리어스를 제거함으로써, 주파수합성기의 위상잡음 특성, 스퓨리어스 특성 및 통신 시스템의 주파수분해능 등을 향상시키기 위한, 피드포워드를 이용한 주파수합성기의 위상잡음/스퓨리어스 제거 장치를 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 주파수합성기의 위상잡음/스퓨리어스 제거 장치에 있어서, 상기 주파수합성기로부터 출력된 발진신호를 제 1 발진신호와 제 2 발진신호로 분배한 후 상기 제 1 발진신호를 시간 지연시킨 후 위상과 크기를 조절하고 삽입손실을 보상하여, 로드(Load) 없이 위상잡음/스퓨리어스 추출수단에 도달하는 상기 제 2 발진신호보다 더욱더 시간을 지연시켜, 위상반전을 이룰 수 있는 주파수 범위가 작은 협대역에서 위상잡음/스퓨리어스를 추출할 수 있도록 하기 위한 전처리수단; 상기 제 2 발진신호와 상기 전처리수단에서 전처리를 수행한 제 1 발진신호를 합성하여 위상잡음/스퓨리어스를 추출하기 위한 상기 위상잡음/스퓨리어스 추출수단; 상기 위상잡음/스퓨리어스 추출수단에서 추출한 위상잡음/스퓨리어스의 위상과 크기를 조절한 후 삽입손실을 보상하기 위한 후처리수단; 상기 후처리수단에서 후처리한 위상잡음/스퓨리어스가 도달하는 시간과 상기 제 2 발진신호가 도달하는 시간이 같아지도록 상기 제 2 발진신호를 시간 지연시킨 후 상기 후처리수단에서 후처리한 위상잡음/스퓨리어스와 결합하여 상기 제 2 발진신호에서 위상잡음/스퓨리어스를 제거하기 위한 위상잡음/스퓨리어스 제거수단; 및 상기 제 2 발진신호의 크기와 상기 위상잡음/스퓨리어스 추출수단에서 추출한 위상잡음/스퓨리어스의 크기를 비교하여 상기 전처리수단의 동작상태를 감시/제어하고, 상기 제 2 발진신호를 소정의 주파수 대역으로 상향 변환한 후 위상잡음/스퓨리어스가 제거된 발진신호와 혼합하여 생성한 소정의 저주파 발진신호의 위상잡음/스퓨리어스 크기를 확인하여 위상잡음/스퓨리어스 특성이 최소가 되도록 상기 후처리수단을 제어하기 위한 제어수단을 포함함. 4. 발명의 중요한 용도 본 발명은 주파수합성기 또는 발진기의 위상잡음 및 스퓨리어스 제거 등에 이용됨. 피드포워드, 주파수합성기, 위상잡음 및 스퓨리어스 제거
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 수신기의 상호변조 신호 발생을 억제할 수 있는 자동이득제어 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 레벨검출기와 가변증폭기를 수신기의 여러 단에 사용하고 각 가변증폭기의 이득을 개별적으로 조정함으로써, 수신기 내부 특히 믹서 단에서 주 신호 자체의 상호변조 신호 성분이 발생하는 것을 방지하기 위한 수신기의 상호변조 신호 발생을 억제할 수 있는 자동이득제어 장치 및 그 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 제1 필터와, 상기 제1 필터의 출력 신호를 증폭하는 제1 가변 증폭기와, 상기 제1 가변 증폭기의 출력신호와 제1 국부발진신호를 혼합하는 제1 믹서를 포함하는 제1 주파수 하향 변환기와; 상기 제1 믹서의 출력을 필터링 하는 제2 필터와, 상기 제2 필터의 출력 신호를 증폭하는 제2 가변 증폭기와, 상기 제2 가변 증폭기의 출력 신호와 제2 국부발진신호를 혼합하는 제2 믹서를 포함하는 제2 주파수 하향 변환기를 포함하는 수신기에서의 자동 이득제어 장치에 있어서, 상기 제1 가변 증폭기의 출력 신호의 크기를 측정하는 제1 신호레벨 검출기; 상기 제2 가변 증폭기의 출력 신호의 크기를 측정하는 제2 신호레벨 검출기; 및 상기 제1 및 제2 믹서의 선형 동작을 위한 각각의 입력 허용치와 상기 제1 및 제2 신호레벨 검출기에 의해 각각 측정된 신호 크기를 각각 비교하여, 상기 제1 및 제2 믹서로 입력되는 신호의 크기가 상기 각각의 입력 허용치보다 항상 작도록 상기 제1 및 제2 가변증폭기의 출력 이득을 각각 제어하는 이득제어수단을 포함함. 4. 발명의 중요한 용도 본 발명은 수신기의 이득제어 장치 등에 이용됨. 수신기, 이득제어, 믹서, 선형성, 가변증폭
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 위상잠금루프(PLL: Phase Locked Loop) 주파수합성기를 구동시키는 직접디지털주파수합성기(DDS: Direct Digital Synthesizer)에서 발생하는 스퓨리어스 신호를, 피드포워드 방식을 이용하여 제거함으로써, 위상잡음 특성, 스퓨리어스 특성, 정착시간(settling time) 및 주파수분해능 등을 향상시킬 수 있게 하는, 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치 및 그 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결 방법의 요지 본 발명은, 위상잠금루프(PLL) 주파수 합성기를 구동시키는 직접 디지털 주파수합성 장치에 있어서, 외부의 기준신호에 따라 소정의 주파수를 갖는 두 개의 신호를 생성하기 위한 직접 디지털 주파수합성 수단(DDS); 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호를 동위상의 두 개의 신호로 분배하기 위한 전력분배 수단; 상기 전력분배 수단에 의하여 분배된 신호 중 어느 하나의 신호를 시간지연시키고, 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호를 위상과 크기를 변화시킨 후, 상기 시간지연된 신호와 상기 위상과 크기가 변환된 신호를 합성하여 상 기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 추출하기 위한 스퓨리어스신호 추출 수단; 및 상기 스퓨리어스신호 추출 수단에 의하여 추출된 스퓨리어스 신호의 위상을 반전시켜서 상기 전력분배 수단의 다른 한 신호와 합성하여, 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 제거하기 위한 스퓨리어스신호 제거 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 스퓨리어스 특성 개선 등에 이용됨. 스퓨리어스, 수신기, 주파수합성기, DDS, PLL, 피드포워드.
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 시분할 복신 시스템에서 송신신호 제거를 통한 송수신 분리도 개선 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 시분할 복신 시스템에서 아이솔레이터를 이용해 송신부와 수신부를 결합시킬 때, 아이솔레이터의 작은 송수신 분리도로 인해 수신부로 들어가는 송신 신호뿐 만아니라 안테나로부터 반사되어 수신부로 들어가는 송신 신호까지 모두 억압시킴으로써, 송수신 분리도를 개선시킬 수 있는, 시분할 복신 시스템에서 송신신호 제거를 통한 송수신 분리도 개선 장치를 제공하는데 그 목적이 있음. 3. 발명의 해결 방법의 요지 본 발명은, 송신부, 수신부, 아이솔레이터, 안테나를 포함하여 이루어진 시분할 복신 시스템에서의 송수신 분리도 개선 장치에 있어서, 송신부로부터 출력되는 송신신호를 아이솔레이터와 분배수단으로 분기하기 위한 제 1 결합 수단; 제 1 결합 수단에 의하여 아이솔레이터로 분기되어 안테나로 전달된 후 안테나에 의하여 반사된 송신신호를, 제어 수단과 아이솔레이터로 분기하기 위한 제 2 결합 수단; 제 1 결합 수단에 의하여 분기되어 수신부쪽으로 들어오는 송신신호와, 제 2 결합 수단에 의하여 분기되어 수신부쪽으로 들어오는 안테나 반사 송신신호가 결합된 송신신호를 제어 수단과 수신부쪽으로 분기하기 위한 제 3 결합 수단; 제 2 결합 수단에 의하여 분기되어 들어온 안테나 반사 송신신호, 제 3 결합 수단에 의하여 분기되어 들어온 결합 송신신호, 및 제 4 결합 수단에 의하여 검출된 신호를 이용하여, 송신신호 제거 수단과 안테나 반사 송신신호 제거 수단을 제어하는 제어신호를 생성하기 위한 제어 수단; 제 1 결합 수단에 의하여 분기된 송신신호를 두개의 신호로 분배하기 위한 분배 수단; 분배 수단에 의하여 분배된 신호를 제어 수단의 제어신호에 따라 변환시켜, 제 3 결합 수단에 의하여 수신부쪽으로 분기되어 들어오는 결합 송신신호 중 아이솔레이터의 작은 분리도로 인한 송신 신호를 제거하기 위한 송신신호 제거 수단; 분배 수단에 의하여 분배된 신호를 제어 수단의 제어신호에 따라 변환시켜, 제 3 결합 수단에 의하여 수신부쪽으로 분기되어 들어오는 결합 송신신호 중 안테나로부터 반사된 송신신호를 제거하기 위한 안테나 반사 송신신호 제거 수단; 및 수신부로 입력되는 최종적인 신호를 제어 수단으로 분기하기 위한 제 4 결합 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 시분할 복신 시스템에서의 송수신 분리 등에 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 위상잠금루프(PLL: Phase Locked Loop) 주파수합성기를 구동시키는 직접디지털주파수합성기(DDS: Direct Digital Synthesizer)에서 발생하는 스퓨리어스 신호를, 피드포워드 방식을 이용하여 제거함으로써, 위상잡음 특성, 스퓨리어스 특성, 정착시간(settling time) 및 주파수분해능 등을 향상시킬 수 있게 하는, 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치 및 그 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결 방법의 요지 본 발명은, 위상잠금루프(PLL) 주파수 합성기를 구동시키는 직접 디지털 주파수합성 장치에 있어서, 외부의 기준신호에 따라 소정의 주파수를 갖는 두 개의 신호를 생성하기 위한 직접 디지털 주파수합성 수단(DDS); 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호를 동위상의 두 개의 신호로 분배하기 위한 전력분배 수단; 상기 전력분배 수단에 의하여 분배된 신호 중 어느 하나의 신호를 시간지연시키고, 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호를 위상과 크기를 변화시킨 후, 상기 시간지연된 신호와 상기 위상과 크기가 변환된 신호를 합성하여 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 추출하기 위한 스퓨리어스신호 추출 수단; 및 상기 스퓨리어스신호 추출 수단에 의하여 추출된 스퓨리어스 신호의 위상을 반전시켜서 상기 전력분배 수단의 다른 한 신호와 합성하여, 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 제거하기 위한 스퓨리어스신호 제거 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 스퓨리어스 특성 개선 등에 이용됨.
Abstract:
PURPOSE: An apparatus for combining power in a communication system and a method thereof are provided to freely change the constitution of a base station while using the same power combiners, and continuously use expensive linear amplifiers. CONSTITUTION: Two-way power combiners(401-406) combine FA(Frequency Assignment) input to a combiner(400). Switches(451-462) switch signals according to the input FA. Power combining distributors(411-413) combine and distribute power if the input FAs are more than three. Linear power amplifiers(421-426) amplify the signals output through the Switches(451-462). Switches(471-476) switch the signals output from the linear power amplifiers(421-426) again. Two-way power combiners(431-433) combine power output from the switches(471-476) if the input FAs are more than three. Signal combiners(481-483) combine power signals output from the switches(471-476) or two-way power combiners(431-433). An antenna(490) sends signals output from the switches(471-476) or two-way power combiners(431-433). An output power monitor(441) monitors the signals output from the signal combiners(481-483). A controller(491) controls the switches(451-462,431-433) and a linear power amplifier(420).
Abstract:
PURPOSE: A phase locked loop device of a mobile communication system is provided to obtain a stable output frequency by varying a gain of a phase detector as much as the variation of a total division value. CONSTITUTION: A micro controller(700) outputs a control signal to output a desired frequency signal. A voltage generation part(800) outputs a reference voltage by controlling an inputted driving voltage according to a variable resistance value. The first divider(100) divides a frequency signal inputted according to the control signal being outputted from the micro controller. A phase detector(200) detects a phase difference between a signal being outputted from the first divider and a feedback division signal based on the reference voltage and then generates a voltage signal. A low pass filter(300) removes noise component from a signal being outputted from the phase detector. A voltage controlled oscillator(400) generates a corresponding frequency according to a voltage being outputted from the low pass filter. And a feedback divider(500) generates a feedback division signal by receiving an oscillation frequency of the voltage controlled oscillator and then outputs it to the phase detector.
Abstract:
PURPOSE: An intermodulation signal extracting circuit in microwave circuit is provided to detect the intermodulation signal generated in a super high frequency element having a non-linear character. CONSTITUTION: The first power divider(240) receives a super high frequency from the outside through a super high frequency line(201) and divides a power. A clock generator(270) generates a clock signal. A variable attenuator(241) receives the super high frequency from the first power divider(240), attenuates a strength according to a control signal, changes a phase according to a phase control signal, and provides the changed super high frequency signal to a non-linear super high frequency element. The second power divider(244) receives an output signal including a intermodulation signal of the non-linear super high frequency element, divides a power, and outputs a comparing signal. The third power divider receives the super high frequency signal from the first power divider(240), divides a power, and outputs a reference signal. A power coupler(262) receives the comparing signal of the second power divider(244) and the reference signal of the third power divider, cancels the received signals, and detects a intermodulation signal. A phase control unit(300) receives the comparing signal from the second power divider(244), receives the reference signal of the third power divider, generates a DC voltage having a strength corresponding to the phase of each signal, and generates the phase control signal so that phases of the reference signal and the comparing signal are inverted. A strength control unit(310) receives the comparing signal of the second power divider(244), receives the reference signal from the third power divider, generates a DC voltage having a strength corresponding to the strength of each signal, and generates the strength control signal so that the strengths of the reference signal and the comparing signal are identical.
Abstract:
PURPOSE: A transformed pi-TYPE extremely high frequency variable attenuator using an active element is provided to generate a low cross modulation signal when an extremely high frequency signal is inputted to a variable attenuator. CONSTITUTION: An input line(42) is connected to a ground through a first resistor(R41). An extremely high frequency transmission line(43) is connected to a second resistor(R42) through the input line(42). An extremely high frequency transmission line(44) is connected to an extremely high frequency transmission line(43) through a first capacitor(C41). An output line(45) is connected to the extremely high frequency transmission line(44) through a second capacitor(C42). An extremely high frequency transmission line(46) is connected to the output line(45) through an active element. The active element connects the extremely high frequency transmission line(46) to the extremely high frequency transmission line(44). An external supply voltage terminal(47) operates the active element.
Abstract:
본 발명은 신경망 회로를 이용한 전치보상 자동 제어기를 갖는 전치 보상형 선형 증폭기의 구조에 관한 것이다. 종래의 전치보상형 선형 증폭기는 진폭 및 위상의 보상 방법은 고정된 값을 사용하거나 입력 신호의 크기에 따라 그 보상의 정도를 제어하는 두 가지 방식이 있으며, 이 중에서 입력 신호의 크기에 따라 그 보상의 정도를 제어하는 방식이 좋은 성능을 갖는다. 그러나 이 방식은 주로 디지털 제어기를 사용하여 보상치를 계산하고 적용하기 때문에 디지털 제어기가 계산하여야 하는 처리 시간만큼 신호 처리가 지연되는 단점이 있다. 이러한 문제점을 해결하기 위하여 본 발명에서는 아날로그 제어기인 신경망회로를 이용하여 제어 신호 발생을 위한 처리시간을 현저히 감소시킬 수 있는 신경망 회로를 이용한 전치보상 자동 제어기를 갖는 선형 증폭기의 구조가 제시된다.