Abstract:
다이내믹 레인지를 향상시킨 서브 샘플링 모드를 제공하는 고체 촬상 소자 및 그 구동 방법이 개시된다. 상기 고체 촬상 소자는 수직 CCD에서 수직 구동 신호들을 입력받는 수직 구동 전극들을 이용하여, 1행씩 간격을 두고 있는 다수 행들의 영상신호들 각각을 받아 상기 행들의 수에 대한 비례 수만큼 떨어져 있는 영상신호와 합하여 수직 전송한다. 수평 CCD에서는 수평 구동 신호들을 입력받는 수평 구동 전극들을 이용하여, 상기 합해진 영상신호들을 수신하여 다시 상기 다수 행들의 수만큼 차례로 합하고, 그 합해진 행별 영상신호들을 수평 전송하여 출력한다.
Abstract:
PURPOSE: A low-power low-noise comparator having an inverter in which a peak current is reduced is provided to instantaneously reduce over-current in a logic threshold voltage. CONSTITUTION: The first switch(SW1) blocks or outputs an inputted reference signal in response to logic states of the first clock signals. One end of the first capacitor(C1) is connected to an output terminal of the first switch, and the other end of the first capacitor is connected to a comparison input terminal. A low-power inverter(INV1) has a plurality of elements connected in series between the first power supply voltage and the second power supply voltage. The low-power inverter inverts the signal of the comparison input terminal, and outputs the inverted signal to a comparison output terminal. The low-power inverter differently sets current-voltage characteristic operating points when outputting a half signal of the first power supply voltage to the comparison output terminal by connection states of a plurality of the elements. The second switch(SW2) disconnects or connects between the comparison input terminal and the comparison output terminal in response to logic states of the second clock signals. The third switch(SW3) blocks or outputs an inputted lamp signal in response to logic states of the third clock signals. One end of the second capacitor(C2) is connected to an output terminal of the third switch, and the other end of the second capacitor is connected to the output terminal of the first switch.
Abstract:
제 1 내지 제 2 전압을 입력하여 이에 따라 해당되는 레벨을 가지는 제 1 내지 제 2 신호를 발생시켜 출력하는 신호 발생부; 제 1 내지 제 2 전압, 및 제어 신호를 입력하여 이에 따라 해당되는 워드 라인들을 선택적으로 인에이블 시키는 워드 라인 구동부, 워드 라인 구동부에 의해서 선택되어진 워드 라인들에 할당된 메모리 셀들에 접속되어 있는 비트 라인 및 반전 비트 라인들에 스트레스 전압을 인가하기 위한 스트레스 신호를 발생하는 스트레스 신호 발생부, 외부로부터 인가되는 특정 어드레스 신호를 입력하여 이에 따라 복수의 비트 라인들과 복수의 반전 비트 라인들을 등전위시키기 위한 등전위 제어 신호를 선택적으로 조정하여 발생하는 등전위 제어 신호 발생부, 및 신호 발생부로부터 출력되는 제 1 내지 제 2 신호를 입력하여 모든 워드 라인들이 인에이블 되어 있는 것을 감지하고, 등전위 제어 신호가 디스에이블 되어 있는 것을 감지하여, 이에 따라 마스터 신� �를 인에이블 시켜 출력하는 마스터 신호 발생부를 구비하는 것을 특징으로 하는 웨이퍼 번인 테스트 회로가 개시되어 있다. 본 발명에 의하면, 센싱 스트레스 모우드에 대하여 등전위 제어 신호와 마스터 신호가 외부로부터 인가되는 특정 TTL 어드레스 신호에 의해 선택적으로 설정 되므로, 적용가능한 번인 타이밍의 선택성이 향상되는 효과를 가진다.
Abstract:
외부의 고속 아날로그 디지털 변환기를 CCD형 촬영 소자내에서 구현하기 위한 CCD형 아날로그 디지털 변환기가 제공된다. 단일 칩안에서 전하 전송 기술을 이용하여 아날로그 신호를 계수화 하기 위한 변환기의 구성은, 입사되는 빛을 수신하여 상기 빛에 의해 발생되는 광 여기 전자를 축적 및 소정 시간의 간격으로 전송하기 위한 복수개의 제1수단과 상기 제1수단과 수직으로 연결되며 상기 광 여기전자를 전송하기 위한 복수개의 제2수단과 , 상기 제2수단의 출력단과 수직으로 연결되고 상기 광여기 전자의 진행 방향으로 복수개의 전위 움직여싸격 영역을 구비하고, 상기 광 여기 전자를 상기전위 장벽 사이에 소정의 양을 차례로 축적하여 계수화 시켜 수평 전송시키기 위한 제3수단과, 상기 제3수단과 연결되고 계수화된 출력 신호를 감지 증폭하기 위한 제4수단과, 상기 제4단과 연결돠고 상기 계수화된 출력신호를 이진코드로 변환시켜 출력시키기 위한 제5수단으로 이� ��어지며, 이는 CCD형 촬영 소자의 아날로그 디지털 변환기에 적합하다.
Abstract:
본 발명은 고체촬영소자에 관해서 개시한다. 본 발명의 고체촬상소자는 반도체기판과 그 위에는 웰이 형성되어 있는 V-OFD동작이 가능한 고체촬상소자에 있어서, 상기 반도체기판과 웰사이에는 기판과 동형의 도전성불순물을 포함하고 상기 반도체기판의 불순물 농도보다 높은 농도를 갖는 층을 더 구비한다. 본 발명에 의하면, 반도체기판과 웰 사이에 반도체기판의 불순물농도보다 높은 고 농도의 불순물층을 구비하므로 웰의 전위장벽의 제어성이 우수하다. 따라서 전자셔터펄스의 높이를 낮출수 있고, 특히 CCD의 출력증폭기에 인가되는 전압이하로 낮출 경우 별도의 전압발생장치가 필요없다. 따라서 CCD의 구성이 용이해지고 큰 높이의 전자셔터펄스의 커플링에 의해 발생되는 CCD에서의 잡음을 크게 줄일 수 있다.
Abstract:
본 발명은 2층 게이트 층을 이용한 4상 전하 결합 소자에 관한 것으로서, 본 발명은 3층 게이트 층을 사용하여 최소 간격에 의한 길이 제한을 대폭 완화할 수 있는 3층 게이트 층을 이용한 4상 전하 결합 소자를 제공하는 데 그 목적을 두고 있다. 상기의 목적을 달성하기 위한 본 발명에 의한 3층 게이트 층을 이용한 4상 전하 결합 소자는 일정 간격으로 형성된 제1게이트 박막층과, 상기 제1게이트 박막층 사이에 격간으로 형성된 제2게이트 박막층과, 상기 제2게이트 박막층이 형성되지 않은 제1게이트 박막층 사이에 삽입 형성되어 제1게이트 박막층가 제2게이트 박막층을 덮는 제3게이트 박막층으로 구성됨을 특징으로 한다.
Abstract:
The CCD has an image pause function by itself without an external apparatus. It is composed of a light receiver (30) for receiving the light signal from the exterior, a vertical charge transferrer (40) for vertically transferring the charge generated by the receiver (30), a charge coupling section (50), the 1st/2nd horizontal charge transferrers (60,80), an outputting controller (90) for controlling charge flow, and a feed-back bus (93) for coupling the out-stage of the 1st horizontal charge transferrer (60) with that of the 2nd horizontal charge transferrer (80).