Abstract:
본 발명은 SIP 기반 사업자 망 간의 호 연동을 위한 호 수락 제어 방법에 관한 것으로, a) 네트워크로 연결된 제1 사업자 망으로부터 호 연결 요청 메시지를 입력받는 단계와, b) 상기 호 연결 요청 메시지가 입력되면 제1 사업자 망과의 호 연동에 필요한 자원의 가용 용량이 있는지를 확인하는 단계와, c) 상기 확인 결과 자원 가용 용량이 있으면 네트워크로 연결된 제2 사업자 망으로 자원 할당 요구 메시지를 출력하고, 자원 가용 용량이 없으면 제1 사업자 망과의 연동 호 세션 설정을 종료하는 단계를 포함한다.
Abstract:
A network system for controlling an IMS(IP Multimedia Subsystem)-based multi-channel broadcast session and its operation method are provided to create a new service through an application of an end-to-end multimedia session and a multicast session. An IMS(120) relays a channel session setting request operation between STBs(Set Top Boxes)(111,112) and a multi-channel broadcast server(150) requests reservation of resources for setting the channel session according to whether or not the multi-channel broadcast server accepts it. A resource and accept control system(130) determines whether to accept the resource reservation in response to the resource reservation request of the IMS. Multicast routers(141,14N) transfer broadcast data of a channel transmitted from the multi-channel broadcast server to the STBs according to a channel group joining request of the STBs.
Abstract:
임베디드 시스템에서 동영상 및 스킨 합성 장치 및 그 방법이 개시된다. 그래픽 카드를 내장하지 않는 임베디드 시스템에서 본 발명에 따른 동영상 및 플레이어 스킨 합성 장치는 응용프로그램, 가상 프레임 버퍼, 그래픽 처리부 및 영상 처리부를 포함하는 것을 특징으로 하며, 그래픽 카드 없이 가상 프레임 버퍼를 이용하여 동영상 플레이이어 스킨 이미지를 처리하고, 이를 물리적 메모리인 메인 메모리 상의 일정 공간을 할당 받아 저장 및 출력함으로써, 고성능의 중앙 연산 장치를 필요로 하지 않으며, 하드웨어 구조를 단순화 시킬 수 있고, 운영체제에 맞는 프레임 버퍼 및 드라이버의 개발 없이 상위 응용 프로그램으로 구현이 가능하다.
Abstract:
임베디드 시스템에서 동영상 및 스킨 합성 장치 및 그 방법이 개시된다. 그래픽 카드를 내장하지 않는 임베디드 시스템에서 본 발명에 따른 동영상 및 플레이어 스킨 합성 장치는 응용프로그램, 가상 프레임 버퍼, 그래픽 처리부 및 영상 처리부를 포함하는 것을 특징으로 하며, 그래픽 카드 없이 가상 프레임 버퍼를 이용하여 동영상 플레이이어 스킨 이미지를 처리하고, 이를 물리적 메모리인 메인 메모리 상의 일정 공간을 할당 받아 저장 및 출력함으로써, 고성능의 중앙 연산 장치를 필요로 하지 않으며, 하드웨어 구조를 단순화 시킬 수 있고, 운영체제에 맞는 프레임 버퍼 및 드라이버의 개발 없이 상위 응용 프로그램으로 구현이 가능하다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 비동기 전달 모드 교환기의 내부 라우팅 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 비동기 전달 모드 교환기의 여러 신호 계층간의 신호 메시지 전달 방법을 단순화하고, 성능을 도모하며, 부하를 균형있게 배분하고, 망 구성의 유연성을 유지하기 위한 비동기 전달 모드 교환기의 내부 라우팅 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 접속 교환 서브 시스템내에서 호 접속 제어 프로세서 주소로 신호 메시지를 전송하는 단계와, 신호 비동기 전달 모드 적응 계층 주소 테이블을 수신하고, 신호 링크를 선택하며, 주소를 구한 후에, 구해진 주소로 전송하는 단계, 및 상기 신호 비동기 전달 모드 적응 계층은 신호 메시지를 수신하면, 주소를 계산하고, 계산된 주소로 신호 메시지를 전송하는 단계를 포함한다. 4. 발명의 중요한 용도 본 발명은 비동기 전달 모드 교환기의 내부 라우팅에 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 비동기전달모드 교환기에서의 중계호 시험을 위한 루프백 신호점 구성 및 신호 메시지 처리 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 중계선 링크의 루프백을 통해 수신된 신호 메시지를 인식 가능하게 하기 위한 신호망 데이터의 구성 및 메시지 변경 기능을 추가하여 하나의 ATM 교환기를 이용하여 정상적 중계호처리 기능을 시험하기 위한 루프백 신호점 구성 및 신호 메시지 처리 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 가상 경로 채널 식별자가 충돌을 일으키지 않도록 가상 루프백 신호점을 구성하고, 루프백되어 수신된 타국을 향하는 메시지를 폐기하지 않도록 루프백 처리 기능을 신호 메시지 처리 기능에 추가한다. 4. 발명의 중요한 용도 본 발명은 ATM 교환기의 중계호 시험에 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 분산 구조의 ATM 교환기에서의 메시지 전달부 레벨 3 및 신호 ATM 적응 계층 시동/재시동 제어 방법. 2. 발명이 해결하려고 하는 기술적 과제 시스템 재원 상태 변화에 유연하게 대처하여 신호 메시지 전달 및 신호망 제어를 위한 시그널 전달 경로를 확보하기 위함. 3. 발명의 해결방법의 요지 시스템 초기 시동시 여러 프로세스에 분산된 메시지 전달부 레벨 3 및 신호 ATM 적응 계층의 기능 블럭의 프로세스 번호 수집 및 분배하는 시동 제어 절차와 운용 중 특정 블럭의 재시동에 따른 제어 절차를 통해 신호 메시지 전달 및 신호망 제어를 위한 시그널 전달 경로를 확보하고, 메시지 전달부 내의 한 블럭을 시동 제어 블럭으로 하여 시동에 따른 시스템 내의 시그널을 줄여 줌. 4. 발명의 중요한 용도 ATM 교환기에서 MTP-3 및 SAAL의 기능 구현에 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 ATM 교환기에서의 데이터 할당 테이블을 이용한 신호망 데이터 구성방법. 2. 발명이 해결하려고 하는 기술적 과제 ATM 교환기에서의 신호 링크, 신호점 등의 신호 망 데이터를 효율적으로 구성 관리하고자 함. 3. 발명의 해결방법의 요지 신호 링크 및 신호점을 식별하는 별도의 포인터를 두고 초기 시스템의 시동시 신호 링크 및 신호점 정보 데이터베이스로부터 별도의 신호링크, 신호점 포인터 할당 테이블을 구성하는 단계와, 신호망 운용중 신호 링크, 신호점의 삭제에 따른 데이터의 추가 삭제시 신호망 테이블도 함께 갱신하는 단계로 이루어짐. 4. 발명의 중요한 용도 ATM교환기에서 망 노드간 신호방식을 위한 신호망 데이터를 구성하는데 적용됨.
Abstract:
The structure is comprised of a routing table(14) of 32 bits, which is used for delivering a signal message to a destination point, further comprising a message origination point code(OPC)(12) of 14 bits, a message destination point code(DPC)(13) of 14 bits and SLS(11) of 4 bits. Signalling route selection code(SRSC) of 16 bits is designed for selecting specific bit for sharing signal traffic load among SLS of 4 bits, the structure of SRSC comprises 1,2-0,2-1,2-2,2-3 types respectively. The SRSC type 2-1(19) is decimal numbers of 0,1,4,5,8,9,13/2,3,6,7,10,11,14,15, respectively. The SRSC type 2-2(20) is decimal numbers of 0,1,2,3,8,9,10,11/4,5,6,7,12,13,14,15, respectively, the SRSC type 2-3(21) is decimal numbers of 0,1,2,3,4,5,6,7/8,9,10,11,12,13,14,15, respectively.