-
公开(公告)号:KR100745725B1
公开(公告)日:2007-08-03
申请号:KR1020060095562
申请日:2006-09-29
Applicant: 한국전자통신연구원
Abstract: A synchronization system of a sensor network for low power and a method thereof are provided to transmit data after synchronizing each node of the sensor network, and to perform transition into a sleep mode again, thereby reducing power consumption of nodes. Synchronization is prepared as a packet informing of starting of the synchronization is received(601,602). A packet to be substantially synchronized as including synchronization time information is received(603). The synchronization is performed on the basis of the synchronization time information within the packet to be substantially synchronized(604).
Abstract translation: 提供一种低功耗传感器网络的同步系统及其方法,用于在同步传感器网络的每个节点之后传输数据,并且再次转换到睡眠模式,从而降低节点的功耗。 同步被准备为接收通知开始同步的分组(601,602)。 接收包括同步时间信息的基本同步的分组(603)。 基于分组内的同步时间信息执行同步以基本上同步(604)。
-
公开(公告)号:KR100714450B1
公开(公告)日:2007-05-04
申请号:KR1020060045181
申请日:2006-05-19
Applicant: 한국전자통신연구원
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 개구부를 갖는 적층형 필터링 커플러에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 다층 기판상에 층을 구분해서 상층과 하층에 각각 필터를 구현하고 입출력 부분의 접지면에 커플링을 위한 개구부를 형성함으로써, 소형화가 가능하고, 필터링 특성의 향상과 설계의 용이성 및 저 손실 특성을 갖는 개구부를 갖는 적층형 필터링 커플러를 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 상하층을 구분하기 위한 접지면과, 상층 및 하층을 갖는 다층 유전체 기판을 이용한 적층형 필터링 커플러에 있어서, TEM 전송 선로를 이용해 상기 상층에 형성된 제1 필터; 상기 TEM 전송 선로를 이용해 상기 하층에 형성된 제2 필터; 적어도 상기 제1 필터와 상기 제2 필터 중 어느 하나의 필터에 연결된 제1 지연 선로; 및 상기 제1 필터와 상기 제2 필터의 입출력 부분에 대응되는 위치의 상기 접지면에 각각 형성된 제1 및 제2 개구부를 포함함.
4. 발명의 중요한 용도
본 발명은 필터링 커플러 장치 등에 이용됨.
필터, 커플러, 다층, 기판, 개부, 유전체Abstract translation: 1.权利要求书中描述的发明所属的技术领域
-
公开(公告)号:KR100626647B1
公开(公告)日:2006-09-21
申请号:KR1020030078477
申请日:2003-11-06
Applicant: 한국전자통신연구원
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은, 비아를 이용한 도파관 필터에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 최상위 및 최하위에 접지면을 구비하고, 두 접지면 사이에 다층의 유전체 기판을 구비하며, 도파관의 양쪽 벽면은 두줄로 나열된 비아를 사용하여 구현하는 동시에 도파관 내부에도 비아를 사용함으로써, 그 제작을 용이하게 하고, 그 삽입손실 및 크기를 줄이기 위한, 비아를 이용한 도파관 필터를 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 최상위 및 최하위에 제 1 및 제 2접지면을 구비하는, 비아를 이용한 도파관 필터에 있어서, 상기 제 1 및 제 2접지면 사이에 배치되어, 도파관을 형성하는 적어도 하나 이상의 유전체 기판; 입/출력 포트와 상기 도파관 사이의 신호를 전이하기 위한 변환 수단; 및 상기 변환 수단에 접속되어, 외부의 타(他) 소자와 신호를 주고받기 위한 상기 입/출력 포트를 포함하되, 상기 도파관의 양 벽이 적어도 하나 이상의 열로 나열된 비아로 구현되고, 상기 도파관의 중심에 횡방향을 따라 소정의 간격으로 비아를 나열하여 E평면 도체 스트립으로 동작하게 한 것을 특징으로 함.
4. 발명의 중요한 용도
본 발명은 광대역 4세대 무선통신 시스템 등에 이용됨.
도파관, 필터, 비아, 도체 스트립, E평면, 밀리미터파-
公开(公告)号:KR100583239B1
公开(公告)日:2006-05-25
申请号:KR1020040109379
申请日:2004-12-21
Applicant: 한국전자통신연구원
Abstract: 본 발명은 LTCC(Low Temperature Co-fired Ceramic) 기판을 이용한 플립 칩 기술을 통해 기판 및 실장되는 칩의 낮은 열전도율을 개선시킬 수 있는 칩이 실장된 통신 송수신 모듈에 관한 것으로, 이를 위해 본 발명에서는 적층된 복수의 유전체 기판; 상부 일부층의 상기 유전체 기판이 국부적으로 오픈되어 형성된 복수의 캐버티; 상기 캐버티 내에 플립 칩 방식으로 실장되며, 상부면이 상기 캐버티의 저면으로 부터 이격된 상태로 대향하여 실장된 칩; 상기 칩의 하부면에 전도성 접착제를 통해 접속되며, 최상부의 상기 유전체 기판을 덮는 도전판을 포함하는 통신 송수신 모듈을 제공한다.
통신 송수신 모듈, LTCC, MMIC, 플립 칩, 캐버티Abstract translation: 本发明涉及通过倒装芯片技术的LTCC(低温共烧陶瓷)基板用的基板,并且能够改善芯片的热传导率低的要安装的芯片搭载通信收发器模块,根据本发明用于此目的的层叠 多个电介质基板; 通过局部地打开上部分层的电介质基板而形成的多个空腔; 芯片以倒装芯片方式安装在空腔中,并具有与空腔的下表面相对安装的上表面; 以及导电板,通过导电粘合剂连接到芯片的下表面并覆盖最上面的电介质基板。
-
公开(公告)号:KR100468947B1
公开(公告)日:2005-02-02
申请号:KR1020010085238
申请日:2001-12-26
Applicant: 한국전자통신연구원
IPC: H01Q3/08
Abstract: PROBLEM TO BE SOLVED: To simplify a power transmission and a directivity error detection structure for tracking by using a power transmission and a DC motor which generate small noises and making a tracking speed quicker. SOLUTION: Active modules 120, 130 supply two signals received from array antennas 100, 110 to a power combining portion 140 to combine them. A frequency converter portion 150 supplies a bias from a signal distribution/detection portion 160, and converts a satellite signal into a signal of a frequency band lower than that. The distribution/detection portion 160 distributes the satellite signal received from the converter portion 150, supplies it to a rotary joint 190, receives a tracking signal selection signal from a satellite tracking portion 170 for detecting a tracking signal, and detects the strength of a signal of a desired channel. The control portion 170 carries out satellite tracking algorithm, supplies a control signal for phase transition to the active module 120, and supplies a motor control signal to a power transmission portion 180. COPYRIGHT: (C)2003,JPO
Abstract translation: < P>要解决的问题:为了简化电力传输和用于跟踪的方向性误差检测结构,通过使用产生小噪声并且使跟踪速度更快的电力传输和DC电机。 解决方案:有源模块120,130将从阵列天线100,110接收的两个信号提供给功率组合部分140以组合它们。 频率转换器部分150提供来自信号分配/检测部分160的偏压,并将卫星信号转换为比其低的频带的信号。 分配/检测部分160分配从转换器部分150接收的卫星信号,将其提供给旋转接头190,从用于检测跟踪信号的卫星跟踪部分170接收跟踪信号选择信号,并且检测信号的强度 的期望频道。 控制部分170执行卫星跟踪算法,将用于相变的控制信号提供给有源模块120,并且将电动机控制信号提供给功率发送部分180.< P>版权:(C)2003,JPO
-
公开(公告)号:KR1020040041981A
公开(公告)日:2004-05-20
申请号:KR1020020070094
申请日:2002-11-12
Applicant: 한국전자통신연구원
IPC: H03L7/08
Abstract: PURPOSE: A method for controlling the clock synchronization of a digital process phase locked loop(PLL) is provided to reduce the time required for synchronizing the self generation clock with the external reference clock. CONSTITUTION: A method for controlling the clock synchronization of a digital process phase locked loop(PLL) includes the steps of: (a) determining(S401) whether or not the PLL is first performed; (b) if the PLL is first performed at step (a), storing(S405) the shift time shifting to the following step and the digital/analog control data on a non-volatile memory with performing the PLL; and (c) if the PLL is not first performed at step (a), performing(S409) the PLL during a time being shorter than the process time of the PLL at step (b) by using the shift time shifting to the following step and the digital/analog control data stored at step (b).
Abstract translation: 目的:提供一种用于控制数字过程锁相环(PLL)的时钟同步的方法,以减少同步自产生时钟与外部参考时钟所需的时间。 构成:用于控制数字处理锁相环(PLL)的时钟同步的方法包括以下步骤:(a)确定(S401)是否首先执行PLL; (b)如果在步骤(a)中首先执行PLL,则通过执行PLL将(S405)移位到随后步骤的移位时间和数字/模拟控制数据存储在非易失性存储器上; 以及(c)如果在步骤(a)没有首先执行PLL,则在步骤(b)中通过使用转移到下一步骤的移位时间来执行(S409)PLL在比PLL处理时间短的时间内 以及在步骤(b)存储的数字/模拟控制数据。
-
公开(公告)号:KR100241343B1
公开(公告)日:2000-02-01
申请号:KR1019970054293
申请日:1997-10-22
IPC: H04L29/00
Abstract: 본 발명은 동일 레벨 처리불가 시간등록에 의한 인터럽트 실행순서 제어방법에 관한 것으로서, 주기적으로 발생하는 고실시간성 인터럽트 발생시각의 일정 시간전에 다른 동일 레벨의 인터럽트가 발생하면 이의처리를 연기하기 위해 동일레벨 인터럽트의 처리 제한시간을 나타내는 동일레벨인터럽트 처리불가 시간, 상기 특정 인터럽트가 동일레벨인터럽트 처리불가 시간등록/해제를 요구하였을 때 이의 등록/해제요구를 처리하고 인터럽트 발생시 동일레벨의 인터럽트인가를 구별하기 위한 인터럽트 서비스루틴 스터브, 동일레벨 인터럽트 처리불가 시간이 등록된 상태에서 이 제한시간 이내에 다른 동일레벨 인터럽트가 발생하면 인터럽트서비스 루틴 스터브에 의하여 곧이어 발생할 고실시간성 인터럽트의 처리후에 이 인터럽트를 처리하기 위한 작업을 저장하기 위한 인터럽트 작업 큐, 고실시간성 인터럽트 처리루틴의 등록/해제시 인터럽트번호와 동일 레벨인터럽트 처리불가시간정보를 추출하여 등록/해제를 요구하기 위한 인터럽트 서비스 루틴등록/해제프리미티브로 구성된 동일레벨을 갖는 인터럽트 실행순서를 실행함으로써, 동일레벨인터럽트들에서도 실행순서를 부여할 수 있으며, 동일레벨의 다른 인터럽트들 보다 실행의 고실시간성을 부여할수 있고, 발생한 인터럽트에 대하여 선처리할 수 있는 과정을 추가할 수 있으며, 수행의 가장 우선권을 갖는 새로운 인터럽트 작업큐를 생성하는 효과가 있다.
-
公开(公告)号:KR1019990033051A
公开(公告)日:1999-05-15
申请号:KR1019970054293
申请日:1997-10-22
IPC: H04L29/00
Abstract: 본 발명은 동일 레벨 처리불가 시간등록에 의한 인터럽트 실행순서 제어방법에 관한 것으로서, 주기적으로 발생하는 고실시간성 인터럽트 발생시각의 일정 시간전에 다른 동일 레벨의 인터럽트가 발생하면 이의처리를 연기하기 위해 동일레벨 인터럽트의 처리 제한시간을 나타내는 동일레벨인터럽트 처리불가 시간, 상기 특정 인터럽트가 동일레벨인터럽트 처리불가 시간등록/해제를 요구하였을 때 이의 등록/해제요구를 처리하고 인터럽트 발생시 동일레벨의 인터럽트인가를 구별하기 위한 인터럽트 서비스루틴 스터브, 동일레벨 인터럽트 처리불가 시간이 등록된 상태에서 이 제한시간 이내에 다른 동일레벨 인터럽트가 발생하면 인터럽트서비스 루틴 스터브에 의하여 곧이어 발생할 고실시간성 인터럽트의 처리후에 이 인터럽트를 처리하기 위한 작업을 저장하기 위한 인터럽트 작업 큐, 고실시간성 인터럽트 처리루틴의 등록/해제시 인터럽트번호와 동일 레벨인터럽트 처리불가시간정보를 추출하여 등록/해제를 요구하기 위한 인터럽트 서비스 루틴등록/해제프리미티브로 구성된 동일레벨을 갖는 인터럽트 실행순서를 실행함으로써, 동일레벨인터럽트들에서도 실행순서를 부여할 수 있으며, 동일레벨의 다른 인터럽트들 보다 실행의 고실시간성을 부여할수 있고, 발생한 인터럽트에 대하여 선처리할 수 있는 과정을 추가할 수 있으며, 수행의 가장 우선권을 갖는 새로운 인터럽트 작업큐를 생성하는 효과가 있다.
-
-
公开(公告)号:KR1019960009465B1
公开(公告)日:1996-07-19
申请号:KR1019930025355
申请日:1993-11-26
IPC: H04L12/24 , H04L12/911
Abstract: checking the generation of OAM pattern; returning to the initial step when trouble is removed; checking whether the traffic is smaller than a critical value; for activating performance measurement when the traffic is smaller than the critical value and returning to the initial step in case of performance measurement nonactivated state; checking whether OAM cell is looped back before a timer is completed when the traffic is not smaller than the critical value; and returning to the initial step when it is looped back but transmitting trouble managing cell when it is not looped back.
Abstract translation: 检查OAM模式的生成; 当故障消除时返回初始步骤; 检查流量是否小于临界值; 用于在流量小于临界值时激活性能测量,并且在性能测量非激活状态的情况下返回初始步骤; 在流量不小于临界值时,检查在定时器完成之前是否将OAM单元循环回来; 并返回初始步骤,当它被环回时,但是当不循环回传时,传输管理单元的故障。
-
-
-
-
-
-
-
-
-