비트 대칭 그레이 코드를 이용하여 위상 편이 방식으로변조된 수신 심볼 신호를 비트 정보로 분할하는 방법 및 그장치
    81.
    发明授权
    비트 대칭 그레이 코드를 이용하여 위상 편이 방식으로변조된 수신 심볼 신호를 비트 정보로 분할하는 방법 및 그장치 有权
    使用位反映格雷码将接收信号调制相移键控分为比特的方法及其装置

    公开(公告)号:KR100903876B1

    公开(公告)日:2009-06-24

    申请号:KR1020070131497

    申请日:2007-12-14

    Abstract: 본 발명은 비트 대칭 그레이 코드를 이용하여 위상 편이 방식으로 변조된 수신 심볼 신호를 비트 정보로 분할하는 방법 및 그 장치에 관한 것이다.
    본 발명에 따르면, 2차원 동심원 상에 위상각의 간격을 두어 배치된 수신된 심볼 신호의 I 채널 및 Q 채널 심볼 신호의 값에 대한 각각의 절대값을 구한다. 각각의 절대값을 이용하여 구한 회전 각도를 이용하여 I 채널 또는 Q 채널 심볼 신호를 회전시킨다. 그리고 회전시킨 I 채널 및 Q 채널 심볼 신호 각각에 대한 비트 정보를 추출한다.
    이와 같이, 좌표 회전 방식을 이용하여 BRGC의 특성을 고려하여 PSK 변조된 심볼의 비트 정보를 분할하므로 2차원 상에서 비트 정보의 분할을 간단하게 수행할 수 있다.
    비트 대칭 그레이 코드(Bit Reflected Gray Code, BRGC), 위상 편이 방식(Phase Shift Keying, PSK), 펄스 진폭 변조(Pulse Amplitude Modulation, PAM), 좌표 회전(Coordinate rotation)

    후보 벡터 선택 방법 및 송신 심볼 검출 방법
    82.
    发明公开
    후보 벡터 선택 방법 및 송신 심볼 검출 방법 有权
    选择候选矢量和检测发送符号的方法

    公开(公告)号:KR1020090053147A

    公开(公告)日:2009-05-27

    申请号:KR1020070119825

    申请日:2007-11-22

    Abstract: 본 발명은 후보 벡터 검출 방법 및 이를 이용한 송신 심볼 검출 방법에 관한 것이다.
    본 발명에 따르면, 공간 다중화 방식을 사용하는 다중 송수신 시스템에서 수신기는 재정렬된 복수의 레이어 중 마지막 행에 위치하는 레이어에 해당하는 후보 벡터들을 선택하고, 그 다음 레이어의 성상점들을 선택된 후보 벡터 별로 차례대로 나열한다. 그리고, 나열된 성상점들 중에서 복수의 임시성상점을 선택하고, 임시성상점들의 누적비용을 산출하여 최소누적비용을 보이는 성상점에 대응하여 후보 벡터를 선택한다. 이후, 후보 벡터로 선택된 성상점 대신 새로운 임시성상점을 선택하고 선택된 임시성삼점의 누적비용과 나머지 임시성상점들의 누적비용을 비교하여 또 다른 후보 벡터를 선택한다.
    공간 다중화, MIMO, 다중 송수신 시스템, 후보 벡터, 송신 심볼, 로그우도비

    EPON MAC에서 단편화 손실(fragmentloss) 방지를 위한 유효 프레임 길이 검출 방법
    83.
    发明授权
    EPON MAC에서 단편화 손실(fragmentloss) 방지를 위한 유효 프레임 길이 검출 방법 失效
    检测有效帧长度以防止以太网无源光网络介质访问控制中的片段丢失的方法

    公开(公告)号:KR100895294B1

    公开(公告)日:2009-04-29

    申请号:KR1020070105753

    申请日:2007-10-19

    Abstract: 본 발명은 ONU가 OLT로 이더넷 프레임 형태의 데이터를 전송하는 경우에 있어서 단편화 손실(fragmentation loss)이 없는 게이트(gate) 크기의 설정을 위해 ONU의 실제 데이터 크기이며 ONU가 보고 프레임의 형태로 OLT로 전송하는 유효 프레임 길이의 검출 방법에 관한 것이다. 이더넷 프레임이 ONU의 프레임 버퍼로 입력(또는 출력)되는 경우에 있어서, 상기 프레임 버퍼를 OLT와의 관계에서 이미 설정된 기준치들을 기준으로 나눈 후 상기 기준치들, 이미 입력된 이더넷 프레임들의 길이 및 상기 입력(또는 출력)되는 이더넷 프레임의 길이를 이용하여 유효 프레임의 길이를 검출하는 방법들을 제시한다.

    간섭 제거 방법 및 장치
    84.
    发明授权
    간섭 제거 방법 및 장치 有权
    干扰消除的方法和装置

    公开(公告)号:KR100888510B1

    公开(公告)日:2009-03-12

    申请号:KR1020070126063

    申请日:2007-12-06

    CPC classification number: H04L25/03159 H04L27/2647

    Abstract: A method and an apparatus for interference cancellation are provided to offer an optimal interference cancellation function regardless of the change of the interference in an OFDM(Orthogonal Frequency Division Multiplexing) wireless transmission system. A plurality of transform units(100) convert a plurality of received signals into a plurality of frequency domain signals. A plurality of interference cancellation units(200) cancel the interference from the frequency domain signals and generates the interference cancellation signal. A plurality of dispersion detection units(300) measures a plurality of residue interference amounts corresponding to the plurality of interference cancellation signals. An output selection unit(600) selects one interference cancellation signal having the smallest residue interference amount among the plurality of interference cancellation signals. Each dispersion detection unit includes a determination unit, a measuring unit and an accumulation unit. The determination unit determines the digital demodulation symbol corresponding to the subcarrier of the interference cancellation signal. The measuring unit measures difference between the digital demodulation symbol and the subcarrier. The accumulation unit calculates the dispersion corresponding to the residue interference amount.

    Abstract translation: 提供用于干扰消除的方法和装置,以提供最佳的干扰消除功能,而不管OFDM(正交频分复用)无线传输系统中的干扰的变化。 多个变换单元(100)将多个接收信号转换为多个频域信号。 多个干扰消除单元(200)消除来自频域信号的干扰并产生干扰消除信号。 多个色散检测单元(300)测量对应于多个干扰消除信号的多个残留干扰量。 输出选择单元(600)选择多个干扰消除信号中具有最小残留干扰量的一个干扰消除信号。 每个色散检测单元包括确定单元,测量单元和累积单元。 确定单元确定与干扰消除信号的子载波对应的数字解调符号。 测量单元测量数字解调符号与子载波之间的差异。 累积单元计算与残留干扰量相对应的色散。

    댁내망 유선 모뎀을 위한 아날로그 선처리 장치
    85.
    发明授权
    댁내망 유선 모뎀을 위한 아날로그 선처리 장치 失效
    HomePNA调制解调器的模拟预处理设备

    公开(公告)号:KR100533913B1

    公开(公告)日:2005-12-06

    申请号:KR1020030013511

    申请日:2003-03-04

    Abstract: 댁내망 유선 모뎀을 위한 아날로그 선처리 장치가 개시된다. 디지털 인터페이스 레지스터부는 물리계층 모뎀에서 신호처리된 디지털 데이터를 수신하고, 전화선을 통해 수신된 수신신호에 대응하는 디지털신호를 물리계층 모뎀으로 전달한다. 송신부는 디지털 인터페이스 레지스터부로부터 입력된 디지털 데이터를 아날로그 신호로 변환하고, 변환된 아날로그 신호의 크기변화를 보정한 후 신호 크기의 변화가 보정된 아날로그 신호에서 소정의 대역에 존재하는 신호를 제거하고, 필터링된 아날로그 신호의 크기 및 임피던스를 전송선로와 정합하여 외부로 출력한다. 수신부는 전화선을 통해 입력되는 수신신호에 존재하는 전송선로에 의한 신호크기의 왜곡을 보정하고, 보정된 수신신호의 이득을 조절하고 안티 엘리어싱 필터링을 수행한 후 디지털 신호로 변환하여 디지털 인터페이스 레지스터를 통해 물리계층 모뎀으로 전송한다. 본 발명에 따르면, 댁내 전화선로를 이용하여 최고 150m 거리에 최대 4~32Mbps 패킷 데이터 전송을 가능하게 하는 HomePNA 2.0 모뎀의 아날로그 선처리 기능을 수행할 수 있다.

    EPON 망에서의 효율적인 FEC 운용 제어 방법
    86.
    发明公开
    EPON 망에서의 효율적인 FEC 운용 제어 방법 失效
    EPON有效配置方法的方法

    公开(公告)号:KR1020050062339A

    公开(公告)日:2005-06-23

    申请号:KR1020040033066

    申请日:2004-05-11

    Abstract: 본 발명에 의한 FEC 운용 제어 방법은 OLT와 ONU간에 송수신되며 FEC 수행여부를 지시하는 FEC 프레임 식별자, 데이터, FEC 기능을 제공할 수 있음을 지시하는 제1플래그, 그리고 현재 프레임을 FEC 인코딩할 것을 요구하는 제2플래그를 포함하는 FEC 프레임을 구성하는 단계; FEC 기능을 비활성화하는 것으로 OLT를 초기화하는 단계; ONU로부터 수신하는 FEC 프레임 식별자를 기초로 상기 ONU가 FEC 운용을 요구하는지 판단하는 단계; 상기 ONU가 FEC 운용을 요구하는 경우에는 IPG stretching 을 수행하는 단계; 및 상위계층으로부터 PCS 부계층으로 입력되는 프레임의 제2플래그를 기초로 FEC 인코딩을 수행하여 ONU로 송신하는 단계;를 포함하는 것을 특징으로 하며, EPON 망에서 광 링크의 품질에 따라 RTT를 변화시키지 않고 ONU 및 OLT의 FEC 운용을 효과적으로 제어할 수 있으며, 결과적으로 FEC가 필요한 경우에만 사용하도록 함으로써 링크 관리를 용이하도록 하고, 불필요한 FEC 사용으로 인한 약 35% 정도의 과도한 throughput 감소를 방지할 수 있다.

    다중 밴드 모뎀의 클럭 분배장치
    87.
    发明授权
    다중 밴드 모뎀의 클럭 분배장치 失效
    다중밴드모뎀의클럭분배장치

    公开(公告)号:KR100440569B1

    公开(公告)日:2004-07-21

    申请号:KR1020010082099

    申请日:2001-12-20

    CPC classification number: H04L5/06 G06F1/10 H03L7/06 H04L7/02

    Abstract: A clock distribution device for a multiband modem which is capable of recovering a clock from a received signal of a highest-performance one of multiple bands and applying the recovered clock for clocks of the other bands. The clock distribution device recovers a clock from a received signal and distributes the recovered clock to multiple bands. That is, the clock distribution device is adapted to recover a symbol clock or sampling clock of a certain band from a received multiband signal, generate a high-frequency clock on the basis of the recovered clock, generate a highest-frequency clock among clocks necessary to each of the multiple bands on the basis of the generated high-frequency clock, and generate and distribute all the clocks necessary to each of the multiple bands on the basis of the generated highest-frequency clock.

    Abstract translation: 一种用于多频带调制解调器的时钟分配装置,它能够从多个频带中性能最好的一个频带的接收信号中恢复时钟,并将恢复的时钟用于其它频带的时钟。 时钟分配设备从接收到的信号中恢复时钟,并将恢复的时钟分配到多个频段。 也就是说,时钟分配装置适用于从接收的多频带信号中恢复某个频带的符号时钟或采样时钟,基于恢复的时钟生成高频时钟,在需要的时钟之中生成最高频率的时钟 基于所生成的高频时钟向多个频带中的每个频带分配多个频带,并基于生成的最高频率时钟生成并分配多个频带中的每个频带所需的所有时钟。

    댁내망 유선 모뎀을 위한 아날로그 선처리 장치
    88.
    发明公开
    댁내망 유선 모뎀을 위한 아날로그 선처리 장치 失效
    HOMEPNA 2.0模式的模拟预处理设备

    公开(公告)号:KR1020040057039A

    公开(公告)日:2004-07-01

    申请号:KR1020030013511

    申请日:2003-03-04

    CPC classification number: H04L12/2834 H04L12/2898 H04M11/062

    Abstract: PURPOSE: An analog preprocessing apparatus for HomePNA 2.0 modems is provided to optimize each function block to HomePNA 2.0, to precisely execute gain control by installing two gain controllers in a receiving part, and to control all the functions in real time by installing a register-controlled user control interface. CONSTITUTION: An analog preprocessing apparatus(100) comprises a digital interface register(112), a transmitting part(110), a receiving part(130), a clock generation part(150), and a bias circuit part(160). The digital interface register(112) interfaces the analog preprocessing apparatus(100) with an external control circuit or a modem physical layer. The transmitting part(110) consists of a DA converter(114), a buffer(116), a gain controller(118), a low pass filter(120), and a line driver(122). The receiving part(130) contains an echo canceller(132), gain controllers(134,138), a low pass filter(136), and a 10-bit AD converter(140). The clock generation part(150) supplies sampling clocks to the DA converter(114) and the AD converter(140) using the clocks provided from an external 64MHz crystal oscillator. The bias circuit part(160) generates reference voltage or reference current necessary for the analog blocks of the analog preprocessing apparatus(100).

    Abstract translation: 目的:提供HomePNA 2.0调制解调器的模拟预处理设备,以优化HomePNA 2.0的每个功能块,通过在接收部分安装两个增益控制器来精确地执行增益控制,并通过安装寄存器来实时控制所有功能, 受控用户控制界面。 构成:模拟预处理装置(100)包括数字接口寄存器(112),发送部分(110),接收部分(130),时钟产生部分(150)和偏置电路部分(160)。 数字接口寄存器(112)将模拟预处理装置(100)与外部控制电路或调制解调器物理层接口。 发射部分(110)由DA转换器(114),缓冲器(116),增益控制器(118),低通滤波器(120)和线路驱动器(122)组成。 接收部分(130)包含回声消除器(132),增益控制器(134,138),低通滤波器(136)和10位AD转换器(140)。 时钟发生部分(150)使用从外部64MHz晶体振荡器提供的时钟向DA转换器(114)和AD转换器(140)提供采样时钟。 偏置电路部分(160)产生模拟预处理装置(100)的模拟块所需的参考电压或参考电流。

    초고속 디지털 가입자망의 등화 시스템 및 그 방법
    89.
    发明授权
    초고속 디지털 가입자망의 등화 시스템 및 그 방법 失效
    时域均衡器系统和使用VDSL级联滤波器的方法

    公开(公告)号:KR100348903B1

    公开(公告)日:2002-08-14

    申请号:KR1019990062432

    申请日:1999-12-27

    CPC classification number: H04L27/2647 H04L25/03178

    Abstract: 본발명은 DMT(Discrete Multi-Tone) 변복조방식을사용하는초고속디지털가입자망(VDSL) 전송시스템에사용하는시간영역등화기(TEQ : Time domain Equalizer)에관한것으로서, 하드웨어양을효과적으로줄이고, 비대칭디지털가입자망(ADSL) 전송시스템과호환성을보장하는시간영역등화기를제공한다. 이러한본 발명에따른초고속디지털가입자망전송시스템의신호대역별시간영역등화기설계방법은, 송신단에서는전체신호대역을적어도 2의신호대역으로나누고, 상기나누어진각각의신호대역을변조한후 전송하고, 수신단에서는상기전송된각각의신호대역을채널임펄스응답길이를줄이는알고리즘에적용하여각각의신호대역별시간영역등화기를구한후 이들을직렬연결한다. 여기서, 상기전체신호대역을저주파신호대역과고주파신호대역으로나누고, 상기저주파신호대역은고주파신호대역에비해적게할당하며, 바람직하게는저주파신호대역이비대칭디지털가입자망에서사용하는신호대역을포함하도록한다.

    다기능 파형정형필터
    90.
    发明公开
    다기능 파형정형필터 失效
    多功能波形形状滤波器

    公开(公告)号:KR1020020040262A

    公开(公告)日:2002-05-30

    申请号:KR1020000070262

    申请日:2000-11-24

    Inventor: 이훈 유태환

    Abstract: PURPOSE: A multi-functional waveform shaping filter is provided to perform a function of a digital waveform shaping filter and a function of a matching filter by forming the digital waveform shaping filter and the matching filter with one hardware. CONSTITUTION: An Nx1 multiplexer is operated in a speed corresponding to N times of a symbol input speed. The Nx1 multiplexer is used for outputting selectively one tab coefficient from tab coefficients of N number. A multiplier is used for multiplying tab coefficients outputted from the Nx1 multiplexer by an input symbol. A word of the multiplier for multiplying an outer angle tap coefficient by a symbol is larger than the word of a multiplier for multiplying symbols by center tap coefficients. The number of the multiplier is reduced to 1/N number. An adder is used for adding symmetrical values to each other and providing the added value to the multiplier.

    Abstract translation: 目的:通过用一个硬件形成数字波形整形滤波器和匹配滤波器,提供了一个多功能波形整形滤波器来执行数字波形整形滤波器的功能和匹配滤波器的功能。 构成:Nx1多路复用器以对应于符号输入速度的N倍的速度运行。 Nx1多路复用器用于从N数的制表系数中选择性地输出一个制表系数。 乘法器用于将从Nx1多路复用器输出的标签系数乘以输入符号。 将外角抽头系数乘以符号的乘法器的字大于乘以符号乘以中心抽头系数的乘法器的字。 乘数减少到1 / N数。 加法器用于将对称值相加并将乘积值提供给乘法器。

Patent Agency Ranking