Abstract:
본 발명은 디지털 위성방송 셋탑박스에 홈 서버기능을 구현한 디지털 위성방송 셋탑박스 및 그를 이용한 홈 네트워크 제어 방법에 관한 것으로, 댁내에 전력선을 통해 구현된 홈 네트워크 상의 댁내 기기를 제어하기 위한 디지털 위성방송 셋탑박스에 있어서, 원격 단말기측으로부터 위성방송망을 통하여 댁내기기 제어신호[홈 네트워크 제어신호]가 포함된 위성신호를 수신받기 위한 위성신호 수신수단; 상기 수신된 위성신호에 포함된 댁내기기 제어신호를 추출하고, 전력선 변환기를 통해 상기 추출된 댁내기기 제어신호를 해당 댁내 기기로 전달하도록 제어하는 제어수단; 댁내 사용자로부터 댁내기기 제어신호를 입력받기 위한 입력수단; 및 상기 제어수단으로부터 해당 댁내 기기의 제어수행 응답신호를 전달받아 위성방송망을 통하여 원격 단말기측으로 송신하기 위한 위성신호 송신수단을 포함한다. 홈 서버, 디지털 위성방송 셋탑박스, 홈 네트워크 제어, 전력선
Abstract:
An apparatus and a method of frame synchronization using phase differential information in a DVB(Digital Video Broadcasting) transmission system are provided to improve the reliability of frame synchronization estimation by performing hard combining for pilot symbol streams in a hot start state. An apparatus of frame synchronization using phase differential information in a DVB transmission system includes a cold start detector(21), a first comparing unit(22), and an acquisition controlling unit(23). The cold start detector(21) calculates a correlation value(a first decision variable) for a received symbol data stream by using the phase differential information with all SOF(Start of Frame) symbol streams for frame synchronization in one SOF symbol period. The first comparing unit(22) compares the first decision variable with a first threshold value. The acquisition controlling unit(23) determines whether the initial frame synchronization is performed, and controls the cold start detector(21) to operate until the initial frame synchronization is performed.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 소프트 비트 매트릭 발생 장치 및 그 방법과 그를 이용한 다치 레벨 QAM 수신시스템에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 고차변조된 수신 신호로부터 데이터를 복원하기 위해 수신 심벌 신호를 각 비트별 소프트 비트 매트릭 정보로 변환하여 터보 혹은 LDPC 복호 등 반복 복호기로 소프트 비트 매트릭 정보를 전달해주기 위한, 소프트 비트 매트릭 발생 장치 및 그 방법과 그를 이용한 다치 레벨 QAM 수신시스템을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 소프트 비트 매트릭 발생 장치에 있어서, 복조된 I(Inphase) 채널 혹은 Q(Quadrature) 채널의 아날로그 심벌 신호를 디지털 신호로 변환하기 위한 아날로그/디지털 신호 변환수단; 상기 변환된 디지털 신호를 심벌간 간격 결정 기준값을 이용하여 스케일링하기 위한 스케일링수단; 상기 스케일링된 디지털 I 혹은 Q 채널 심벌 신호(Z)의 양의 정수(R)를 계산하기 위한 양의정수 변환수단; 상기 스케일링된 디지털 I 혹은 Q 채널 심벌 신호(Z)의 부호를 결정하기 위한 부호결정수단; 및 상기 계산된 양의 정수(R) 및 상기 결정된 부호값(Q)을 바탕으로, 상기 스케일링된 디지털 I 혹은 Q 채널 심벌 신호(Z)를 각 비트별 소프트 비트 매트릭 정 보로 변환하기 위한 비트별 정보 변환수단을 포함한다. 4. 발명의 중요한 용도 본 발명은 소프트 비트 매트릭 발생 장치를 이용한 다치 레벨 QAM 수신시스템 등에 이용됨. 그레이(Gray) 부호, 소프트 비트 매트릭, 대수 우도비, I 채널, Q 채널, 스케일러, 양의 정수
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 파일럿이 삽입된 위성 통신 시스템에서의 차등검출을 활용한 프레임 동기 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 낮은 신호대 잡음비와 큰 주파수 오차를 극복하고, 신뢰도 높은 프레임 동기 성능 획득을 위해 동기 신호에 의한 상관도 분석 및 문턱값 검사 이후 파일럿 열을 활용한 다단계의 문턱값 검사를 추가로 수행하여 높은 신뢰도의 프레임 동기 추정값을 획득할 수 있으며, 차등 정보를 활용한 상관도 분석을 통하여 주파수 오차에 의한 상관도 분석값의 왜곡을 극복할 수 있는 파일럿이 삽입된 위성 통신 시스템에서의 차등검출을 활용한 프레임 동기 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은 파일럿이 삽입된 위성 통신 시스템에서의 차등검출을 활용한 프레임 동기 방법에 있어서, 동기워드를 이용하여 상관도 분석 및 문턱값을 검사하는 상관도 분석 및 문턱값 검사 단계; 및 다음 동기워드 이전에 삽입된 파일럿 열을 이용하여 다단계 상관값 검사를 수행하는 다단계 상관값 검사 단계를 포함함. 4. 발명의 중요한 용도 본 발명은 위성 통신 시스템 등에 이용됨. 위성통신, 프레임 동기, 다단계 문턱값 검사, 차등 정보 상관도 분석
Abstract:
본 발명은 직교진폭변조(QAM) 신호의 연판정 복호시 성능 향상을 위해 채널 추정 오류를 고려한 일반화된 대수 우도비 알고리즘을 구현하기 위한 연판정 복호기, 및 연판정 복호시 대수 우도비 계산 장치 및 그 방법에 관한 것이다. 이를 위해 본 발명에 따른 실시예에서는 기준신호와 채널추정 신호를 곱셈하는 곱셈기, 곱셈기의 출력 신호와 수신단의 수신신호를 감산하는 감산기, 감산기 출력 신호와 기준신호를 각각 제곱하는 제1 및 제2 제곱기, 제1 및 제2 제곱기들의 출력 신호를 제산하는 제산기, 제산기의 출력 신호를 비교하는 비교기를 포함한다. 따라서, 본 발명은 일반화된 대수 우도비를 이용하여 채널 추정 오류를 반영한 연판정 신호 복호가 이루어져 최적의 신호 복원을 통하여 수신 신호 복호 성능이 향상되고, 아울러 신호대 잡음비가 개선될 수 있는 효과를 제공한다.
Abstract:
PURPOSE: A soft decision decoder, and a log-likelihood ratio calculation apparatus during soft decision decoding and its method are provided to improve decoding performance of a received signal by performing an optimum signal decoding. CONSTITUTION: A plurality of log-likelihood ratio calculation apparatus(100) uses a received signal(y) containing noise inputted from a receiver to perform a soft decision decoding as to an orthogonal amplitude modulated signal, and calculate a log-likelihood ratio of a positive(+) signal and a negative(-) signal. A subtract(112) determines a difference of log-likelihood ratio of the positive signal and the negative signal being output from the plurality of log-likelihood ratio calculation apparatus. And a comparator(114) receives the calculation result of the log-likelihood ratio difference of the subtract and then determines the orthogonal amplitude modulated signal as positive(+) or negative(-) according as the calculation result is positive or negative number.
Abstract:
본 발명은 위성통신 시스템의 복조기에서 데이터를 수신하여 복원하기 위한 부분 중 클럭 복원 장치의 디지탈 순차 랜덤 워크 필터에 관한 것으로서, 디지탈 위상 검출부(11)로부터 리이드 신호와 래그 신호, 그리고 외부의 클럭신호를 입력받아 래그 신호가 입력될때만 래그 신호를 검출하여 출력하는 래그 입력 처리 수단(21), 디지탈 위상 검출부(11)로부터 리이드 신호와, 데이터 천이 입력 신호를 입력받고, 상기 래그 입력 처리 수단(21)의 래그 신호를 입력받아 각각의 입력된 데이터를 계수하여 카운트 값을 출력하는 카운터 수단(23), 상기 카운터 수단(23)의 출력을 입력받아 외부의 필터 선택 신호에 의해 선택된 카운트 값을 출력하는 필터 선택 수단(25), 상기 필터 선택 수단(25)의 출력과 외부의 클럭 및 시스템 리셋 신호를 입력받아 하강 에지를 검� �하여 필터링된 리이드 신호와 필터링된 래그 신호, 그리고 필터링된 데이터를 출력하는 하강 에지 검출 수단(26), 및 상기 하강 에지 검출 수단(26)의 출력을 부정 논리합하여 출력하는 부정 논리합 게이트 수단(27)을 구비하여 리이드 및 래그 형태의 디지탈 위상 검출기와 호환적으로 연결되어 디지탈 클럭 및 캐리어 복원이 가능하고, 디지탈 위상 검출기를 위한 기본적인 디지탈 랜덤 워크 필터로서 확장형 설계시에 필수적인 요소로 적용이 가능하며, 가장 단순한 형태로서 설계의 비용이 적고 위성통신 시스템 및 기타 시스템의 복조기에서 클럭 복원기의 주문형 반도체의 설계 기술에 따라 경제적인 설계가 가능하고 구현 속도의 확장이 가능한 효과를 갖는다.
Abstract:
본 발명은 원격/국지 제어에 의해 시스템의 동작을 제어하도록 하고 특히 정전과 같은 비상사태 발생후에서도 시스템의 세팅값을 그 이전의 값으로 유지하도록 하여 한개의 중심국에 수백개 까지의 단말국이 동작하도록 구성된 시스템에 특히 유리한 기억소자의 어드레스 할당에 의한 원격/국지 선택의 채널번호 제공방법과 제어 시스템에 관한 것으로서, 변복조 시스템의 채널번호 변경이나 데이타의 속도 변경등 시스템 전체의 구성을 자주 바꿀 필요가 발생할 경우 원격(Remote)제어로 망관리장치(NMS라 함)에 의해 시스템의 세팅값을 변경하도록 하고 필요에 따라서는 국지(Local)모드로 수동으로 시스템의 세팅값을 변경하도록 함으로서 시스템의 파라미터 변경을 쉽게 할뿐만 아니라, 정전과 같은 비상사태의 발생에 대비하여 망관리장치에서 보내온 라미터값들을 기억장치의 특정 어드레스에 할당하도록 하고 비상사태 종료후 이 특정 어드레스의 내용을 사용함으로써 원 상태로 북구하기 쉬운 효과가 있다.
Abstract:
A testing circuit of a convolution encoder/Viterbi decoder by using a loopback control circuit is disclosed. In the circuit, a second loopback control means(11) selects one of first transmitting signals or loopback signals according to a second external loopback control signal. A first signal generator(12) generates a transmission start/end output signal. An encoding section(16) encodes data according to a clock and outputs encoded data. A first loopback control means(41) selects one of input signals or second transmitting signals according to a first external loopback control signal. A second signal generator(42) generates a receiving start/end output signal. An encoding symbol formatting means(43) receives the input signals and converts them into decoding data. A data vagueness feature solving means(44) solves a phase vagueness of data. A decoding means(45) decodes data.
Abstract:
A data ambiguity resolver for burst mode communication is disclosed. The data ambiguity resolver for burst mode communication comprises: a first means(21) for determining whether the data ambiguity shall be resolved by external control or by internal control; a second means(22) for determining which way of delaying, inverting, or switching shall be used to resolve the ambiguity of the received data; and a third means for outputting the resolved data result to the external circuit. Thereby, the data ambiguity resolver for burst mode communication may improve the efficiency of communication and simplify a system.