Abstract:
PURPOSE: A cross flow parallel processing method and a system thereof are provided to generate a data flow in a multiprocessor and assign a sequence to the data flow in order to process the data flows in parallel while maximizing the parallel processing ration. CONSTITUTION: A parser and time-dependent flow recognition driver(110) generates a hash value for input data and creates a data flow having the hash value. A scheduler(120) assigns the data flow to an available processor based on the hash value. A multiprocessor arranger(130) includes the processor. The parser and time-dependent flow recognition driver assigns the sequence to the data flow.
Abstract:
PURPOSE: A method and a system thereof are provided to offer perfect connectivity between nodes when an obstacle is generated in a shared link and one local link in an interconnected Ethernet ring network. CONSTITUTION: A first Ethernet ring protection controller(240) outputs the status information of a first Ethernet ring including a first port management part(210) and a second port management part(220). A second Ethernet ring protective control part(250) outputs the status information of a second Ethernet ring including the second port management part and a third port management part(230). According to the status information of each Ethernet ring, a Ethernet ring priority determiner(270) decides the protection switching priority of the Ethernet ring.
Abstract:
위상 고정 검출 장치가 개시된다. 이 장치는 제어 신호에 응답하여, 기준 신호를 지연시켜 지연 기준 신호를 생성하는 가변지연부; 상기 지연 기준 신호와 궤환 신호 간의 위상을 비교하여, 상기 지연 기준 신호가 상기 궤환 신호보다 소정 임계치 이상 위상이 앞선다는 정보 및 상기 궤환 신호가 상기 지연 기준 신호보다 상기 소정 임계치 이상 위상이 앞선다는 정보를 포함하는 상기 제어 신호를 생성하는 제어신호 생성부; 및 상기 제어 신호를 기초로 위상 고정 여부를 검출하는 위상고정여부 검출부를 포함한다. 본 발명에 따르면, 위상 동기 회로의 기준 신호와 궤환 신호를 입력받아 위상 고정 상태를 검출함에 있어서, 상기 두 신호의 위상 오차의 크기에 관계없이 정밀하게 검출할 수 있다.
Abstract:
본 발명은 서비스 품질 보장형 스위치드 라우터 시스템을 개시한다. 본 발명에 의하면, 10개 포트의 1기가비트 이더넷 또는 10개 포트의 m 기가비트 이더넷의 라인 인터페이스를 통해 선택적으로 수신한 인터넷 프로토콜(Internet Protocol) 또는 멀티 프로토콜 레이블 스위치(Multi-Protocol Label Switch) 패킷을 애플리케이션별로 플로우 기반 프로세싱하는 제1 및 제2 라인 처리부 및 제1 및 제2 라인 처리부의 부팅 프로세스 및 소프트웨어 로드 데이터를 다운로드하며, 제1 및 제2 라인 처리부로부터 관리 정보를 취합하여 알람, 로그, 통계, 성능 모니터링을 포함하는 시스템 관리를 하며, 시스템을 관리할 수 있는 외부 인터페이스를 제공하는 응용처리부를 포함하여, 20 Gbps 전이중 방식(Full-duplex)으로 선속 스위칭 및 라우팅을 제공하여 출력하여, 비동기전송방식의 서비스 품질과 인터넷 프로토콜의 확장성 및 보편성을 결합시킨 플로우 단위 전송 방식으로 플로우 기반 패킷 분류, 지능적인 폭주 제어를 제공할 수 있어 광대역 통합망(Broadband Convergence Network) 구축시 기존의 인터넷 액세스 망을 변경하지 않고도 서비스 품질 보장형(QoS Guaranteed)의 네트워크를 구축할 수 있는 이점을 제공한다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 심볼간 간섭에 의한 타이밍 마진의 감소를 보상하는 데이터 수신 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 대역 제한된 전송 선로를 통과하여 입력되는 데이터 신호에 존재하는 심볼간 간섭(ISI : Inter-Symbol Interference) 정도에 따라 입력 데이터의 논리값을 결정하기 위한 기준 레벨을 조정하여 데이터를 판별하도록 함으로써, 심볼간 간섭에 의한 타이밍 마진의 감소를 보상하여 오류 없이 데이터를 수신하기 위한 데이터 수신 장치 및 그 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 데이터 수신 장치에 있어서, 입력되는 데이터 신호의 레벨을 감시하거나 외부의 제어 명령에 따라 다수의 기준 레벨을 발생시키기 위한 기준 레벨 발생 수단; 입력 데이터와 상기 기준 레벨 발생 수단으로부터 전달받은 다수의 기준 레벨을 각각 비교하여 다수의 입력 데이터의 논리값을 결정하기 위한 비교 수단; 선택 제어 신호에 따라 상기 비교 수단으로부터의 다수의 입력 데이터의 논리값들 중 하나를 유효 논리값으로 선택하기 위한 선택 수단; 및 상기 선택 수단으로부터의 유효 논리값을 감시하여 그에 따른 선택 제어 신호를 상기 선택 수단으로 전송하여 유효 논리값 선택 과정을 제어하기 위한 선택 제어 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 데이터 수신 장치 등에 이용됨. 데이터 수신, 기준 레벨 조정, 논리값 결정, 선택 제어, 패턴 검사, 심볼간 간섭에 의한 타이밍 마진의 감소 보상
Abstract:
본 발명은 클럭 신호의 연속성을 보장하는 클럭 신호 선택 장치 및 방법에 관한 것으로, 적어도 두 개 이상의 클럭 신호들의 위상을 지속적으로 제어하여 클럭 신호들의 위상을 항상 일치시켜준다. 그 결과, 액티브 클럭 신호와 스탠바이 클럭 신호 간에 주파수가 서로 다른 경우에도 절체시 출력 클럭 신호의 연속성이 유지되어, 안정된 클럭 신호를 제공할 수 있게 된다.
Abstract:
본 발명은 클럭 신호의 연속성을 보장하는 클럭 신호 선택 장치 및 방법에 관한 것으로, 적어도 두 개 이상의 클럭 신호들의 위상을 지속적으로 제어하여 클럭 신호들의 위상을 항상 일치시켜준다. 그 결과, 액티브 클럭 신호와 스탠바이 클럭 신호 간에 주파수가 서로 다른 경우에도 절체시 출력 클럭 신호의 연속성이 유지되어, 안정된 클럭 신호를 제공할 수 있게 된다.
Abstract:
PURPOSE: A differential charge pump circuit having a current leakage blocking function is provided which blocks leakage current path of a loop filter using a self-bias technique to improve the performance of a phase locked loop. CONSTITUTION: A differential charge pump circuit having a current leakage blocking function includes a pair of NMOS switching elements(309,312) for receiving input signals, a pair of PMOS switching elements(305,308) for receiving differential input signals, and a pair of NMOS switching elements(310,311) and PMOS switching elements(306,307) constructing a cross-coupled drain structure. The circuit further has a loop filter(320) for generating an output signal, and current imaging devices (330,340,350,360) for receiving the output signal. The current imaging devices are horizontally symmetrically located in order to control the magnitude of charge and discharge current of the switching elements.
Abstract:
PURPOSE: A charging pump operated in high speed is provided to solve a contradictory problem of operation velocity and leakage current generated from a charging pump circuit by installing an anti-leakage circuit and a feedback circuit. CONSTITUTION: Simple structured anti-leakage circuits(232,233) are installed between a high charging pump circuit(200) and a differential loop filter(220). A leakage current take place in a differential mode due to current variations of a current driving source as output voltage variations of the differential loop filter(220) varies. A feedback circuit is installed to prevent the leakage current. The differential loop filter(220) and the charging pump circuit are connected during charging or pumping, and separated during hold. So, the leakage current does not take place even if operated in high speed. The charging and pumping of the differential loop filter(220) are controlled by up/down signals. The differential leakage current can be completely interrupted in the hold mode.