초고속 무선전송 시스템의 단말 장치
    81.
    发明公开
    초고속 무선전송 시스템의 단말 장치 有权
    高速无线电传输系统的终端设备

    公开(公告)号:KR1020100119115A

    公开(公告)日:2010-11-09

    申请号:KR1020090038065

    申请日:2009-04-30

    CPC classification number: H04B1/0028 H04L25/02

    Abstract: PURPOSE: A terminal device of a high speed radio transmitting system is provided to optimize a NeMA(New Mobile Access System) system for IMT-advanced mobile communication, thereby transceiving information at a faster speed than HSPA(High Speed Packet Access). CONSTITUTION: A process unit(121) transmits and receives information by an L3 terminal(110) and a gigabit ethernet port. A baseband modem unit(123) modulates or demodulates information that the process unit receives using 64 QAM(Quadrature Amplitude modulation) into a digital signal. A frequency conversion unit(125) converts the digital signal into an analog signal of 20MHz bandwidth. The frequency conversion unit transmits the analog signal by a plurality of multiple antennas.

    Abstract translation: 目的:提供高速无线电发射系统的终端设备,以优化用于IMT高级移动通信的NeMA(新移动接入系统)系统,从而以比HSPA(高速分组接入)更快的速度收发信息。 构成:处理单元(121)通过L3终端(110)和千兆以太网端口发送和接收信息。 基带调制解调器单元(123)使用64QAM(正交幅度调制)将处理单元接收的信息调制或解调成数字信号。 变频单元(125)将数字信号转换为20MHz带宽的模拟信号。 变频单元通过多个多个天线发送模拟信号。

    디지털 통신 시스템에서의 자동 이득 제어 방법
    82.
    发明公开
    디지털 통신 시스템에서의 자동 이득 제어 방법 失效
    数字通信系统中自动增益控制的方法

    公开(公告)号:KR1020100072773A

    公开(公告)日:2010-07-01

    申请号:KR1020080131280

    申请日:2008-12-22

    CPC classification number: H03G3/3089

    Abstract: PURPOSE: An automatic gain control method at a digital communication system is provided to keep enhanced bit resolution by operating each antenna according to calculated each gain value. CONSTITUTION: A prevarication figure examination unit(301) examines the prevarication figure of two on the receiving data signal. The prevarication figure examination unit examines the prevarication figure of the signal itself and prevarication figure of the signal envelope. A condition inspection unit(302) presently inspects the state of the gain value of AGC by using the prevarication figure of the signal radiated from the prevarication figure examination unit and prevarication figure of the signal envelope. A gain value control unit(303) finally presently controls the gain value according to the decision result of the state of the current gain value above statement.

    Abstract translation: 目的:提供数字通信系统的自动增益控制方法,以通过根据计算出的每个增益值操作每个天线来保持增强的位分辨率。 规定:推测图检查单位(301)检查接收数据信号上两个的推定图。 推测图检查单位检查信号本身的推导图和信号包络的推导图。 条件检查单元(302)目前通过使用从伪装图检查单元辐射的信号的推定图和信号包络的推定图来检查AGC的增益值的状态。 增益值控制单元(303)最终根据上述当前增益值的状态的判定结果控制增益值。

    디레이트 매칭하는 방법 및 그 장치
    83.
    发明公开
    디레이트 매칭하는 방법 및 그 장치 无效
    方法和设备进行脱轨匹配

    公开(公告)号:KR1020100071490A

    公开(公告)日:2010-06-29

    申请号:KR1020080130225

    申请日:2008-12-19

    CPC classification number: H04L1/0052 H04L1/0067 H04L1/0071

    Abstract: PURPOSE: A derate-matching method and apparatus are provided to minimize the usage of a memory by simultaneously performing a deinterleaving process and a derate-matching process. CONSTITUTION: A dilate-matching processing unit(323) dilate-matches data using a dilate-matching parameter. A deinterleaving processer(324) calculates a deinterleaving location, which corresponds to the location of each row of the data, using a deinterleaving pattern. A data output buffer(327) stores the derate-matched data in a memory address value, which corresponds to the deinterleaving location. The data output buffer outputs the derate-matched data based on the order of memory addresses. A derate-matching parameter calculator calculates the derate-matching parameter.

    Abstract translation: 目的:提供降额匹配方法和装置,以通过同时执行解交织处理和降额匹配过程来最小化存储器的使用。 构成:扩张匹配处理单元(323)使用扩张匹配参数扩展 - 匹配数据。 解交织处理器(324)使用解交织模式来计算对应于数据的每一行的位置的解交织位置。 数据输出缓冲器(327)将降额匹配数据存储在对应于解交织位置的存储器地址值中。 数据输出缓冲器根据存储器地址的顺序输出降额匹配数据。 降额匹配参数计算器计算降额匹配参数。

    병렬 디코더 구조를 위한 송신 장치 및 이를 이용한 데이터통신 방법
    84.
    发明公开
    병렬 디코더 구조를 위한 송신 장치 및 이를 이용한 데이터통신 방법 失效
    用于并行解码器结构的发送对象和使用该数据通信的数据通信的方法

    公开(公告)号:KR1020100065647A

    公开(公告)日:2010-06-17

    申请号:KR1020080124075

    申请日:2008-12-08

    Abstract: PURPOSE: A transmission device including a parallel composed encoder and a communication method using the same are provided to proportionally reduce data decoding time in proportion to a parallel composed decoder. CONSTITUTION: An encoder block(110) comprises plural encoders(EC1~ECn) which encode source information corresponding to one code word. A data arrangement unit(130) combines encoding data outputted from each encoder according to a preset combination mode. The data arrangement unit arranges the encoding data combined by the preset combination mode. A modulator(150) modulates the arranged encoding data. A collect pattern determining unit collects the encoding data.

    Abstract translation: 目的:提供包括并行组合编码器和使用其的通信方法的发送装置,以与并行编译解码器成比例地成比例地减少数据解码时间。 构成:编码器块(110)包括编码与一个码字对应的源信息的多个编码器(EC1〜ECn)。 数据排列单元(130)根据预设组合模式组合从每个编码器输出的编码数据。 数据排列单元将通过预设组合模式组合的编码数据进行排列。 调制器(150)调制排列的编码数据。 收集图案确定单元收集编码数据。

    터보 디코더 및 터보 디코딩 방법
    85.
    发明公开
    터보 디코더 및 터보 디코딩 방법 无效
    涡轮解码器和涡轮解码方法

    公开(公告)号:KR1020100058184A

    公开(公告)日:2010-06-03

    申请号:KR1020080116909

    申请日:2008-11-24

    CPC classification number: H03M13/2963 H03M13/6502 H03M13/6561

    Abstract: PURPOSE: A turbo decoder and a turbo decoding method are provided to improve the processing speed of the whole CODEC system by reducing the delay time of the delay time between the code block and the turbo decoding itself. CONSTITUTION: Sub block division parts(210, 310) divide the turbo-coded code block into the sub block of m. Turbo engines of m turbo-decode each sub block. Sub turbo-sub block synapses(230, 330) output the turbo-decoded code block. A memory(400) stores the turbo-coded transport block encoded turbo. A code block division part(101) divides the transport block stored in the memory into a plurality of code blocks.

    Abstract translation: 目的:提供turbo解码器和turbo解码方法,通过减少代码块和turbo解码本身之间的延迟时间的延迟时间来提高整个CODEC系统的处理速度。 构成:子块分割部分(210,310)将turbo编码的码块划分成m的子块。 涡轮增压发动机对每个子块进行turbo解码。 子turbo子块突触(230,330)输出turbo解码码块。 存储器(400)存储turbo编码的传输块编码的turbo。 代码块分割部分(101)将存储在存储器中的传输块划分成多个代码块。

    이동국의 자동 수신 이득 제어 방법 및 장치
    86.
    发明授权
    이동국의 자동 수신 이득 제어 방법 및 장치 有权
    移动台接收自动增益控制数据的方法和装置

    公开(公告)号:KR100943765B1

    公开(公告)日:2010-02-23

    申请号:KR1020070127785

    申请日:2007-12-10

    CPC classification number: H03G3/3068 H03G3/3078

    Abstract: 발명은 이동국의 자동 수신 이득 제어 방법 및 장치에 관한 것이다.
    본 발명은 이동국의 수신 이득을 제어함에 있어서, 기지국과 동기를 확보하지 않은 상태에서는 비동기식 자동 이득 제어 방식을 사용하고, 기지국과 동기를 확보한 상태에서는 동기식 자동 이득 제어 방식을 사용하도록 한다. 이에 따라 자동 이득 제어 방식을 복합적으로 운용할 수 있다.
    또한, 본 발명은 이동국에서 동기식 자동 이득 제어 방식을 사용하는 경우, 기지국으로부터 지정된 시간에 항상 전송되는 신호를 이용함으로써 자동 이득 제어에서 변경되는 이득의 변화 정도를 줄일 수 있다. 따라서 수신 이득의 제어를 효율적으로 할 수 있다.
    자동 이득 제어, OFDM, 하향링크 레퍼런스 신호, 이동국

    채널 디코딩 장치
    87.
    发明授权
    채널 디코딩 장치 有权
    通道解码设备

    公开(公告)号:KR100926567B1

    公开(公告)日:2009-11-12

    申请号:KR1020070131020

    申请日:2007-12-14

    Abstract: 본 발명은 이동통신 단말기의 제어 채널 디코딩 장치에 관한 것으로, 기지국으로부터 수신되는 신호 중 검출된 적어도 하나의 제어 채널 데이터를 각 제어 채널 종류별로 디코딩 처리하도록 각각 출력하는 수신부, 검출된 적어도 하나의 제어 채널 데이터 중 제어 정보 채널 데이터를 비트 개수에 대응하여 디코딩하는 제어 정보 채널 디코딩부, 검출된 적어도 하나의 제어 채널 데이터 중 하향 링크 제어 채널 데이터를 비트 개수에 대응하는 데이터 블록을 이용하여 디코딩하는 하향 링크 제어 채널 디코딩부, 검출된 적어도 하나의 제어 채널 데이터 중 피드백 채널 데이터를 비트 반복 정보에 대응하여 디코딩하는 피드백 채널 디코딩부 및 검출된 적어도 하나의 제어 채널 데이터 중 전송 전력 제어 채널 데이터를 인코딩 시퀀스에 대응하여 디코딩하는 전송 전력 제어 채널 디코딩부를 포함한다.
    LTE, 제어 채널, 디코딩

    이산 푸리에 변환 장치 및 방법
    88.
    发明授权
    이산 푸리에 변환 장치 및 방법 有权
    离散傅立叶变换的装置和方法

    公开(公告)号:KR100918118B1

    公开(公告)日:2009-09-22

    申请号:KR1020070132632

    申请日:2007-12-17

    Abstract: 이산 푸리에 변환 장치는 복수의 인자를 포함하는 시퀀스를 수신하고, 복수의 인자에 대해 제1 기수인 경우의 푸리에 변환을 이용하는 제1 연산을 복수회 반복 수행하여 복수의 심볼을 포함하는 제1 연산 신호를 생성한 후, 제1 연산 신호에 포함된 복수의 심볼에 대해 제2 기수인 경우의 푸리에 변환을 이용하는 제2 연산을 복수회 반복 수행하여 복수의 심볼을 포함하는 푸리에 변환 신호를 생성한다. 이를 통해 이산 푸리에 변환에 따른 지연시간을 줄일 수 있다.
    DFT, LTE, 랜덤 액세스 프리앰블

    이동국의 자동 수신 이득 제어 방법 및 장치
    89.
    发明公开
    이동국의 자동 수신 이득 제어 방법 및 장치 有权
    移动站接收自动增益控制数据的方法和装置

    公开(公告)号:KR1020090060841A

    公开(公告)日:2009-06-15

    申请号:KR1020070127785

    申请日:2007-12-10

    CPC classification number: H03G3/3068 H03G3/3078 H04B1/10 H04B7/26

    Abstract: A method and an apparatus for automatically controlling a receiving gain of a mobile station in a mobile station are provided to differently apply an automatic gain control method according to whether to obtain sync with a base station, thereby controlling a receiving gain of the mobile station. An analog processor(100) converts a radio frequency signal, a gain and low-noise amplification control feedback signal into a digital signal. A synchronization signal generator(300) outputs a synchronizing signal by receiving the digital signal. A receiving gain controller(200) selects a signal to be used in power calculation in the digital signal to calculated receiving power. The receiving gain controller outputs the gain and low-noise amplification control feedback signal by using the receiving power.

    Abstract translation: 提供一种用于在移动台中自动控制移动台的接收增益的方法和装置,以不同地应用根据是否获得与基站同步的自动增益控制方法,从而控制移动台的接收增益。 模拟处理器(100)将射频信号,增益和低噪声放大控制反馈信号转换为数字信号。 同步信号发生器(300)通过接收数字信号来输出同步信号。 接收增益控制器(200)在数字信号中选择要用于功率计算的信号以计算接收功率。 接收增益控制器通过使用接收功率输出增益和低噪声放大控制反馈信号。

    직교 주파수 분할 다중 액세스 시스템에서의 다중 안테나동기화 획득 장치 및 방법
    90.
    发明公开
    직교 주파수 분할 다중 액세스 시스템에서의 다중 안테나동기화 획득 장치 및 방법 无效
    正交频分多址访问系统中多天线用户设备同步的方法与装置

    公开(公告)号:KR1020080052144A

    公开(公告)日:2008-06-11

    申请号:KR1020070031690

    申请日:2007-03-30

    CPC classification number: H04L27/2669 H04L7/10 H04L27/2695 H04W56/0035

    Abstract: A method and an apparatus for acquiring synchronization of a multi-antenna in an orthogonal frequency division multiple access system are provided to obtain initial synchronization in a terminal having the multi-antenna by searching symbol timing from signals inputted from a terminal to the multi-antenna. An apparatus for acquiring synchronization of a multi-antenna in an orthogonal frequency division multiple access system comprises a signal combiner, an initial symbol timing estimator, a frame detector, a frequency offset estimator, and a timing synchronizer. The signal combiner combines each signal inputted to the multi-antenna. The initial symbol timing estimator estimates initial symbol timing and a fractional multiplicative frequency offset using the combined signal. The frame detector detects a frame starting point based on the estimated value. The frequency offset estimator estimates a frequency offset based on the frame starting point. The timing synchronizer searches symbol timing by compensating the frequency offset.

    Abstract translation: 提供了一种用于在正交频分多址系统中获取多天线同步的方法和装置,用于通过从从终端输入到多天线的信号中搜索符号定时,在具有多天线的终端中获得初始同步 。 一种用于在正交频分多址系统中获取多天线同步的装置包括信号组合器,初始符号定时估计器,帧检测器,频率偏移估计器和定时同步器。 信号组合器组合输入到多天线的每个信号。 初始符号定时估计器使用组合信号估计初始符号定时和分数乘法频率偏移。 帧检测器基于估计值检测帧起始点。 频率偏移估计器基于帧起始点估计频率偏移。 定时同步器通过补偿频偏来搜索符号定时。

Patent Agency Ranking