-
公开(公告)号:KR1020090127464A
公开(公告)日:2009-12-14
申请号:KR1020080053458
申请日:2008-06-09
Applicant: (주)에프씨아이
CPC classification number: H03H11/1291 , H03H7/24 , H03H11/0472 , H04B1/06
Abstract: PURPOSE: A variable resistance array and a channel selection filter are provided to expand a desired bandwidth and gain freely by implementing a resistance which is increased by same ratio with the resistors as many as the same number. CONSTITUTION: In a device, a first resistor array is composed of M resistors which are serially connected. Total resistance of the resistances which are serially connected of the first resistor array is same as a basic resistor(Ru). A second resistor array is composed of M resistors which are serially connected. Total resistance of the resistors serially connected in a second resistor array is double of the total resistance of the first resistor array. The N resistor array is composed of M resistors which are serially connected. The total resistance of the resistors serially connected at the N resistor array is double of the total resistance value of the resistor array. A plurality of switches(SW00~SW24) has one side connected to a common node of resistors which are connected in series and the other side which is connected in common.
Abstract translation: 目的:提供可变电阻阵列和通道选择滤波器,以通过实现与多个相同数量的电阻器增加相同比例的电阻来扩展期望的带宽和自由获得。 构成:在器件中,第一个电阻阵列由串联连接的M个电阻组成。 与第一电阻阵列串联连接的电阻的总电阻与基本电阻(Ru)相同。 第二电阻阵列由串联连接的M个电阻组成。 在第二电阻阵列中串联连接的电阻器的总电阻是第一电阻器阵列的总电阻的两倍。 N电阻阵列由串联连接的M个电阻组成。 在N电阻阵列处串联连接的电阻器的总电阻是电阻阵列总电阻值的两倍。 多个开关(SW00〜SW24)具有连接到串联的电阻器的公共节点和共同连接的另一侧的一侧。
-
公开(公告)号:KR1020090087990A
公开(公告)日:2009-08-19
申请号:KR1020080013267
申请日:2008-02-14
Applicant: (주)에프씨아이
IPC: H04B1/06
CPC classification number: H03G3/3068
Abstract: A receiver having a current controller for reducing the current consumption through GBW optimization is provided to supply only the current, which is capable of realizing the GBW optimized for each gain by a gain control signal of a variable gain amplifier according to the amplitude of an input signal, to the variable gain amplifier. An IF AGC(Intermediate Frequency Automatic Gain Control) information receiver(710) is connected to an IF AGC to receive a gain control signal which is automatically controlled according to an input signal of a PGA(Programmable Gain Amplifier). A GBW(Gain-Bandwidth Product) mapping unit(720) optimizes the GBW of an OP AMP(Operational Amplifier) forming the PGA based on the received IF AGC information. A reference current controller(730) supplies a reference current which is suitable for the optimized GBW to the PGA.
Abstract translation: 提供具有用于通过GBW优化来降低电流消耗的电流控制器的接收器,以仅供给能够根据输入的幅度的可变增益放大器的增益控制信号实现针对每个增益优化的GBW的电流 信号到可变增益放大器。 IF AGC(中频自动增益控制)信息接收器(710)连接到IF AGC以接收根据PGA(可编程增益放大器)的输入信号自动控制的增益控制信号。 基于收到的IF AGC信息,GBW(增益带宽乘积)映射单元(720)优化构成PGA的OP AMP(运算放大器)的GBW。 参考电流控制器(730)将适合于优化的GBW的参考电流提供给PGA。
-
公开(公告)号:KR101078324B1
公开(公告)日:2011-10-31
申请号:KR1020090104233
申请日:2009-10-30
Applicant: (주)에프씨아이
CPC classification number: H04B1/30 , H03H11/12 , H04L25/063
Abstract: 본발명은컴플렉스필터를적용하는통신회로에있어서셀프믹싱시발생되는 DC 오프셋을제거하기위한컴플렉스필터의 DC 오프셋제거회로에관한것으로, 종래의일반적인통신회로에서컴플렉스필터대신에사용되는통상의필터에서는 DC 오스셋을제거하기위한 DC피드백회로를적용하는데, 컴플렉스필터를사용하게되면, 컴플렉스필터내부의위상쉬프트에의해서입력단에피드백되는신호가위상차가발생되어 DC오프셋을제거하지못한다. 이러한문제점을해결하기위하여본 발명에서는컴플렉스필터를적용하는통신회로에서믹서의셀프믹싱시발생되는 DC오프셋을제거하기위한 DC 오프셋제거회로에있어서, 컴플렉스필터의출력을입력받아쉬프트된주파수를보상하여위상보상을하는위상보상부와; 상기위상보상부에서위상이보상된컴플렉스필터의출력의위상을반전시켜컴플렉스필터의입력단으로피드백시키는 DC피드백부를포함하여구성됨을특징으로한다.
-
公开(公告)号:KR1020110047555A
公开(公告)日:2011-05-09
申请号:KR1020090104233
申请日:2009-10-30
Applicant: (주)에프씨아이
CPC classification number: H04B1/30 , H03H11/12 , H04L25/063
Abstract: PURPOSE: A DC offset cancellation circuit for a complex filter is provided to eliminate DC offset by compensating a phase as much as a frequency shifted from the complex filter. CONSTITUTION: A first filter(110) generates a first output and a second output by filtering a first input and a second input outputted from a mixer circuit. A second filter(120) generates a third output and a fourth output by filtering a third input and a fourth input outputted from the mixer circuit. A frequency shift part(130) feeds back the output of the first filter to an input terminal of the second filter through the frequency shift resistance. The frequency shift part feeds back the output of the second filter to an input terminal of the first filter through the respective frequency shift resistance. The output of the complex filter is fed back through a DC feedback unit.
Abstract translation: 目的:提供一种用于复数滤波器的DC偏移消除电路,以通过补偿从复合滤波器移位的频率的相位来消除DC偏移。 构成:第一滤波器(110)通过对从混频器电路输出的第一输入和第二输入进行滤波来产生第一输出和第二输出。 第二滤波器(120)通过对从混频器电路输出的第三输入和第四输入进行滤波来产生第三输出和第四输出。 频移部分(130)通过频移电阻将第一滤波器的输出反馈到第二滤波器的输入端。 频移部件通过相应的变频阻抗将第二滤波器的输出反馈到第一滤波器的输入端。 复合滤波器的输出通过DC反馈单元反馈。
-
公开(公告)号:KR100952665B1
公开(公告)日:2010-04-13
申请号:KR1020080053458
申请日:2008-06-09
Applicant: (주)에프씨아이
CPC classification number: H03H11/1291 , H03H7/24
Abstract: 본 발명은 스위치와 복수 개의 직렬로 연결된 저항을 이용하여 필요한 저항 값을 선택하여 결정할 수 있는 가변 레지스턴스 어레이 및 상기 가변 레지스턴스 어레이를 사용하는 채널선택필터를 개시한다. 상기 가변 레지스턴스 어레이는, 기본저항, 제1저항 어레이, 제2저항 어레이, 제N저항 어레이 및 복수 개의 스위치를 구비한다. 상기 제1저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬 연결된 저항들의 총 저항값은 상기 기본저항값과 같다. 상기 제2저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 상기 제1저항 어레이의 총 저항값의 2배이다. 상기 제N저항 어레이는 직렬로 연결된 M개의 저항들로 이루어지며, 직렬로 연결된 저항들의 총 저항값은 제(N-1, N은 정수) 저항 어레이의 총 저항값의 2배이다. 여기서 상기 기본저항, 상기 제1저항 어레이, 상기 제2저항 어레이 내지 상기 제N저항 어레이는 서로 직렬로 연결되고, 상기 복수 개의 스위치는 상기 직렬로 연결된 저항들의 공통 노드에 일 단자가 각각 연결되고 다른 일 단자는 공통으로 연결되며 가변저항 제어신호에 각각 응답하여 스위칭 한다.
가변저항, 레지스턴스, 어레이-
公开(公告)号:KR101783459B1
公开(公告)日:2017-10-24
申请号:KR1020160046406
申请日:2016-04-15
Applicant: (주)에프씨아이
Inventor: 정성헌
CPC classification number: H03G3/3052 , H03F3/19 , H03F3/45475 , H03F3/45973 , H03F2200/294 , H03F2203/45521 , H03G3/001 , H03G3/3068 , H03G2201/202 , H03G2201/40
Abstract: 본실시예는 DC 오프셋제거회로를개시한다. 본실시예에따른 DC 오프셋제거회로는 DCFB 대역(DC Feedback Bandwidth)을가변하는 DC 피드백부를구비하고, DC 드룹에러를저감하기위하여고대역에서중대역또는중대역에서저대역으로변환할때, 지연시간(Delay Time)을두어안정적으로 DC 오프셋을제거한다.
Abstract translation: 该实施例公开了一种DC偏移消除电路。 直流偏移在带或从高频段的频带的顺序,包括一个DC反馈的变化根据该实施例去除电路被转换到低频带落入DCFB带(DC反馈带宽),并减少DC下垂误差,延迟 (延迟时间),以稳定地消除直流偏移。
-
公开(公告)号:KR100966767B1
公开(公告)日:2010-06-29
申请号:KR1020080013267
申请日:2008-02-14
Applicant: (주)에프씨아이
IPC: H04B1/06
CPC classification number: H03G3/3068
Abstract: 본 발명은 통신시스템의 수신기에 관한 것으로, 더욱 상세하게는 가변이득증폭기(PGA)에 구비된 OP AMP(Operational Amplifier)에 공급되는 전류를 자동이득제어기에서 자동으로 제어되는 가변이득증폭기의 이득에 따라 상이하게 조절하여 OP AMP의 GBW(Gain-Bandwidth Product)를 최적화함으로써 전력소모를 최소화할 수 있게 한 전류조절부가 구비된 수신기에 관한 것이다.
수신기, 가변이득증폭기, 중간주파수 자동이득제어기, GBW-
公开(公告)号:KR1020090127463A
公开(公告)日:2009-12-14
申请号:KR1020080053457
申请日:2008-06-09
Applicant: (주)에프씨아이
IPC: G05F1/56
CPC classification number: G05F3/30
Abstract: PURPOSE: A band gap reference voltage generator is provided to generate a band gap reference voltage with a temperature coefficient of 0 and a voltage level below 1V by controlling a resistor value properly even through the band gap reference voltage generator operates in the supply power with a low voltage level. CONSTITUTION: A temperature corresponding voltage generation circuit(510) generates a first voltage and a second voltage. The first voltage generates the current component increasing according as the temperature rises. The second voltage generates the current component decreasing according as the temperature falls. A voltage level optimization circuit(520) generates a third voltage to optimize the voltage level of the second voltage. A reference voltage generation circuit(530) generates the reference voltage with the constant voltage level regardless of the change of the temperature in response to the first voltage and the third voltage.
Abstract translation: 目的:提供带隙参考电压发生器,通过即使通过带隙参考电压发生器在电源中工作,通过适当地控制电阻值来产生温度系数为0和电压电平低于1V的带隙基准电压 低电压电平。 构成:温度对应电压产生电路(510)产生第一电压和第二电压。 第一电压根据温度升高产生电流分量增加。 第二电压根据温度下降产生电流分量。 电压电平优化电路(520)产生第三电压以优化第二电压的电压电平。 参考电压产生电路(530)响应于第一电压和第三电压而产生具有恒定电压电平的参考电压,而不管温度的变化。
-
公开(公告)号:KR101886774B1
公开(公告)日:2018-08-09
申请号:KR1020160175621
申请日:2016-12-21
Applicant: (주)에프씨아이
CPC classification number: H04B1/02 , H04B1/0475 , H04B2001/0408 , H04B2001/0491
Abstract: 본발명의일 실시예에따르면, 대역통과필터를사용하지않고도이미지주파수를갖는신호를제거할수 있고, 소형화가가능하며하나의집적회로기판상에단일칩으로집적화될수 있는무선통신송신기에관한것이다.
-
公开(公告)号:KR1020180072904A
公开(公告)日:2018-07-02
申请号:KR1020160175621
申请日:2016-12-21
Applicant: (주)에프씨아이
CPC classification number: H04B1/02 , H04B1/0475 , H04B2001/0408 , H04B2001/0491 , H04B15/005
Abstract: 본발명의일 실시예에따르면, 대역통과필터를사용하지않고도이미지주파수를갖는신호를제거할수 있고, 소형화가가능하며하나의집적회로기판상에단일칩으로집적화될수 있는무선통신송신기에관한것이다.
-
-
-
-
-
-
-
-
-