用于执行自动对焦的电子装置和方法

    公开(公告)号:CN115066882B

    公开(公告)日:2025-02-14

    申请号:CN202180012317.5

    申请日:2021-02-04

    Abstract: 根据本文档中公开的实施例的电子装置包括:包括多个像素的图像传感器;AF处理单元;存储器;以及控制单元。包括在所述多个像素中的每个像素包括多个光电二极管和微透镜。所述控制单元向所述AF处理单元提供第一条AF数据和第二条AF数据中的至少一者,并且所述AF处理单元可以基于第一条AF数据执行第一相位自动对焦(PAF)操作或基于第二条AF数据执行第二PAF操作。

    半导体存储器装置和包括半导体存储器装置的存储器系统

    公开(公告)号:CN119274634A

    公开(公告)日:2025-01-07

    申请号:CN202410069770.5

    申请日:2024-01-17

    Abstract: 公开了半导体存储器装置和包括半导体存储器装置的存储器系统。所述半导体存储器装置包括存储器单元阵列、纠错码(ECC)引擎、错误检查和清洗(ECS)电路、行锤击管理电路和刷新控制电路。ECC引擎基于ECC解码的结果生成错误生成信号。ECS电路生成清洗地址并基于错误生成信号输出清洗地址中的至少一个清洗地址作为错误地址。行锤击管理电路将具有第一逻辑电平的错误标志存储在计数单元中,基于错误标志的逻辑电平将计数值与不同参考次数进行比较,并且输出锤击地址。刷新控制电路接收锤击地址并且对物理上邻近于与锤击地址对应的存储器单元行的个或多个牺牲存储器单元行执行锤击刷新操作。

    存储装置、用于存储装置的操作方法和存储控制器

    公开(公告)号:CN116991753A

    公开(公告)日:2023-11-03

    申请号:CN202310484622.5

    申请日:2023-04-28

    Abstract: 提供了存储装置、用于存储装置的操作方法和存储控制器。所述存储装置包括:存储单元阵列;和命令/地址译码器,包括缓冲存储器、被配置为对命令/地址信息进行译码的第一译码逻辑电路和被配置为对地址表进行译码的第二译码逻辑电路。命令/地址译码器被配置为:通过第一译码逻辑电路对从存储控制器接收的第一命令进行译码以获得表同步命令,通过第二译码逻辑电路对自接收到第一命令起预定义时延之后从存储控制器接收到的数据进行译码以获得地址表,将地址表存储在缓冲存储器中,通过第一译码逻辑电路对从存储控制器接收的第二命令进行译码,以获得基于表的命令和与地址表相关联的索引信息,和对与索引信息相对应的地址执行基于表的命令。

    存储装置及其刷新控制方法
    6.
    发明公开

    公开(公告)号:CN119229918A

    公开(公告)日:2024-12-31

    申请号:CN202410807805.0

    申请日:2024-06-21

    Abstract: 根据实施例的存储器装置包括存储器单元阵列、寄存器和刷新控制器,所述存储器单元阵列包括放置在多个行中的多个存储器单元,所述寄存器被配置为存储对应于多个行的行地址和多个行的访问计数,所述刷新控制器被配置为基于存储的行地址和接收到刷新命令确定刷新地址,以及基于刷新地址与先前对目标行执行的刷新相关联并且对应于目标行的行的访问计数达到阈值而改变目标行的刷新周期。

    存储器模块的操作方法、存储器控制器的操作方法

    公开(公告)号:CN115878367A

    公开(公告)日:2023-03-31

    申请号:CN202211115689.3

    申请日:2022-09-14

    Abstract: 提供了一种存储器模块的操作方法和存储器控制器的操作方法,所述存储器控制器被配置为:控制包括多个存储器装置和至少一个纠错码(ECC)装置的存储器模块。所述存储器控制器的操作方法包括:基于读取命令和第一地址,读取包括存储在所述多个存储器装置中的用户数据和存储在所述至少一个ECC装置中的ECC数据的数据集;以及当用户数据的错误未基于ECC数据被纠正时,将不可纠正数据写入存储区域中,存储区域被包括在所述多个存储器装置和所述至少一个ECC装置中的每个中并且与第一地址对应。

    主机、存储器模块以及存储器装置的操作方法

    公开(公告)号:CN115346566A

    公开(公告)日:2022-11-15

    申请号:CN202210030774.3

    申请日:2022-01-12

    Abstract: 本申请涉及主机、存储器模块及存储器装置的操作方法。一种具有多个存储器单元的存储器装置的操作方法,包括在命令/地址输入间隔期间接收包括部分写入使能信号(PWE)和多个掩码信号的部分写入命令。在接收到部分写入命令后,通过数据选通线接收数据选通信号。在数据输入间隔期间通过多个数据线与数据选通信号同步地接收数据。在数据写入间隔期间,响应于部分写入使能信号,基于多个掩码信号将数据的一部分储存在多个存储器单元中。

    用于执行自动对焦的电子装置和方法

    公开(公告)号:CN115066882A

    公开(公告)日:2022-09-16

    申请号:CN202180012317.5

    申请日:2021-02-04

    Abstract: 根据本文档中公开的实施例的电子装置包括:包括多个像素的图像传感器;AF处理单元;存储器;以及控制单元。包括在所述多个像素中的每个像素包括多个光电二极管和微透镜。所述控制单元向所述AF处理单元提供第一条AF数据和第二条AF数据中的至少一者,并且所述AF处理单元可以基于第一条AF数据执行第一相位自动对焦(PAF)操作或基于第二条AF数据执行第二PAF操作。

    自适应均衡器及其方法
    10.
    发明授权

    公开(公告)号:CN1764175B

    公开(公告)日:2010-12-15

    申请号:CN200510113889.5

    申请日:2005-10-21

    Inventor: 金度翰 田贤培

    CPC classification number: H03H17/0294 H04L25/03038 H04L2025/03477

    Abstract: 一种均衡器可包括,根据多个滤波系数对输入数据信号进行滤波,并且输出一输出数据信号;响应于比特选择信号确定滤波系数是否满足条件,并且根据确定的结果输出滤波控制信号;以及产生滤波系数,根据输入数据信号估计信道并且根据估计的结果更新滤波系数。

Patent Agency Ranking