接收器和包括该接收器的半导体存储器装置

    公开(公告)号:CN119181394A

    公开(公告)日:2024-12-24

    申请号:CN202311610656.0

    申请日:2023-11-29

    Inventor: 金晓昌

    Abstract: 提供了一种接收器和半导体存储器装置。接收器中包括判决反馈均衡器。包括其中具有第一多个加法器的第一级和其中具有第二多个加法器的第二级的级联布置的均衡器被配置为:(i)响应于多个选择信号,通过将数据信号的当前值与多个反馈信号相加来生成补偿数据信号,(ii)响应于多个分频选通信号,通过对补偿数据信号的比特进行采样来生成包括判决值的采样信号,以及(iii)响应于多个权重、采样信号以及采样信号的至少一个延迟版本来生成反馈信号。

    包括反馈电路的比较器电路
    2.
    发明公开

    公开(公告)号:CN117060898A

    公开(公告)日:2023-11-14

    申请号:CN202310165862.9

    申请日:2023-02-24

    Inventor: 金晓昌

    Abstract: 提供了一种包括反馈电路的比较器电路。比较器电路包括:输入电路、第一反相放大电路和第二反相放大电路、第一耦合电路和第二耦合电路、以及反馈电路,输入电路基于正输入电压和负输入电压生成放大输入信号,第一反相放大电路在采样时段期间基于放大输入信号生成中间放大信号,第二反相放大电路在采样时段期间基于中间放大信号生成比较结果信号,第一耦合电路连接在输入电路和第一反相放大电路的输入节点之间,第二耦合电路连接在第一反相放大电路和第二反相放大电路之间,反馈电路在采样时段期间,基于比较结果信号,以与电源电压或接地电压对应的轨到轨电压放大第一反相放大电路的输入节点。

    差分斩波比较器和存储器装置
    3.
    发明公开

    公开(公告)号:CN118740120A

    公开(公告)日:2024-10-01

    申请号:CN202410266521.5

    申请日:2024-03-08

    Inventor: 金晓昌

    Abstract: 公开差分斩波比较器和存储器装置,所述差分斩波比较器包括:输入端子电路,接收第一输入信号和第二输入信号,并且选择性地将第一输入信号和第二输入信号切换到中间电路点;至少一个斩波器电路,通过对在中间电路点处的第一输入信号与第二输入信号之间的差进行放大来生成第一放大信号和第二放大信号;比较电路,将第一放大信号与第二放大信号进行比较,将比较结果数字化,并且输出处于逻辑电平的数字信号;以及补偿电路,使第一放大信号和第二放大信号抵消,从而去除在输入端子电路中感应的回踢噪声。本公开的差分斩波比较器可缩短建立时间,并且可以以高速进行操作。

    采用多相时钟的存储器设备系统和方法

    公开(公告)号:CN117037868A

    公开(公告)日:2023-11-10

    申请号:CN202310518496.0

    申请日:2023-05-09

    Inventor: 金晓昌 俞昌植

    Abstract: 一种存储器包括:DC转换电路,被配置为接收具有第一脉冲的第一边沿触发相位信号、以及具有第二脉冲的第二边沿触发相位信号,每个第一脉冲从多相时钟的第一相位信号的上升沿延伸到多相时钟的第二相位信号的稍后的上升沿,每个第二脉冲从第二相位信号的上升沿延伸到第一相位信号的稍后的上升沿,并且输出与第一边沿触发相位信号相对应的第一电压和与第二边沿触发相位信号相对应的第二电压;比较器,被配置为将第一电压与第二电压进行比较;控制逻辑,被配置为生成与来自比较器的输出值相对应的控制码;以及延迟单元,被配置为根据控制码来延迟第二相位信号。

Patent Agency Ranking