-
公开(公告)号:CN103377817B
公开(公告)日:2016-02-10
申请号:CN201310126299.0
申请日:2013-04-12
Applicant: 东光株式会社
CPC classification number: H01F17/0013 , H01F3/14 , H01F17/0033
Abstract: 一种层叠型电子元件,其包括:多个磁性材料层;多个导电图案;层叠的层体,其通过层叠所述多个磁性材料层和所述多个导电图案而被形成;线圈,其通过连接所述磁性材料层之间的所述导电图案而被形成在所述层叠的层体中;以及至少一个磁隙,其被形成在所述层叠的层体中,其中,所述磁隙由Ni和Cu的混合物形成。
-
公开(公告)号:CN103377817A
公开(公告)日:2013-10-30
申请号:CN201310126299.0
申请日:2013-04-12
Applicant: 东光株式会社
CPC classification number: H01F17/0013 , H01F3/14 , H01F17/0033
Abstract: 一种层叠型电子元件,其包括:多个磁性材料层;多个导电图案;层叠的层体,其通过层叠所述多个磁性材料层和所述多个导电图案而被形成;线圈,其通过连接所述磁性材料层之间的所述导电图案而被形成在所述层叠的层体中;以及至少一个磁隙,其被形成在所述层叠的层体中,其中,所述磁隙由Ni和Cu的混合物形成。
-
公开(公告)号:CN1252746C
公开(公告)日:2006-04-19
申请号:CN02108094.1
申请日:2002-02-23
Applicant: 东光株式会社
CPC classification number: H01F41/046 , H01F17/0033 , Y10T29/4902
Abstract: 本发明提供一种层叠电子元件,包括:多个平行的第一导电图形,通过磁性层与多个平行的第二导电图形层叠,第一、第二导电图形彼此通过通孔中的导体交替连接,从而在层叠体内侧形成一个轴线与安装面平行的螺旋形线圈;其特征在于,所述磁性层设置在多个第一导电图形和多个第二导电图形之间,所述磁性层包括非磁性区域,该非磁性区域设置为位于在安装方向上的投影与各导电图形两端在安装方向上的投影相同的位置处,并且该非磁性区域沿线圈轴向平行延伸;所述通孔设置在所述非磁性区域中,其一端与第一导电图形的一端相连,其另一端与第二导电图形的一端相连;第一、第二导电图形彼此通过通孔中的导体交替连接;在形成导电图形的面上形成非磁性层,在非磁性层上形成磁性层。
-
公开(公告)号:CN1242434C
公开(公告)日:2006-02-15
申请号:CN01133884.9
申请日:2001-11-06
Applicant: 东光株式会社
CPC classification number: H01F17/0013 , H01F41/046 , Y10T29/4902 , Y10T29/49073
Abstract: 叠层电子元件的制造方法,其中,顺序设置磁性材料层和线圈用导电图形,一个线圈图形封闭在叠层体内的磁性材料层之间,并且在相邻的线圈用导电图形之间设置一个无磁性材料段,线圈图形通过重复以下步骤构成;第一步骤,在其上形成有线圈用第一导电图形的第一磁性材料层的整个顶表面上形成第二磁性材料层;第二步骤,用激光处理法在第二磁性材料层中形成环形槽;第三步骤,在环形槽的一部分中形成无磁性材料段;第四步骤,印刷线圈用第二导电图形,使它的一个末端段覆盖线圈用第一导电图形的末端段,它的另一末端段延伸到无磁性材料段的表面上。
-
公开(公告)号:CN1354484A
公开(公告)日:2002-06-19
申请号:CN01133884.9
申请日:2001-11-06
Applicant: 东光株式会社
CPC classification number: H01F17/0013 , H01F41/046 , Y10T29/4902 , Y10T29/49073
Abstract: 叠层电子元件的制造方法,其中,顺序设置磁性材料层和线圈用导电图形,一个线圈图形封闭在叠层体内的磁性材料层之间,并且在相邻的线圈用导电图形之间设置一个无磁性材料段,线圈图形通过重复以下步骤构成;第一步骤,在其上形成有线圈用第一导电图形的第一磁性材料层的整个顶表面上形成第二磁性材料层;第二步骤,用激光处理法在第二磁性材料层中形成环形槽;第三步骤,在环形槽的一部分中形成无磁性材料段;第四步骤,印刷线圈用第二导电图形,使它的一个末端段覆盖线圈用第一导电图形的末端段,它的另一末端段延伸到无磁性材料段的表面上。
-
公开(公告)号:CN104282409A
公开(公告)日:2015-01-14
申请号:CN201410303008.5
申请日:2014-06-27
Applicant: 东光株式会社
CPC classification number: H05K1/165 , H05K2201/09845
Abstract: 本发明提供一种能够控制裂纹等的结构缺陷的发生,且包含直流电阻值小的线圈的层压型电子元件。层压型电子元件100,其层压有绝缘体层100L0至100L27和导体图案100a,并在绝缘体层之间连接导体图案100a,以在层压体内形成线圈,所述层压型电子元件100的特征在于,线圈具有一对导体图案,所述一对导体图案由夹着绝缘体层重叠配置的两个导体图案(例如,导体图案100L12a和导体图案100L15a)构成,第一连接部100bc,两个导体图案的两端部之间由第一连接部100bc连接,以并列连接两个导体图案,第二连接部100d,多组的一对导体图案由第二连接部100d串联连接,通过相互向线圈图案的较长线路方向错开位置地配置第一连接部100bc与第二连接部100d。
-
公开(公告)号:CN1372274A
公开(公告)日:2002-10-02
申请号:CN02108094.1
申请日:2002-02-23
Applicant: 东光株式会社
CPC classification number: H01F41/046 , H01F17/0033 , Y10T29/4902
Abstract: 一种层叠电子元件包括:多个平行的第一导电图形,通过磁性层与多个平行的第二导电图形层叠,第一第二导电图形彼此通过通孔交替连接,从而在层叠体内侧形成一个轴线与安装面平行的螺旋形线圈;其中,在多个第一导电图形和多个第二导电图形之间设置磁性层,磁性层中包括设置在与导电图形各边相应位置处,并沿线圈轴向平行延伸的非磁性区域。本发明还包括上述层叠电子元件的制造方法。
-
-
-
-
-
-