-
公开(公告)号:CN101505256A
公开(公告)日:2009-08-12
申请号:CN200910073933.2
申请日:2009-03-14
Applicant: 中北大学
CPC classification number: Y02D50/10
Abstract: 本发明涉及仪器系统内的数据传输,具体是高速自适应环网系统的硬件结构。解决了现有仪器系统内并行总线数据传输结构制约仪器系统性能的问题,包括环网总线、以及插于环网总线的总线插槽的上设有功能模块电路的功能模块插板,环网总线相邻的总线插槽之间设置有高速2×2模拟交叉开关,开关的片选端与前一总线插槽的片选信号引脚相连;输入端IN0、IN1分别与前一开关输出端OUT0、前一总线插槽信号输出引脚相连,输出端OUT1与后一总线插槽信号输入引脚相连;功能模块插板上设有实现开关片选的接口电路、与功能模块电路连接的低压差分信号收发器。本发明具备硬件结构设计简单、传输速率高、可靠性高、工作方式灵活、易于扩展的特点。