-
公开(公告)号:CN1099611C
公开(公告)日:2003-01-22
申请号:CN97126288.8
申请日:1997-10-17
Applicant: 佳能株式会社
IPC: G02F1/133
CPC classification number: G02F1/136277 , G02F1/133553
Abstract: 一种反射型液晶装置,包括一个像素电极衬底,在该像素电极衬底上具有多个像素电极、一个与所述像素电极面对面设置的对立衬底和一个填充衬底之间的间隔的液晶材料,该液晶显示装置适合于通过使像素电极反射从所述对立衬底进入的入射光来显示图象。在由所述多个像素电极限定的开口下面设置有一个反射层,以便把通过开口进入的光反射回到所述开口。
-
公开(公告)号:CN105828000B
公开(公告)日:2019-03-05
申请号:CN201610040655.0
申请日:2016-01-21
Applicant: 佳能株式会社
IPC: H04N5/335 , H04N5/369 , H04N5/3745 , H04N5/225
Abstract: 一种固态图像传感器和照相机。该固态图像传感器包括用于焦点检测的多个像素,像素中的每个包括布置在半导体基板中的光电转换器、微透镜和布置在半导体基板与微透镜之间以覆盖光电转换器的一部分的光阻挡部分。像素中的平行于半导体基板的表面且在其上布置有光阻挡部分的面除了包括光阻挡部分之外还包括第一开口和第二开口。光阻挡部分包括间隔件,其具有光阻挡性质且被布置在第一开口和第二开口之间,第二开口在面积上比第一开口大,且光阻挡部分的面积比第一开口大。
-
公开(公告)号:CN112655197B
公开(公告)日:2024-05-21
申请号:CN201980056748.4
申请日:2019-08-23
Applicant: 佳能株式会社
IPC: H04N25/74 , H04N25/772 , H04N25/79 , H04N25/771 , H04N25/46 , H04N25/13
Abstract: 本发明提供了摄像装置、摄像系统和摄像装置的驱动方法。摄像装置包括:像素单元,具有布置成形成多行和多列的多个像素;读出单元,根据划分图案将像素单元划分为各个包括多个像素中的至少两个像素多个像素块,且该读出单元组合来自多个像素块中的一个像素块中所包括的在多个像素中的至少两个像素的信号以生成多个像素块中的各个像素块的一个信号;检测单元,检测由一个像素块的读出单元顺序地生成的多个信号之间的信号值的变化;及控制单元,控制读出单元。控制单元响应于检测单元检测到信号值的变化来控制读出单元,以从至少在一个像素块中所包括的多个像素中的各个像素分别输出信号,并控制读出单元,使得划分图案在至少两个帧中是不同的。
-
公开(公告)号:CN112151561B
公开(公告)日:2024-04-16
申请号:CN202010596906.X
申请日:2020-06-28
Applicant: 佳能株式会社
Inventor: 赤堀博男
IPC: H01L27/146 , H01L29/08 , H04N25/70
Abstract: 本公开涉及成像装置和设备。一种成像装置包括光接收像素、第一遮光像素和第二遮光像素。第一遮光像素包括第一传输晶体管,并且第二遮光像素包括第二传输晶体管。第一传输晶体管的源极的杂质浓度低于第二传输晶体管的源极的杂质浓度。第一遮光像素包括第一元件隔离结构,并且第二遮光像素包括与第一元件隔离结构不同的第二元件隔离结构。第一遮光像素中的半导体区域与绝缘体之间的界面的面积不同于第二遮光像素中的半导体区域与绝缘体之间的界面的面积。
-
公开(公告)号:CN112655197A
公开(公告)日:2021-04-13
申请号:CN201980056748.4
申请日:2019-08-23
Applicant: 佳能株式会社
IPC: H04N5/347 , H04N5/3745 , H04N5/376 , H04N5/369 , H04N9/04
Abstract: 一种摄像装置包括:像素单元,其具有布置成形成多行和多列的多个像素;读出单元,该读出单元根据划分图案将像素单元划分为多个像素块,各个像素块包括多个像素,并且该读出单元组合来自所述多个像素块中的一个像素块中所包括的多个像素的信号,以生成所述多个像素块中的各个像素块的一个信号;检测单元,其检测由所述像素块的读出单元顺序地生成的多个信号之间的信号值的变化;以及控制单元,其控制读取单元。控制单元响应于检测单元检测到信号值的变化来控制读出单元,以从像素块中所包括的多个像素中的各个像素分别输出信号,并且控制读出单元,使得划分图案在帧之间是不同的。
-
公开(公告)号:CN105704401B
公开(公告)日:2018-12-28
申请号:CN201510933407.4
申请日:2015-12-15
Applicant: 佳能株式会社
Abstract: 本发明提供摄像装置的驱动方法以及摄像装置。像素部包括多个第一像素行和各被布置为与所述第一像素行邻近的多个第二像素行。在被布置为彼此邻近的所述第一像素行和所述第二像素行当中,在从所述第二像素行中的电荷累积时段的结束,直到输出来自所述第一像素行的像素的信号的输出时段的结束为止的时段的至少一部分期间,复位所述第二像素行中的像素的光电转换单元中累积的电荷。
-
公开(公告)号:CN105704401A
公开(公告)日:2016-06-22
申请号:CN201510933407.4
申请日:2015-12-15
Applicant: 佳能株式会社
Abstract: 本发明提供摄像装置的驱动方法以及摄像装置。像素部包括多个第一像素行和各被布置为与所述第一像素行邻近的多个第二像素行。在被布置为彼此邻近的所述第一像素行和所述第二像素行当中,在从所述第二像素行中的电荷累积时段的结束,直到输出来自所述第一像素行的像素的信号的输出时段的结束为止的时段的至少一部分期间,复位所述第二像素行中的像素的光电转换单元中累积的电荷。
-
公开(公告)号:CN112151561A
公开(公告)日:2020-12-29
申请号:CN202010596906.X
申请日:2020-06-28
Applicant: 佳能株式会社
Inventor: 赤堀博男
IPC: H01L27/146 , H01L29/08 , H04N5/369
Abstract: 本公开涉及成像装置和设备。一种成像装置包括光接收像素、第一遮光像素和第二遮光像素。第一遮光像素包括第一传输晶体管,并且第二遮光像素包括第二传输晶体管。第一传输晶体管的源极的杂质浓度低于第二传输晶体管的源极的杂质浓度。第一遮光像素包括第一元件隔离结构,并且第二遮光像素包括与第一元件隔离结构不同的第二元件隔离结构。第一遮光像素中的半导体区域与绝缘体之间的界面的面积不同于第二遮光像素中的半导体区域与绝缘体之间的界面的面积。
-
公开(公告)号:CN105939457B
公开(公告)日:2019-06-18
申请号:CN201610123816.2
申请日:2016-03-04
Applicant: 佳能株式会社
CPC classification number: H04N5/378 , H04N5/3532 , H04N5/3696 , H04N5/3745
Abstract: 本公开内容涉及图像拾取系统。在根据本发明的一方面的图像拾取系统中,像素部分包括多个第一像素行和多个第二像素行,所述多个第一像素行由扫描电路控制,以使得电荷累积时间段至少部分相互重叠,所述多个第二像素行由扫描电路控制,以使得电荷累积时间段不与第一像素行的电荷累积时间段重叠,所述多个第一像素行的一部分与第二像素行中的像素共同使用浮置扩散,所述多个第一像素行的另一部分不与第二像素行中的像素共同使用浮置扩散,并且信号处理单元不使用第一像素行中与第二像素行中的像素共同使用浮置扩散的像素的信号来执行信号处理。
-
公开(公告)号:CN105939457A
公开(公告)日:2016-09-14
申请号:CN201610123816.2
申请日:2016-03-04
Applicant: 佳能株式会社
CPC classification number: H04N5/378 , H04N5/3532 , H04N5/3696 , H04N5/3745 , H04N5/345 , H04N5/353
Abstract: 本公开内容涉及图像拾取系统。在根据本发明的一方面的图像拾取系统中,像素部分包括多个第一像素行和多个第二像素行,所述多个第一像素行由扫描电路控制,以使得电荷累积时间段至少部分相互重叠,所述多个第二像素行由扫描电路控制,以使得电荷累积时间段不与第一像素行的电荷累积时间段重叠,所述多个第一像素行的一部分与第二像素行中的像素共同使用浮置扩散,所述多个第一像素行的另一部分不与第二像素行中的像素共同使用浮置扩散,并且信号处理单元不使用第一像素行中与第二像素行中的像素共同使用浮置扩散的像素的信号来执行信号处理。
-
-
-
-
-
-
-
-
-