流水线ADC的数字后台校准装置

    公开(公告)号:CN105959005B

    公开(公告)日:2019-05-14

    申请号:CN201610248384.8

    申请日:2016-04-20

    Inventor: 骆丽 王天伟

    Abstract: 本发明提供了一种流水线ADC的数字后台校准装置。该装置包括多级级联的子流水线和校准电路组成,每级子流水线包括采样/保持电路,余量放大器,Sub‑ADC与Sub‑DAC,模拟信号依次通过流水线ADC的每一级子流水线,在模拟量输入被校准级子流水线的同时,校准电路产生的伪随机序列被输入到被校准级子流水线的Sub‑DAC中,校准电路利用伪随机序列和被校准级子流水线的所有后级子流水线转换的校准后的数字量,对被校准级子流水线转换的数字量进行校准,得到被校准级子流水线转换的校准后的数字量。本发明克服现有校准算法对模拟电路的修改,可同时校准由电容失配与运放有限增益引起的误差,且不打断ADC正常的工作,不改变原有模拟电路设计,特别是较好改进了由于校准算法本身引入的误差,校准代价小,校准精度高。

    流水线ADC的数字后台校准装置

    公开(公告)号:CN105959005A

    公开(公告)日:2016-09-21

    申请号:CN201610248384.8

    申请日:2016-04-20

    Inventor: 骆丽 王天伟

    CPC classification number: H03M1/1023 H03M1/38 H03M2201/76

    Abstract: 本发明提供了一种流水线ADC的数字后台校准装置。该装置包括多级级联的子流水线和校准电路组成,每级子流水线包括采样/保持电路,余量放大器,Sub‑ADC与Sub‑DAC,模拟信号依次通过流水线ADC的每一级子流水线,在模拟量输入被校准级子流水线的同时,校准电路产生的伪随机序列被输入到被校准级子流水线的Sub‑DAC中,校准电路利用伪随机序列和被校准级子流水线的所有后级子流水线转换的校准后的数字量,对被校准级子流水线转换的数字量进行校准,得到被校准级子流水线转换的校准后的数字量。本发明克服现有校准算法对模拟电路的修改,可同时校准由电容失配与运放有限增益引起的误差,且不打断ADC正常的工作,不改变原有模拟电路设计,特别是较好改进了由于校准算法本身引入的误差,校准代价小,校准精度高。

Patent Agency Ranking