一种基于加固技术的抗四节点翻转latch锁存器电路、模块

    公开(公告)号:CN116614110B

    公开(公告)日:2025-05-30

    申请号:CN202310487411.7

    申请日:2023-04-28

    Applicant: 安徽大学

    Abstract: 本发明涉及集成电路设计技术领域,更具体的,涉及一种基于加固技术的抗四节点翻转latch锁存器电路,以及基于该抗四节点翻转latch锁存器电路封装的模块。本发明的存储节点X0、X3、X4、X7、X8、X11均由PMOS晶体管包围,形成极性加固,有效避免发生翻转。本发明使用了源隔离技术,使存储节点X1、X2、X5、X6、X9、X10也仅产生“1‑0”和“0‑0”的电压脉冲,可以有效减少电路敏感节点数量,提高了电路稳定性。本发明构建了多级输入的C单元部,可在多节点受到轰击时配合作用保证Q的正确输出。本发明的电路具备完全的抗SNU、DNU、TNU、QNU能力,并有较低的延迟、较低的功耗以及较小的面积。

    基于斜坡噪声自适应的多采样SS-ADC电路及模块

    公开(公告)号:CN119543937B

    公开(公告)日:2025-04-25

    申请号:CN202510095961.3

    申请日:2025-01-22

    Applicant: 安徽大学

    Abstract: 本发明涉及图像传感器设计技术领域,具体涉及基于斜坡噪声自适应的多采样SS‑ADC电路及模块。本发明的SS‑ADC电路包括:1个普通斜坡发生部DAC_H、1个低噪声斜坡发生部DAC_L、1个比较器部COMP、1个判断逻辑部LOGIC、2个计数部COUNTER1~COUNTER2、1个选择输出部SELECT。本发明增设了低噪声斜坡发生部DAC_L来提供弱光情况下使用的量化斜坡信号RAMP_L,并通过对光照条件进行判断来选择不同的量化斜坡信号来执行CCMS技术,有效降低了弱光情况下斜坡噪声在量化过程中产生的水平噪声。本发明解决了现有的CCMS技术应用在ADC中无法降低水平噪声的问题。

    基于斜坡噪声自适应的多采样SS-ADC电路及模块

    公开(公告)号:CN119543937A

    公开(公告)日:2025-02-28

    申请号:CN202510095961.3

    申请日:2025-01-22

    Applicant: 安徽大学

    Abstract: 本发明涉及图像传感器设计技术领域,具体涉及基于斜坡噪声自适应的多采样SS‑ADC电路及模块。本发明的SS‑ADC电路包括:1个普通斜坡发生部DAC_H、1个低噪声斜坡发生部DAC_L、1个比较器部COMP、1个判断逻辑部LOGIC、2个计数部COUNTER1~COUNTER2、1个选择输出部SELECT。本发明增设了低噪声斜坡发生部DAC_L来提供弱光情况下使用的量化斜坡信号RAMP_L,并通过对光照条件进行判断来选择不同的量化斜坡信号来执行CCMS技术,有效降低了弱光情况下斜坡噪声在量化过程中产生的水平噪声。本发明解决了现有的CCMS技术应用在ADC中无法降低水平噪声的问题。

    用于异构多核处理器的数据访问系统、方法、程序产品

    公开(公告)号:CN119066018B

    公开(公告)日:2025-01-17

    申请号:CN202411569955.9

    申请日:2024-11-06

    Applicant: 安徽大学

    Abstract: 本发明涉及数据访问技术领域,具体涉及用于异构多核处理器的数据访问系统、方法、程序产品。本发明提供了用于异构多核处理器的数据访问系统,包括:异构多核处理器、目标存储块、寄存器模块。本发明引入了包含计数部、寄存部、锁状态部的寄存器模块,为异构多核处理器对目标存储块的访问提供了硬件基础,能够支持锁操作的快速响应和原子性。本发明考虑到处理核心可能存在的数据竞争以及数据之间的依赖性,通过对处理核心赋予线程序号的方式,并结合寄存器模块设计了管理逻辑,能够有效适应数据竞争、数据依赖的情况,避免不必要的耗时,保证处理核心高效地完成数据访问。

    指数和归一化电路、最大值搜索电路、MAC电路及芯片

    公开(公告)号:CN119045778A

    公开(公告)日:2024-11-29

    申请号:CN202411143115.6

    申请日:2024-08-20

    Applicant: 安徽大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一种指数和归一化电路、最大值搜索电路、MAC电路及芯片,以及集成有浮点型MAC电路的CIM芯片。其中,最大值搜索电路由按列排布的多个比较单元构成,每个比较单元包含3个NMOS管N1~N3,1个PMOS管P1,1个与门AND1,1个或门OR1,一个反相器INV1。该电路采用交叉结构设计,电路更简单,识别速度更快。指数和归一化电路则包括:加法阵列、数据传输模块、最大值搜索电路和输出模块,该电路可以将运算过程的多个工序采用流水线的策略依次完成,并对部分工序进行并行处理,缩短整个任务中的延迟,更高效的处理指数归一化任务,并降低电路的面积开销和功耗水平。本发明解决了现有技术缺乏指数和归一化的专用电路的问题。

    具有共享运放与可平均积分电容的调制电路、及调制器

    公开(公告)号:CN118018028A

    公开(公告)日:2024-05-10

    申请号:CN202410157821.X

    申请日:2024-02-04

    Applicant: 安徽大学

    Abstract: 本发明涉及调制器设计技术领域,具体涉及具有共享运放与可平均积分电容的调制电路、及调制器。本发明的调制电路包括:可控开关部、电容部、全差分运算放大器OP。全差分运算放大器OP在可控开关部切换下作为二阶积分的共享运放使用。本发明通过设计的可控开关部,使采样电容、积分电容所在支路的前后都通过开关实现控制,进而切换全差分运算放大器OP与采样电容、积分电容的连接方式,实现对全差分运算放大器OP共享使用的效果,这样不仅可以克服工艺变化,还可以减少运算放大器的电容负载,从而能够实现低功耗。本发明还通过设计的可控开关部,还实现了正负积分电容的交换,利用平均效应克服积分电容的失配。

    双向型动态比较器和电子设备
    7.
    发明公开

    公开(公告)号:CN117955463A

    公开(公告)日:2024-04-30

    申请号:CN202410129194.9

    申请日:2024-01-30

    Applicant: 安徽大学

    Abstract: 本申请涉及一种双向型动态比较器和电子设备,动态比较器包括:第一充电模块,包括第一充电单元和第二充电单元,第一充电单元和第二充电单元的输入端均连接电源,第一充电单元和第二充电单元的输出端通过第一开关模块分别连接预放大电路的第一输出端和第二输出端;第一放电模块,包括第一放电单元和第二放电单元,第一放电单元和第二放电单元的输入端通过第二开关模块分别连接预放大电路的第一输出端和第二输出端,第一放电单元和第二放电单元的输出端均接地。其预放大电路在预放大阶段对两个输出端进行充电,在锁存阶段对两个输出端进行放电,此阶段将不再消耗电能,进而降低了动态比较器的功耗,解决了现有的动态放大器具有较大功耗的问题。

    抗辐射锁存器电路、电子设备和航空器

    公开(公告)号:CN117856779A

    公开(公告)日:2024-04-09

    申请号:CN202410065069.6

    申请日:2024-01-17

    Applicant: 安徽大学

    Abstract: 本申请涉及一种抗辐射锁存器电路、电子设备和航空器,锁存器电路包括:存储模块;存储模块包括十个NMOS管和四个PMOS管以及六个存储节点。其中,第一存储节点、第二存储节点、第三存储节点、第四存储节点均由NMOS晶体管包围,形成N极性加固,使得第一存储节点、第二存储节点、第三存储节点、第四存储节点仅能产生“1‑0”和“0‑0”的负电压脉冲。第五存储节点、第六存储节点使用了源隔离技术,使得第五存储节点、第六存储节点上也仅能产生“1‑0”和“0‑0”的负电压脉冲,因此,本发明所使用的两种加固技术可以有效减少电路敏感节点数量,提高电路稳定性。当该电路应用于航空器时,可以解决现有航空器中的存储电路容易受到宇宙辐射环境影响的问题。

    基于读写分离SRAM配置自适应扫描ADC的乘累加存内计算电路

    公开(公告)号:CN117056277A

    公开(公告)日:2023-11-14

    申请号:CN202311050617.X

    申请日:2023-08-18

    Applicant: 安徽大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一种基于读写分离SRAM配置自适应扫描ADC的乘累加存内计算电路,以及对应的CIM芯片。该电路包括:存算阵列,行信号线、列信号线、模式控制电路、以及量化电路。其中,存算阵列由多个8TSRAM单元按阵列排布而成。行信号线包括WL、RWL和SW;列信号线包括BL、BLB和RBL。模式控制电路用于切换行信号线和列信号线的接入状态。模式控制电路包括行开关组和列开关组。行开关组用于调整RBL的接线端口。列开关组分别用于调整RWL的接线端口,SW的接地状态。以及RWL和SW连通状态。量化电路用于对逻辑运算的结果进行量化和输出。本发明的电路具备数据存储和MAC功能,并克服了传统方案在集成度、功耗和能效方面的不足。

Patent Agency Ranking