-
公开(公告)号:CN105340181A
公开(公告)日:2016-02-17
申请号:CN201380072643.0
申请日:2013-12-04
Applicant: 普林斯顿大学受托公司
IPC: H03K19/173
CPC classification number: H03K19/1776 , H03K19/0008 , H03K19/17728 , H03K19/17736 , H03K19/17752
Abstract: 本发明公开了一种现场可编程门阵列(FPGA)和一种重构FPGA。所述FPGA包括多个与可重构开关和至少水平和垂直直接链接互联的逻辑元件,与可重构交换机连接的存储器,所述存储器用于存储至少两项运行时间配置;所述可重构交换机基于选自存储于所述存储器的一项运行时间配置而重构。所述存储器可以为纳米电子随机存取存储器(RAM)。述存储器用于为至少四个逻辑元件存储所述至少两项运行时间配置。每个逻辑元件包括查找表(LUT),触发器,输出和输入。每个逻辑元件包括专用进位逻辑。至少四个逻辑元件与对角直接链接互连。