输出阻抗可变电路
    3.
    发明授权

    公开(公告)号:CN1855720B

    公开(公告)日:2010-09-29

    申请号:CN200610007660.8

    申请日:2006-02-15

    Abstract: 本发明提供一种输出阻抗可变电路,能够按照挠性印刷布线基板(FPC)的电感值、电容值,从光电检测器IC(PDIC)的外部调整与FPC连接的PDIC的输出阻抗,以抑制峰化的产生而不使所需要的信号带宽变窄。被PDIC(1)利用光电转换而转换成电压的信号,从输出电路(3)的输出连接到场效应晶体管(FET)(4)的漏极,且FET(4)的源极与输出端子(7)相连接。输出端子(7)的信号通过由线圈(5)和电容(6)构成的FPC(2)的等效电路输入到主体的信号处理基板。FET(4)的栅极与可变电压源(VR)连接。虽然因FPC(2)的电感成分和电容成分而会产生峰化,但通过对可变电压源(VR)施加电压、将FET(4)的栅极电压值调整为最佳值,能够利用FET(4)的导通电阻来抑制峰化。

    输出阻抗可变电路
    4.
    发明公开

    公开(公告)号:CN1855720A

    公开(公告)日:2006-11-01

    申请号:CN200610007660.8

    申请日:2006-02-15

    Abstract: 本发明提供一种输出阻抗可变电路,能够按照挠性印刷布线基板(FPC)的电感值、电容值,从光电检测器IC(PDIC)的外部调整与FPC连接的PDIC的输出阻抗,以抑制峰化的产生而不使所需要的信号带宽变窄。被PDIC(1)利用光电转换而转换成电压的信号,从输出电路(3)的输出连接到场效应晶体管(FET)(4)的漏极,且FET(4)的源极与输出端子(7)相连接。输出端子(7)的信号通过由线圈(5)和电容(6)构成的FPC(2)的等效电路输入到主体的信号处理基板。FET(4)的栅极与可变电压源(VR)连接。虽然因FPC(2)的电感成分和电容成分而会产生峰化,但通过对可变电压源(VR)施加电压、将FET(4)的栅极电压值调整为最佳值,能够利用FET(4)的导通电阻来抑制峰化。

    光学集成设备
    5.
    发明公开

    公开(公告)号:CN1638216A

    公开(公告)日:2005-07-13

    申请号:CN200510003715.3

    申请日:2005-01-06

    CPC classification number: G11B19/06

    Abstract: 一个光学集成设备包括一个光源,一个光接收元件,一个信号处理部件,和一个休眠控制电路。光源将光束照射到一个光记录介质上。该光接收元件接收来自光记录介质的该光束的反射光,并且根据该反射光输出一电信号。该信号处理部件对从光接收元件输出的电信号进行预定处理。该休眠控制电路连接到一个输出表示该光源的运行电压的信号的终端上,并且根据该终端电压控制是使该信号处理部件处于运行状态,还是使之处于低能耗状态。

Patent Agency Ranking