-
公开(公告)号:CN1241092C
公开(公告)日:2006-02-08
申请号:CN02161121.1
申请日:2002-12-20
Applicant: 株式会社东芝
CPC classification number: G06K19/07703 , G06F1/30 , G06F21/71 , G06K7/0008 , G06K19/0701 , G06K19/0719 , G06K19/0723
Abstract: 复位信号/RESET为“L”时,触发电路(FF1)保持“1”,触发电路(FF2)保持“0”。如果复位信号(/RESET)变为“H”,与时钟信号(CLOCK)同一时间,触发电路(FF1,FF2)获得数据。瞬停发生后,电源电压再恢复为原来的值时,触发电路(FF1,FF2)的数据变为相互相同的值。异门电路(Ex-OR1)的输出信号变为“L”,被保持在触发电路(FFC)中。结果,瞬停检测信号(INT)变为“H”。
-
公开(公告)号:CN1713560B
公开(公告)日:2010-11-03
申请号:CN200510082373.9
申请日:2005-06-24
Applicant: 株式会社东芝
IPC: H04L1/02
CPC classification number: H04L1/0065 , H04B7/0871 , H04L1/0045 , H04L1/203 , H04L1/208 , Y02D70/444
Abstract: 本发明能提供一种减少功耗、并能确保高质量接收的接收用LSI器件。本发明的接收用LSI器件包括:将从两根独立的天线11及12接收到的分集信号变换成由位串组成的数据信号13的解调部14;对数据信号13根据卷积码生成维特比译码信号16的维特比译码部17;将维特比译码信号16再编码后的基准信号和数据信号13进行比较来求出数据信号13的误码率、并根据该误码率输出表示数据信号13的质量的第1判定信号18的接收质量判定部19;以及根据第1判定信号18停止向解调器14的部分电路供给电源或时钟的控制部。
-
公开(公告)号:CN1713560A
公开(公告)日:2005-12-28
申请号:CN200510082373.9
申请日:2005-06-24
Applicant: 株式会社东芝
IPC: H04L1/02
CPC classification number: H04L1/0065 , H04B7/0871 , H04L1/0045 , H04L1/203 , H04L1/208 , Y02D70/444
Abstract: 本发明能提供一种减少功耗、并能确保高质量接收的接收用LSI器件。本发明的接收用LSI器件包括:将从两根独立的天线11及12接收到的分集信号变换成由位串组成的数据信号13的解调部14;对数据信号13根据卷积码生成维特比译码信号16的维特比译码部17;将维特比译码信号16再编码后的基准信号和数据信号13进行比较来求出数据信号13的误码率、并根据该误码率输出表示数据信号13的质量的第1判定信号18的接收质量判定部19;以及根据第1判定信号18停止向解调器14的部分电路供给电源或时钟的控制部。
-
公开(公告)号:CN1474354A
公开(公告)日:2004-02-11
申请号:CN02161121.1
申请日:2002-12-20
Applicant: 株式会社东芝
CPC classification number: G06K19/07703 , G06F1/30 , G06F21/71 , G06K7/0008 , G06K19/0701 , G06K19/0719 , G06K19/0723
Abstract: 复位信号/RESET为“L”时,触发电路(FF1)保持“1”,触发电路(FF2)保持“0”。如果复位信号(/RESET)变为“H”,与时钟信号(CLOCK)同一时间,触发电路(FF1,FF2)获得数据。瞬停发生后,电源电压再恢复为原来的值时,触发电路(FF1,FF2)的数据变为相互相同的值。异门电路(Ex-OR1)的输出信号变为“L”,被保持在触发电路(FFC)中。结果,瞬停检测信号(INT)变为“H”。
-
-
-