-
公开(公告)号:CN1114999C
公开(公告)日:2003-07-16
申请号:CN97113645.9
申请日:1997-05-14
Applicant: 株式会社大宇电子
Inventor: 任龙熙
IPC: H03M13/00
CPC classification number: H03M13/6502 , H03M13/1515 , H03M13/153
Abstract: 一种装置,用在里德-索洛蒙译码器中,通过递归伯利卡普算法来计算误差定位子多项式σ(X),其中σ(X)是一个第t阶多项式,t是一个预定的正整数,该装置包括:一个变量发生器、一个反相查找表、一个离散值计算块、一个第一GF乘法器、一个选择块、一个第一移位寄存器块、一个第二GF乘法器、一个第一GF加法器、和一个第一信号发生器。
-
公开(公告)号:CN1123980C
公开(公告)日:2003-10-08
申请号:CN97109998.7
申请日:1997-02-28
Applicant: 株式会社大宇电子
Inventor: 任龙熙
IPC: H03M13/00
CPC classification number: H03M13/151
Abstract: 一种在Reed-Solomon解码器中使用的装置,用于按照Ω(X)=1+(S1+σ1)X+(S2+S1σ1+σ2)X2+…+(ST+ST-1σ1+ST-2σ2+…+σT)XT来计算误差计算多项式的系数,其中的Si是第(i)个校正值,而σi是误差定位子多项式中的第(i)个系数,i的范围是1到T,T是预定的数。该装置包括:一个系数输入框,用于按照预定的次序依次提供作为第一输出的误差定位子多项式的系数,以及作为第二输出的校正值;一个乘法器,用于按顺序将系数输入框提供的第一输出和第二输出相乘,从而按顺序提供乘积的结果;T个存储器;第一多路转换器,用于按照预先规定的次序提供T个存储器之一的内容;一个加法器,用于将乘法器提供的各个结果与多路转换器提供的T个存储器之一的内容相加,从而提供相加的结果;第二多路转换器,用于有选择地提供第一输出或是相加的结果;以及一个多路分解器,用于把来自第二多路转换器的第一输出或相加结果提供给T个存储器之一并存储在其内。
-
公开(公告)号:CN1222169C
公开(公告)日:2005-10-05
申请号:CN97125973.9
申请日:1997-10-29
Applicant: 株式会社大宇电子
Inventor: 任龙熙
CPC classification number: H03M13/151
Abstract: 一种在ATV中使用的里德_所罗门解码器。特征在于包括:用于产生一个比码元时钟快t的RS时钟的时钟发生器;锁存接收码元的FIFO缓冲器;计算校正子值的校正子计算器;选择校正子计算器提供的校正子值和“0×00”值之一的校正子选择器;计算差错定位多项式的系数并提供该系数和其最高阶的差错定位多项式计算单元;提供经纠错的恢复码元的纠错器;和上述装置的控制装置。
-
-