-
公开(公告)号:CN1784112A
公开(公告)日:2006-06-07
申请号:CN200510118616.X
申请日:2005-10-31
Applicant: 株式会社日立制作所
Abstract: 一种电子线路的安装结构,它能够防止半导体电源电压降所造成的电源装置的效率降低,防止浪费电力的增加,防止供电布线电压降造成的误动作等。一种电子线路的安装结构,在印刷线路板上,作为电流路径而具有多个汇流条,其特征在于,该多个汇流条具有按预定间隔布置成大致平行的部分,而且,该多个汇流条并行部分的宽度大于上述预定间隔;在该多个汇流条并行的部分,该多个汇流条用布线图形连接。并且,以输出电压2V以下、输出电流100A以上的方式制作在印刷线路板上的开关电源装置中,具有使功率利用系数达到70%以上的装置。
-
公开(公告)号:CN100536294C
公开(公告)日:2009-09-02
申请号:CN200610006241.2
申请日:2006-01-23
Applicant: 株式会社日立制作所
IPC: H02M1/096
Abstract: 本发明能够防止半导体电源电压降所造成的电源装置的效率降低,防止浪费电力的增加,防止供电布线电压降造成的误动作等。一种电子线路的安装结构,在印刷线路板上,作为电流路径而具有多个汇流条,其特征在于,该多个汇流条具有按预定间隔布置成大致平行的部分,而且,该多个汇流条并行部分的宽度大于上述预定间隔;在该多个汇流条并行的部分,该多个汇流条用布线图形连接。并且,以输出电压2V以下、输出电流100A以上的方式制作在印刷线路板上的开关电源装置中,具有使功率利用系数达到70%以上的装置。
-
公开(公告)号:CN1819420A
公开(公告)日:2006-08-16
申请号:CN200610006241.2
申请日:2006-01-23
Applicant: 株式会社日立制作所
IPC: H02M1/096
Abstract: 本发明能够防止半导体电源电压降所造成的电源装置的效率降低,防止浪费电力的增加,防止供电布线电压降造成的误动作等。一种电子线路的安装结构,在印刷线路板上,作为电流路径而具有多个汇流条,其特征在于,该多个汇流条具有按预定间隔布置成大致平行的部分,而且,该多个汇流条并行部分的宽度大于上述预定间隔;在该多个汇流条并行的部分,该多个汇流条用布线图形连接。并且,以输出电压2V以下、输出电流100A以上的方式制作在印刷线路板上的开关电源装置中,具有使功率利用系数达到70%以上的装置。
-
公开(公告)号:CN102170749A
公开(公告)日:2011-08-31
申请号:CN201110006583.5
申请日:2011-01-10
Applicant: 株式会社日立制作所
IPC: H05K1/02
CPC classification number: H05K1/0248 , H05K1/0245 , H05K1/025 , H05K2201/09263 , H05K2201/09727
Abstract: 本发明的目的是提供一种印刷基板,其具有能够原样保持差动特性阻抗的匹配同时进行偏斜调整,减低通过反射引起的信号波形的质量恶化的差动信号传送线路。一种印刷基板,具有由平行的差动配线对的部分即非偏斜调整部和偏斜调整用的曲折形状的差动配线对的部分即偏斜调整部组成的差动信号传送线路,其中,所述偏斜调整部具有两种传送线路,一种是凸状的传送线路,与所述非偏斜调整部的差动配线对间的距离相比,其具有宽的差动配线对间距离的平行的差动配线对,另一种是凹状的传送线路,与所述非偏斜调整部的差动配线对间的距离相比,其具有窄的差动配线对间距离的平行的差动配线对。
-
公开(公告)号:CN102170749B
公开(公告)日:2015-05-13
申请号:CN201110006583.5
申请日:2011-01-10
Applicant: 株式会社日立制作所
IPC: H05K1/02
CPC classification number: H05K1/0248 , H05K1/0245 , H05K1/025 , H05K2201/09263 , H05K2201/09727
Abstract: 本发明的目的是提供一种印刷基板,其具有能够原样保持差动特性阻抗的匹配同时进行偏斜调整,减低通过反射引起的信号波形的质量恶化的差动信号传送线路。一种印刷基板,具有由平行的差动配线对的部分即非偏斜调整部和偏斜调整用的曲折形状的差动配线对的部分即偏斜调整部组成的差动信号传送线路,其中,所述偏斜调整部具有两种传送线路,一种是凸状的传送线路,与所述非偏斜调整部的差动配线对间的距离相比,其具有宽的差动配线对间距离的平行的差动配线对,另一种是凹状的传送线路,与所述非偏斜调整部的差动配线对间的距离相比,其具有窄的差动配线对间距离的平行的差动配线对。
-
公开(公告)号:CN100536635C
公开(公告)日:2009-09-02
申请号:CN200510118616.X
申请日:2005-10-31
Applicant: 株式会社日立制作所
Abstract: 一种电子线路的安装结构,它能够防止半导体电源电压降所造成的电源装置的效率降低,防止浪费电力的增加,防止供电布线电压降造成的误动作等。一种电子线路的安装结构,在印刷线路板上,作为电流路径而具有多个汇流条,其特征在于,该多个汇流条具有按预定间隔布置成大致平行的部分,而且,该多个汇流条并行部分的宽度大于上述预定间隔;在该多个汇流条并行的部分,该多个汇流条用布线图形连接。并且,以输出电压2V以下、输出电流100A以上的方式制作在印刷线路板上的开关电源装置中,具有使功率利用系数达到70%以上的装置。
-
-
-
-
-