层叠陶瓷电容器
    1.
    发明授权

    公开(公告)号:CN114334447B

    公开(公告)日:2023-12-26

    申请号:CN202110993386.0

    申请日:2021-08-26

    Abstract: 一种层叠陶瓷电容器,具备:素体部,具有两个主面、两个侧面及两个端面,包括在厚度方向上层叠的多个电介质层及多个内部电极层;和一对外部电极,分别设置于两个端面,与多个内部电极层电连接,在将素体部区分为内层、两个外层和两个侧边缘部时,内层及两个外层各自中的电介质层具有包含钡及钛的主晶粒,并且相对于钛100mol份包含0.2mol份以上且3.0mol份以下的镍及0.6mol份以上且2.0mol份以下的从由钇、镨、钕、钐、铕、钆、铽、镝、钬、铒、铥、镱及镏构成的组中选择的至少一种稀土类元素,在将由从两个外层、两个侧边缘部分别与内层相接的界面向内部方向分离了50μm的距离的面包围的区域设为内部区域时,内部区域中的电介质层的镁的量相对于钛100mol份为0.05mol份以下。

    层叠陶瓷电容器
    2.
    发明授权

    公开(公告)号:CN113410051B

    公开(公告)日:2022-07-01

    申请号:CN202110273478.1

    申请日:2021-03-12

    Abstract: 本发明提供一种层叠陶瓷电容器。端面外层部的电介质陶瓷层中的基于激光ICP的Mn/Ti峰值强度比处于有效部的中央部的Mn/Ti峰值强度比的2倍以上且15倍以下的范围,端面外层部的电介质陶瓷层中的基于激光ICP的稀土类/Ti峰值强度比处于有效部的中央部的稀土类/Ti峰值强度比的2倍以上且7倍以下的范围,侧面外层部的电介质陶瓷层中的基于TEM‑EDX的Si/Ti峰值强度比处于有效部的中央部的Si/Ti峰值强度比的2倍以上且5倍以下的范围,侧面外层部的电介质陶瓷层中的基于激光ICP的稀土类/Ti峰值强度比处于有效部的中央部的稀土类/Ti峰值强度比的2倍以上且7倍以下的范围。

    层叠型陶瓷电子元件
    4.
    发明公开

    公开(公告)号:CN104103420A

    公开(公告)日:2014-10-15

    申请号:CN201410125949.4

    申请日:2014-03-31

    Abstract: 在通过在元件主体的规定的面上直接实施镀敷来形成层叠陶瓷电容器的外部电极时,存在成为外部电极的镀敷膜对元件主体的粘着力低的情况。为此本发明提供一种层叠型陶瓷电子元件,其中外部电极(16)包括:按照覆盖由多个内部电极(4)的露出部形成的露出部分布区域(18)的方式,通过无电解镀敷直接形成在元件主体(2)上的第1镀敷层(20);和通过电解镀敷,按照覆盖第1镀敷层(20)的方式而形成的第2镀敷层(21)。在从露出部分布区域(18)的边缘到第1镀敷层(20)的边缘的距离、即第1镀敷伸展量E1,与从第1镀敷层(20)的边缘到第2镀敷层(21)的边缘的距离、即第2镀敷伸展量E2之间,E1/(E1+E2)≤20%的关系成立。

    层叠陶瓷电容器
    6.
    发明公开

    公开(公告)号:CN118043918A

    公开(公告)日:2024-05-14

    申请号:CN202280065126.X

    申请日:2022-09-22

    Abstract: 本发明提供一种能够提高电介质陶瓷层的介电常数且能够实现小型化以及大容量化的层叠陶瓷电容器。该层叠陶瓷电容器具有在厚度方向上相对的第1主面和第2主面、在宽度方向上相对的第1侧面和第2侧面、以及在长度方向上相对的第1端面和第2端面,并具备包含在所述厚度方向上层叠的多个电介质陶瓷层以及多个内部电极层的本体部、以及分别设置在所述第1端面以及第2端面并与所述多个内部电极层连接的一对外部电极。所述电介质陶瓷层包含由包含A位元素以及B位元素的钙钛矿型氧化物构成的晶体粒子。在利用扫描透射电子显微镜(S‑TEM)对所述电介质陶瓷层的剖面进行观察时,所述电介质陶瓷层包含被观测到钙钛矿型构造的{100}面的{100}粒子作为晶体粒子。在将所述电介质陶瓷层的厚度设为d时,在所述电介质陶瓷层的内部并且距与相邻的内部电极层的界面的距离为0.1d以下的电极附近区域,存在所述{100}粒子的至少一部分。

    层叠陶瓷电容器
    7.
    发明公开

    公开(公告)号:CN114334447A

    公开(公告)日:2022-04-12

    申请号:CN202110993386.0

    申请日:2021-08-26

    Abstract: 一种层叠陶瓷电容器,具备:素体部,具有两个主面、两个侧面及两个端面,包括在厚度方向上层叠的多个电介质层及多个内部电极层;和一对外部电极,分别设置于两个端面,与多个内部电极层电连接,在将素体部区分为内层、两个外层和两个侧边缘部时,内层及两个外层各自中的电介质层具有包含钡及钛的主晶粒,并且相对于钛100mol份包含0.2mol份以上且3.0mol份以下的镍及0.6mol份以上且2.0mol份以下的从由钇、镨、钕、钐、铕、钆、铽、镝、钬、铒、铥、镱及镏构成的组中选择的至少一种稀土类元素,在将由从两个外层、两个侧边缘部分别与内层相接的界面向内部方向分离了50μm的距离的面包围的区域设为内部区域时,内部区域中的电介质层的镁的量相对于钛100mol份为0.05mol份以下。

    电子部件
    10.
    发明授权

    公开(公告)号:CN102290238B

    公开(公告)日:2012-12-19

    申请号:CN201110113132.1

    申请日:2011-04-28

    CPC classification number: H01G4/005 H01G4/228 H01G4/232 H01G4/30

    Abstract: 本发明提供一种不仅减小ESR而且能够抑制分层的发生的电子部件。层叠体12是通过多个绝缘体层16层叠而构成。电容导体18a内装于层叠体12内,且在层叠体12的表面具有从绝缘体层16间露出的露出部26a。电容导体18b内装于层叠体12内,且在层叠体12的表面具有从绝缘体层16间露出的露出部26b。电容导体18a、18b构成电容器C。外部电极分别以覆盖露出部26a、26b的方式直接在层叠体12的表面通过镀敷来形成。从y轴方向俯视时,露出部26a、26b的长度分别为绝缘体层16的外缘的长度的35%以上45%以下。

Patent Agency Ranking