存储器系统和使其包含的多个存储器控制器同步的方法

    公开(公告)号:CN100409212C

    公开(公告)日:2008-08-06

    申请号:CN200380104981.4

    申请日:2003-12-01

    CPC classification number: G06F13/1605

    Abstract: 本发明说明了一种存储器系统,其利用多个、在时钟控制总线(B)上并行布置的存储器控制器(SCx)和分别被分配给该存储器控制器(SCx)的存储器芯片(Fx)构成,并通过总线(B)与主系统(HS)利用存储操作命令在应用逻辑存储器扇区号的情况下通信,其特征在于,在由主系统(HS)所请求的存储操作中,分别对于逻辑存储器扇区号的范围来说所涉及的存储器控制器(SCx)借助仲裁接管与主系统(HS)通信的总线。

    在按块可擦的存储器中写存储器扇区的方法

    公开(公告)号:CN100405329C

    公开(公告)日:2008-07-23

    申请号:CN200480031283.0

    申请日:2004-08-31

    Inventor: R·屈内

    CPC classification number: G06F12/0246

    Abstract: 本发明讲述了一种用于在单个可擦的存储器块(SB)中写存储器扇区的方法,所述存储器块包含多个存储器扇区,其中分别借助一个将逻辑地址(LA)进行地址转换成实际块地址(RBA)和实际扇区地址(RSA)的分配表(ZT)来访问实际扇区,且当要执行一个涉及已被写过的扇区的扇区写指令时,分别通过一种改变的地址转换来写入备用存储器块(AB),其中顺序地进行对所述备用存储器块(AB)的扇区写入过程,并且备用块(AB)中相应扇区的位置被存储在一个扇区表中。

    在按块可擦的存储器中写存储器扇区的方法

    公开(公告)号:CN1871588A

    公开(公告)日:2006-11-29

    申请号:CN200480031283.0

    申请日:2004-08-31

    Inventor: R·屈内

    CPC classification number: G06F12/0246

    Abstract: 本发明讲述了一种用于在单个可擦的存储器块(SB)中写存储器扇区的方法,所述存储器块包含多个存储器扇区,其中分别借助一个将逻辑地址(LA)进行地址转换成实际块地址(RBA)和实际扇区地址(RSA)的分配表(ZT)来访问实际扇区,且当要执行一个涉及已被写过的扇区的扇区写指令时,分别通过一种改变的地址转换来写入备用存储器块(AB),其中顺序地进行对所述备用存储器块(AB)的扇区写入过程,并且备用块(AB)中相应扇区的位置被存储在一个扇区表中。

    管理闪存内的故障块
    6.
    发明公开

    公开(公告)号:CN1849671A

    公开(公告)日:2006-10-18

    申请号:CN200480026021.5

    申请日:2004-08-12

    Inventor: R·屈内

    CPC classification number: G11C29/76 G06F12/0246

    Abstract: 本发明讲述了一种用于管理非易失存储器系统内的故障存储块的方法,所述存储器系统具有单个地可擦的、用实际存储块地址(SBA)可寻址的存储块(SB),且所述存储块可通过借助于分配表(ZT)从逻辑块地址(LBA)分别转换成一个实际存储块地址(SBA)的地址转换而被寻址,其中所述分配表(ZT)至少被划分成一个有用数据区(NB)、一个缓冲块区(BB)、一个故障区(DB)和一个预留区(RB),其中,在擦除时发生故障之后,将相应的块与一个预留块进行交换,并将其存储块地址录入到所述故障区(DB)中。

    管理闪存内被擦除的块
    7.
    发明公开

    公开(公告)号:CN1849590A

    公开(公告)日:2006-10-18

    申请号:CN200480026013.0

    申请日:2004-08-12

    Inventor: R·屈内

    Abstract: 本发明讲述了一种用于管理存储器系统内的擦除的方法,所述存储器系统具有单个地可擦的、用实际存储块地址(SBA)可寻址的存储块(SB),所述存储块被划分为多个可写的扇区,而且可通过借助于分配表(ZT)从逻辑块地址(LBA)分别转换成一个实际存储块地址(SBA)的地址转换而被寻址,其中所述分配表(ZT)至少被划分为一个有用数据区(NB)和一个缓冲块区(BB),以及其中对每个存储块(SB),在所述分配表(ZT)内设置一个关于物理擦除状态的第一标志“被擦除”(ER)和一个关于逻辑擦除状态的第二标志“内容被擦除”(CER)。

    具有多个存储器控制器的存储器系统和使该多个存储器控制器同步的方法

    公开(公告)号:CN1720511A

    公开(公告)日:2006-01-11

    申请号:CN200380104981.4

    申请日:2003-12-01

    CPC classification number: G06F13/1605

    Abstract: 本发明说明了一种存储器系统,其利用多个、在时钟控制总线(B)上并行布置的存储器控制器(SCx)和分别被分配给该存储器控制器(SCx)的存储器芯片(Fx)构成,并通过总线(B)与主系统(HS)利用存储操作命令在应用逻辑存储器扇区号的情况下通信,其特征在于,在由主系统(HS)所请求的存储操作中,分别对于逻辑存储器扇区号的范围来说所涉及的存储器控制器(SCx)借助仲裁接管与主系统(HS)通信的总线。

Patent Agency Ranking