信息处理装置及访问控制方法

    公开(公告)号:CN101089820A

    公开(公告)日:2007-12-19

    申请号:CN200710110345.2

    申请日:2007-06-13

    CPC classification number: G06F13/1642 G06F13/364

    Abstract: 鉴于对存储器等的访问处理中会产生负载的情况,本发明提供了一种信息处理装置及访问控制方法,请求者在得到令牌标记后,向存储器控制器发出访问请求。所发出的访问请求存储在存储器控制器的命令队列中。当命令队列中的访问请求的存储数量为第一阈值以下的0级(S10的Y)时,以相当于总线频带的200%的速度生成令牌标记(S12)。当存储数量为大于第一阈值而在第二阈值以下的1级(S14的Y)时,以相当于总线频带的速度生成令牌标记(S16)。当存储数量大于第二阈值时,停止生成令牌标记(S18)。

    多处理器系统、其控制方法和信息存储介质

    公开(公告)号:CN101529387B

    公开(公告)日:2012-08-08

    申请号:CN200780040107.7

    申请日:2007-09-26

    CPC classification number: G06F11/0724

    Abstract: 一种多处理器系统,其中即使多个处理器中有处理器出现了故障,也不会影响数据传输的效率。该多处理器系统具有多个处理模块和用于在各处理模块之间中继数据传输的总线,其中所述处理模块包括预定数目的三个或更多个处理器,识别出发生故障的至少一个故障处理器;选择在对应于故障处理器连接到总线的地方的位置处连接到总线的至少一个处理器作为通信受到限制的通信受限处理器;并限制通信受限处理器经由总线进行的数据传输。

    数字信息的娱乐设备和装载方法

    公开(公告)号:CN100424608C

    公开(公告)日:2008-10-08

    申请号:CN01800412.1

    申请日:2001-03-01

    Abstract: 娱乐设备包括一根主总线和一根副总线,这两根总线通过具有队列的中心总线互相连接。CPU、存储器、图象处理器和DMAC与主总线连接。磁盘驱动器、I/O处理器、声音处理器和安全模块与副总线连接。被压缩并部分地被加密的程序代码被记录在辅助记录介质中。I/O处理器从安全模块中得到解密密钥。I/O处理器根据该解密密钥将从辅助记录介质中读取的数字信息解密,并将该数字信息解压缩。利用DMA传送方式经队列将解压缩后的数字信息写入到存储器中。

    数字信息的娱乐设备和装载方法

    公开(公告)号:CN1364250A

    公开(公告)日:2002-08-14

    申请号:CN01800412.1

    申请日:2001-03-01

    Abstract: 娱乐设备包括一根主总线和一根副总线,这两根总线通过具有队列的中心总线互相连接。CPU、存储器、图象处理器和DMAC与主总线连接。磁盘驱动器、I/O处理器、声音处理器和安全模块与副总线连接。被压缩并部分地被加密的程序代码被记录在辅助记录介质中。I/O处理器从安全模块中得到解密密钥。I/O处理器根据该解密密钥将从辅助记录介质中读取的数字信息解密,并将该数字信息解压缩。利用DMA传送方式经队列将解压缩后的数字信息写入到存储器中。

    信息处理装置及信息处理方法

    公开(公告)号:CN101980169A

    公开(公告)日:2011-02-23

    申请号:CN201010545491.X

    申请日:2007-06-13

    CPC classification number: G06F13/1642 G06F13/364

    Abstract: 鉴于对存储器等的访问处理中会产生负载的情况,本发明提供了一种信息处理装置及信息处理方法,请求者在得到令牌标记后,向存储器控制器发出访问请求。所发出的访问请求存储在存储器控制器的命令队列中。当命令队列中的访问请求的存储数量为第一阈值以下的0级(S10的Y)时,以相当于总线频带的200%的速度生成令牌标记(S12)。当存储数量为大于第一阈值而在第二阈值以下的1级(S14的Y)时,以相当于总线频带的速度生成令牌标记(S16)。当存储数量大于第二阈值时,停止生成令牌标记(S18)。

    信息处理装置及访问控制方法

    公开(公告)号:CN101089820B

    公开(公告)日:2012-06-27

    申请号:CN200710110345.2

    申请日:2007-06-13

    CPC classification number: G06F13/1642 G06F13/364

    Abstract: 鉴于对存储器等的访问处理中会产生负载的情况,本发明提供了一种信息处理装置及访问控制方法,请求者在得到令牌标记后,向存储器控制器发出访问请求。所发出的访问请求存储在存储器控制器的命令队列中。当命令队列中的访问请求的存储数量为第一阈值以下的0级(S10的Y)时,以相当于总线频带的200%的速度生成令牌标记(S12)。当存储数量为大于第一阈值而在第二阈值以下的1级(S14的Y)时,以相当于总线频带的速度生成令牌标记(S16)。当存储数量大于第二阈值时,停止生成令牌标记(S18)。

    多处理器系统、其控制方法和信息存储介质

    公开(公告)号:CN101529387A

    公开(公告)日:2009-09-09

    申请号:CN200780040107.7

    申请日:2007-09-26

    CPC classification number: G06F11/0724

    Abstract: 一种多处理器系统,其中即使多个处理器中有处理器出现了故障,也不会影响数据传输的效率。该多处理器系统具有多个处理模块和用于在各处理模块之间中继数据传输的总线,其中所述处理模块包括预定数目的三个或更多个处理器,识别出发生故障的至少一个故障处理器;选择在对应于故障处理器连接到总线的地方的位置处连接到总线的至少一个处理器作为通信受到限制的通信受限处理器;并限制通信受限处理器经由总线进行的数据传输。

Patent Agency Ranking