-
公开(公告)号:CN103368605B
公开(公告)日:2016-01-06
申请号:CN201310111564.8
申请日:2013-04-01
Applicant: 美国博通公司
IPC: H04B1/7105 , H04L25/03
CPC classification number: H04B1/7103 , H04B1/7107 , H04B1/711 , H04B2201/70702 , H04J11/004 , H04J11/005 , H04J11/0063
Abstract: 本发明涉及抑制小区内的干扰。在一种实施方式中,在码片级均衡器的上游实现了小区内干扰抑制,从而减轻了下游处理资源。
-
公开(公告)号:CN103368687A
公开(公告)日:2013-10-23
申请号:CN201310109656.2
申请日:2013-03-29
Applicant: 美国博通公司
CPC classification number: H04L1/0052 , H03M13/2957 , H03M13/3972 , H03M13/6306 , H04L1/005 , H04L1/0066 , H04L1/1819 , H04L1/1835 , H04L1/1845
Abstract: 本发明涉及用于turbo解码器的存储结构。公开了各种实施方式,它们提供了实施为基带处理电路的至少一部分的turbo解码。可将输入比特流划分成代码块组并且从所述代码块组分离第一代码块。对第一代码块执行混合自动重传请求(HARQ)处理,以生成处理的第一代码块。将处理的第一代码块存储在增量冗余(IR)缓冲器内。对处理的第一代码块执行turbo解码处理,以生成解码的第一代码块数据,并且将解码的第一代码块数据存储在外部存储器内。从IR缓冲器中去除处理的第一代码块,以用来将代码块组的剩余部分解码。
-
公开(公告)号:CN103368605A
公开(公告)日:2013-10-23
申请号:CN201310111564.8
申请日:2013-04-01
Applicant: 美国博通公司
IPC: H04B1/7105 , H04L25/03
CPC classification number: H04B1/7103 , H04B1/7107 , H04B1/711 , H04B2201/70702 , H04J11/004 , H04J11/005 , H04J11/0063
Abstract: 本发明涉及抑制小区内的干扰。在一种实施方式中,在码片级均衡器的上游实现了小区内干扰抑制,从而减轻了下游处理资源。
-
-