집적된 디지털 로우 드롭-아웃 레귤레이터

    公开(公告)号:WO2018151469A1

    公开(公告)日:2018-08-23

    申请号:PCT/KR2018/001753

    申请日:2018-02-09

    Abstract: 본 발명의 일 실시예로써, 집적된 디지털 로우 드롭-아웃 레귤레이터가 제공된다. 본 발명의 일 실시예에 따른 집적된 디지털 로우 드롭-아웃 레귤레이터는 레귤레이터에 대한 기준전압과 출력전압에 기초하여 코어스(coarse)와 파인(fine) 여부를 검출하기 위한 검출부, 이러한 검출부와 연결되고 레귤레이터에 연결된 부하에 따라 최소화된 과도 응답 시간(T TRAN )을 갖도록 동작될 수 있는 자체 발진 양방향 시프트 레지스터부를 포함하는 제어부 및 제어부와 연결된 복수개의 코어스 스위치들 및 복수개의 파인 스위치들을 포함하고, 제어부는 외부로부터의 클록 입력이 제거된 상태이고, 레귤레이터에는 외부 부하 커패시터가 제거되어 있을 수 있다.

    멀티 모드 검출 기술을 이용한 디지털 LDO 레귤레이터
    2.
    发明授权
    멀티 모드 검출 기술을 이용한 디지털 LDO 레귤레이터 有权
    具有多模式检测技术的数字LDO调节器

    公开(公告)号:KR101790943B1

    公开(公告)日:2017-10-27

    申请号:KR1020160004100

    申请日:2016-01-13

    Abstract: 본발명은디지털 LDO 레귤레이터(low drop-out regulator)에관한것으로서, 본발명의디지털 LDO 레귤레이터는기준전압을생성하기위한기준전압생성기, 부하(Load)에제공되는출력전압을피드백받아서, 상기기준전압과상기출력전압을비교하여업(Up) 신호또는다운(Down) 신호를생성하기위한비교기(Comparator), 상기출력전압의상태를확인하여부스트(Boost) 모드와락(Lock) 모드중에서하나의동작모드를선택하는부스트앤 락디텍터(Boost & Lock detector), 상기비교기에서생성된업 신호또는다운신호와, 상기부스트앤 락디텍터에서선택된동작모드에따라스위치(Switch) 어레이(array)의각 스위치의온/오프(On/Off) 동작을제어하는컨트롤러(Controller) 및상기컨트롤러의제어에따라바이너리코드(Binary Code)로구성된스위치어레이의온/오프를구동시키는 SW 버퍼(Buffer)를포함한다. 본발명에의하면, 멀티모드검출기술을이용하여디지털 LDO 레귤레이터를제공함으로써, 배터리장치에서필요로하는빠른과도응답을제공하는효과가있다.

    Abstract translation: 本发明是一种数字LDO调节器涉及一种(低压降稳压器),本发明的数字LDO调节器接收提供给参考电压发生器,负载(LOAD)的输出电压的反馈用于产生基准电压,基准电压 并且比较所述输出电压(向上)信号或用于产生(向下)信号(比较器),以从其中(锁定)模式确定所述输出电压升压(增压)模式warak一个操作模式的状态的比较器向下 升压和锁定检测器(升压&锁定检测器),上升信号或向下信号,升压和开关(开关)阵列(阵列)uigak按照由所述比较器,用于选择上产生的锁定检测器选择的操作模式开关/ 控制器,用于控制开关阵列的开/关操作;以及SW缓冲器,用于在控制器的控制下驱动由二进制码组成的开关阵列的开/关。 根据本发明,使用多模检测技术提供数字LDO调节器,由此提供电池装置所需的快速瞬态响应。

    집적된 디지털 로우 드롭-아웃 레귤레이터

    公开(公告)号:KR101901051B1

    公开(公告)日:2018-09-20

    申请号:KR1020170019796

    申请日:2017-02-14

    CPC classification number: H02M1/08 H02M3/156

    Abstract: 본발명의일 실시예로써, 집적된디지털로우드롭-아웃레귤레이터가제공된다. 본발명의일 실시예에따른집적된디지털로우드롭-아웃레귤레이터는레귤레이터에대한기준전압과출력전압에기초하여코어스(coarse)와파인(fine) 여부를검출하기위한검출부, 이러한검출부와연결되고레귤레이터에연결된부하에따라최소화된과도응답시간(T)을갖도록동작될수 있는자체발진양방향시프트레지스터부를포함하는제어부및 제어부와연결된복수개의코어스스위치들및 복수개의파인스위치들을포함하고, 제어부는외부로부터의클록입력이제거된상태이고, 레귤레이터에는외부부하커패시터가제거되어있을수 있다.

    멀티 모드 검출 기술을 이용한 디지털 LDO 레귤레이터

    公开(公告)号:KR1020170084809A

    公开(公告)日:2017-07-21

    申请号:KR1020160004100

    申请日:2016-01-13

    Abstract: 본발명은디지털 LDO 레귤레이터(low drop-out regulator)에관한것으로서, 본발명의디지털 LDO 레귤레이터는기준전압을생성하기위한기준전압생성기, 부하(Load)에제공되는출력전압을피드백받아서, 상기기준전압과상기출력전압을비교하여업(Up) 신호또는다운(Down) 신호를생성하기위한비교기(Comparator), 상기출력전압의상태를확인하여부스트(Boost) 모드와락(Lock) 모드중에서하나의동작모드를선택하는부스트앤 락디텍터(Boost & Lock detector), 상기비교기에서생성된업 신호또는다운신호와, 상기부스트앤 락디텍터에서선택된동작모드에따라스위치(Switch) 어레이(array)의각 스위치의온/오프(On/Off) 동작을제어하는컨트롤러(Controller) 및상기컨트롤러의제어에따라바이너리코드(Binary Code)로구성된스위치어레이의온/오프를구동시키는 SW 버퍼(Buffer)를포함한다. 본발명에의하면, 멀티모드검출기술을이용하여디지털 LDO 레귤레이터를제공함으로써, 배터리장치에서필요로하는빠른과도응답을제공하는효과가있다.

    SDM을 이용한 디지털 제어 방식의 LDO 레귤레이터
    5.
    发明授权
    SDM을 이용한 디지털 제어 방식의 LDO 레귤레이터 有权
    LDO稳压器采用SDM数字式控制

    公开(公告)号:KR101540858B1

    公开(公告)日:2015-07-30

    申请号:KR1020130155770

    申请日:2013-12-13

    Inventor: 황인철 홍욱

    Abstract: 본발명은 LDO 레귤레이터(low dropout regulator)에관한것으로서, 본발명은디지털제어방식의 LDO 레귤레이터(regulator)에있어서, 미리정해진기준전압및 상기 LDO 레귤레이터의출력전압을입력받고, 상기기준전압의크기에비례하는지연값(delay)을갖는기준전압펄스를출력하고, 상기출력전압의크기에비례하는지연값을갖는출력전압펄스를출력하기위한전압시간변환기, 상기전압시간변환기에서출력된상기기준전압펄스와상기출력전압펄스의파형을비교하여두 파형의위상차이만큼의폭을갖는위상차이펄스를발생시키고, 상기기준전압보다출력전압이더 높으면다운(Down) 신호를출력하고, 기준전압보다출력전압이더 낮으면업(Up) 신호를출력하기위한위상및 업/다운(Up/Down) 감지기, 상기위상및 업/다운감지기에서나온위상차이펄스의폭의크기에따라결정된시비율을갖는펄스를출력하기위한순환시간디지털변환기, 상기순환시간디지털변환기에서출력된펄스를클럭(clock) 신호로하여카운트를발생시키기위한제1 업/다운(Up/Down) 계수기, 상기전압시간변환기에서출력되는기준전압펄스와출력전압펄스를비교하여두 파형의위상차이가미리정해진기준값이내로들어오게되면락 모드(Lock mode)로동작하는신호를출력하기위한락(Lock) 감지기, 상기락 감지기로부터락 모드로동작하는신호를수신하면, 상기위상및 업/다운감지기로부터업 신호와다운신호를받아시스템클럭마다 1 비트(bit) 씩카운트를발생시키기위한제2 업/다운(Up/Down) 계수기, 상기제2 업/다운계수기에서출력되는카운트를입력받아 1 비트 PWM 신호를출력하기위한 SDM(sigma delta modulation) 및입력전압과부하(load) 사이에둘 이상의스위치가연결되어있어서, 온/오프(on/off)되는스위치의수에따라상기부하에전달되는입력전압의정도가결정되도록하며, 상기제1 업/다운계수기에서발생된카운트수에비례하여온(on)되는스위치수가결정되는방식으로스위치의온/오프(on/off)가동작되며, 상기출력전압이출력되는스위치열을포함하되, 상기순환시간디지털변환기는상기락 감지기로부터락 모드로동작하는신호를수신하면, 출력할수 있는최대개수의제1펄스를출력하고, 상기 SDM은상기제1펄스가입력되면동작하고, 상기 1비트 PWM 신호를출력하여상기제1 업/다운계수기에전달한다.

    집적된 디지털 로우 드롭-아웃 레귤레이터

    公开(公告)号:KR1020180093545A

    公开(公告)日:2018-08-22

    申请号:KR1020170019796

    申请日:2017-02-14

    CPC classification number: H02M1/08 H02M3/156

    Abstract: 본발명의일 실시예로써, 집적된디지털로우드롭-아웃레귤레이터가제공된다. 본발명의일 실시예에따른집적된디지털로우드롭-아웃레귤레이터는레귤레이터에대한기준전압과출력전압에기초하여코어스(coarse)와파인(fine) 여부를검출하기위한검출부, 이러한검출부와연결되고레귤레이터에연결된부하에따라최소화된과도응답시간(T)을갖도록동작될수 있는자체발진양방향시프트레지스터부를포함하는제어부및 제어부와연결된복수개의코어스스위치들및 복수개의파인스위치들을포함하고, 제어부는외부로부터의클록입력이제거된상태이고, 레귤레이터에는외부부하커패시터가제거되어있을수 있다.

    연속 근사 레지스터 방식의 빠른 과도응답을 갖는 디지털 LDO(Low Drop Out) 레귤레이터
    7.
    发明授权
    연속 근사 레지스터 방식의 빠른 과도응답을 갖는 디지털 LDO(Low Drop Out) 레귤레이터 有权
    连续逼近型寄存器型快速瞬态数字低压稳压器

    公开(公告)号:KR101617101B1

    公开(公告)日:2016-04-29

    申请号:KR1020140159816

    申请日:2014-11-17

    Inventor: 황인철 홍욱

    CPC classification number: G05F1/56 G05F1/466 G05F1/561 G05F1/562 G05F1/575

    Abstract: 본발명에따른 LDO 레귤레이터제어장치는트리거레벨을생성하는전원입력부; 및상기트리거레벨을기초로제1 임계전압값및 제2 임계전압값을설정하고, 상기출력전압이상기제1 임계전압값과상기제2 임계전압값사이에존재하지않는경우연속근사레지스터를이용하여상기트리거레벨과상기출력전압의비교결과에따라서상기출력전압을조정하는연산부를포함한다. 본발명에따르면종래방식과비교할때 빠른과도응답시간을가질수 있고, 출력전압의작은변화에는연속근사레지스터방식이아닌누산기의동작을하도록하여출력전압의불필요한변화를방지하였다.

    Abstract translation: 根据本发明的LDO调节器控制装置包括:功率输入单元,其产生触发电平; 以及计算单元,其基于触发电平来设定第一阈值电压和第二阈值电压值,并且当在第一阈值电压值和第二阈值电压值之间不存在输出电压时,调整输出电压 根据触发电平和输出电压的比较结果,通过使用逐次逼近寄存器。 根据本发明,与常规方式相比,可以具有快速的瞬态响应时间。 关于输出电压的小的变化,累加器的操作不是逐次逼近寄存器方式,以防止任何不必要的改变。

    SDM을 이용한 디지털 제어 방식의 LDO 레귤레이터
    8.
    发明公开
    SDM을 이용한 디지털 제어 방식의 LDO 레귤레이터 有权
    LDO调节器使用SDM由数字类型控制

    公开(公告)号:KR1020150069408A

    公开(公告)日:2015-06-23

    申请号:KR1020130155770

    申请日:2013-12-13

    Inventor: 황인철 홍욱

    CPC classification number: G05F1/56

    Abstract: 본발명은 LDO 레귤레이터(low dropout regulator)에관한것으로서, 본발명은디지털제어방식의 LDO 레귤레이터(regulator)에있어서, 미리정해진기준전압및 상기 LDO 레귤레이터의출력전압을입력받고, 상기기준전압의크기에비례하는지연값(delay)을갖는기준전압펄스를출력하고, 상기출력전압의크기에비례하는지연값을갖는출력전압펄스를출력하기위한전압시간변환기, 상기전압시간변환기에서출력된상기기준전압펄스와상기출력전압펄스의파형을비교하여두 파형의위상차이만큼의폭을갖는위상차이펄스를발생시키고, 상기기준전압보다출력전압이더 높으면다운(Down) 신호를출력하고, 기준전압보다출력전압이더 낮으면업(Up) 신호를출력하기위한위상및 업/다운(Up/Down) 감지기, 상기위상및 업/다운감지기에서나온위상차이펄스의폭의크기에따라결정된시비율을갖는펄스를출력하기위한순환시간디지털변환기, 상기순환시간디지털변환기에서출력된펄스를클럭(clock) 신호로하여카운트를발생시키기위한제1 업/다운(Up/Down) 계수기, 상기전압시간변환기에서출력되는기준전압펄스와출력전압펄스를비교하여두 파형의위상차이가미리정해진기준값이내로들어오게되면락 모드(Lock mode)로동작하는신호를출력하기위한락(Lock) 감지기, 상기락 감지기로부터락 모드로동작하는신호를수신하면, 상기위상및 업/다운감지기로부터업 신호와다운신호를받아시스템클럭마다 1 비트(bit) 씩카운트를발생시키기위한제2 업/다운(Up/Down) 계수기, 상기제2 업/다운계수기에서출력되는카운트를입력받아 1 비트 PWM 신호를출력하기위한 SDM(sigma delta modulation) 및입력전압과부하(load) 사이에둘 이상의스위치가연결되어있어서, 온/오프(on/off)되는스위치의수에따라상기부하에전달되는입력전압의정도가결정되도록하며, 상기제1 업/다운계수기에서발생된카운트수에비례하여온(on)되는스위치수가결정되는방식으로스위치의온/오프(on/off)가동작되며, 상기출력전압이출력되는스위치열을포함하되, 상기순환시간디지털변환기는상기락 감지기로부터락 모드로동작하는신호를수신하면, 출력할수 있는최대개수의제1펄스를출력하고, 상기 SDM은상기제1펄스가입력되면동작하고, 상기 1비트 PWM 신호를출력하여상기제1 업/다운계수기에전달한다.

    Abstract translation: 本发明涉及一种由数字方式控制的LDO稳压器,它包括:一个用于输出标准电压脉冲和一个输出电压脉冲的电压 - 时间转换器; 相位和上/下传感器,用于通过比较从电压 - 时间转换器输出的标准电压脉冲和输出电压脉冲的波形,产生具有与两个波形之间的相位差相差大的宽度的相位差脉冲,并输出下降信号 如果在输出电压低于标准电压的情况下输出电压高于标准电压,同时输出上升信号; 循环时间数字转换器,用于输出根据从相位和上/下传感器输出的相位差脉冲的宽度确定的占空比的脉冲; 用于通过考虑从循环时间转换器输出的脉冲作为时钟信号来产生计数的第一向上/向下计数器; 锁定传感器,用于通过比较从电压 - 时间转换器输出的标准电压脉冲和输出电压脉冲来输出以锁定模式操作的信号; 以及第二上/下计数器,用于在从相位和上/下传感器接收到上升和下降信号之后,每系统时钟产生一位计数。

Patent Agency Ranking