Abstract:
본 발명은 광대역 신호의 위성 중계기의 시험에 이용되는 시간 지연 모사 장치에 관한 것이다. 입력된 아날로그 신호를 소정의 샘플링 주파수로 샘플링하여 디지털 신호로 변환하는 A/D 컨버터와, 상기 변환된 디지털 신호를 소정의 하향 주파수의 디지털 신호로 다운컨버팅하는 다운 컨버터와, 상기 다운컨버팅된 디지털 신호를 저장하기 위한 메모리 어레이와, 상기 다운컨버팅된 디지털 신호를 소정 지연 시간에 따라 정해지는 메모리 어드레스의 메모리 어레이에 메모리 인터페이스를 통해 저장하고 상기 저장된 디지털 신호를 상기 메모리 인터페이스를 통해 선입선출 처리하도록 MCU 인터페이스를 통해 제어하는 마이크로컨트롤러 유닛과, 상기 마이크로컨트롤러 유닛의 제어에 의해 선입선출 처리되는 디지털 신호를 소정의 상향 주파수의 디지털 신호로 업컨버팅하는 업 컨버터와, 상기 업컨버팅된 디지털 신호를 아날로그 신호로 변환하는 D/A 컨버터를 포함하는 광대역 신호의 위성 중계기의 시험에 이용되는 시간 지연 모사 장치를 구성한다. 광대역 신호에도 임의의 시간 지연을 가할 수 있도록 함으로써, 광대역 신호의 위성 중계기를 지상 시험할 수 있는 효과가 있다.
Abstract:
PURPOSE: A time delaying copy apparatus, method, and program recording medium are provided to synchronize high sampling frequency with the operation speed of a memory unit by storing down-converted signals. CONSTITUTION: An ADC(Analog-Digital Converter)(110) changes an analog signal into a digital signal by sampling the analog signal as sampling frequency. A down convertor(121) changes the digital signal into the digital signal of downlink frequency. A memory array(130) stores the changed digital signal in a memory interface. An MCU(Micro Controller Unit)(140) processes the FIFO(First-In First-Out) of the stored digital signal and stores the changed digital signal in a memory array of a memory address.