-
公开(公告)号:KR1020160096767A
公开(公告)日:2016-08-17
申请号:KR1020150018048
申请日:2015-02-05
Applicant: 김경수 , 한국항공대학교산학협력단
CPC classification number: H04B1/0028 , H03M1/124
Abstract: 본발명은 SDR 수신기로서, 고속의데이터를처리할수 있는레이더테스트용 SDR 수신기에관한것이다. 본발명의실시형태는입력되는 RF 신호를샘플링하여, 병렬저전압차동신호인 2채널로된 I 차동신호와 2채널로된 Q 차동신호로생성하여전체 4채널로출력하는 A/D 컨버터; 상기 I 차동신호및 Q 차동신호의데이터량을각각감소시켜출력하는 FPGA; 및상기 FPGA의출력신호를컴퓨터로업로드하는 USB 컨트롤러;를포함할수 있다.
Abstract translation: 本发明涉及一种SDR接收机,更具体地说,涉及能够进行快速数据处理的用于雷达测试的SDR接收机。 根据本发明的实施例,SDR接收机包括:A / D转换器,被配置为对输入的RF信号进行采样以产生由两个通道组成的I差分信号和Q差分信号作为并行低电压差分信号;以及 通过所有四个通道输出I差分信号和Q差分信号; 配置为分别减少并输出I差分信号和Q差分信号的数据量的FPGA; 以及配置成在计算机中上传FPGA的输出信号的USB控制器。
-
公开(公告)号:KR101740713B1
公开(公告)日:2017-05-30
申请号:KR1020150018048
申请日:2015-02-05
Applicant: 김경수 , 한국항공대학교산학협력단
Abstract: 본발명은 SDR 수신기로서, 고속의데이터를처리할수 있는레이더테스트용 SDR 수신기에관한것이다. 본발명의실시형태는입력되는 RF 신호를샘플링하여, 병렬저전압차동신호인 2채널로된 I 차동신호와 2채널로된 Q 차동신호로생성하여전체 4채널로출력하는 A/D 컨버터; 상기 I 차동신호및 Q 차동신호의데이터량을각각감소시켜출력하는 FPGA; 및상기 FPGA의출력신호를컴퓨터로업로드하는 USB 컨트롤러;를포함할수 있다.
Abstract translation: 本发明涉及SDR接收器,并且涉及能够处理高速数据的用于雷达测试的SDR接收器。 本发明的实施方式的A / d转换器,采样的RF信号被输入时,通过产生在I的差分信号和Q差分信号,以2通道2通道平行于低电压差分信号输出到所有四个通道; 一种用于分别减少和输出I差分信号和Q差分信号的数据量的FPGA; 还有一个USB控制器,用于将FPGA的输出信号上传到计算机。
-