KR102229720B1 - A system for recommending a predicted winning number and a method of recommending thereof

    公开(公告)号:KR102229720B1

    公开(公告)日:2021-03-18

    申请号:KR1020180089297A

    申请日:2018-07-31

    Applicant: 박재홍

    CPC classification number: G06Q50/34 G06Q30/0631

    Abstract: 본 발명은 기 추첨이 완료된 적어도 하나의 당첨번호 조합을 수신하여 저장하는 저장부; 및 당첨번호 조합, 45개의 번호 중 6개의 선택되는 번호의 집합인 조합수 집합, 당첨번호 조합 또는 조합수 집합을 기 설정된 기준에 따라 필터링하는 패턴필터, 및 당첨번호 조합, 조합수 집합 및 패턴필터를 이용하여 계산된 확률적 이득 중 적어도 하나를 이용하여, 당첨예측번호의 집단정보를 생성하는 정보처리부를 포함하는 당첨예측번호 추천시스템을 제공한다.

    고속 데이터 수집 시스템에서의 트리거 위치 판별 방법
    3.
    发明公开
    고속 데이터 수집 시스템에서의 트리거 위치 판별 방법 失效
    高速数据采集系统中的触发位置确定方法

    公开(公告)号:KR1019990084660A

    公开(公告)日:1999-12-06

    申请号:KR1019980016575

    申请日:1998-05-08

    Abstract: 본 발명은, 고속 A/D변환기로부터 출력된 샘플 데이터가 2분주 회로를 통하여 메모리에 저장되는 경우, 저장된 샘플 데이터로부터 원하는 샘플 데이터를 지정하는 트리거 위치를 판별하는 방법에 관한 것으로서, 트리거 위치에 관한 정보를 가지는 트리거 택 비트를 설정하여 샘플 데이터와 함께 저장하여, 저장된 트리거 택 비트로부터 트리거 위치를 정확하게 판별할 수 있는 장점이 있다. 또한, 본 발명에 의한 트리거 판별 방법은 트리거 위치를 한 샘플 데이터 단위로 판별하는 방법을 제시한다. 본 발명에 의한 방법은 패러티 비트를 포함하는 메모리를 사용하는 데이터 2분주 회로를 사용하여 구현되어 고속 데이터 시스템에 유용하게 적용될 수 있다.

    전자기적 노이즈 및 정전기 억제용 칩 스티커
    4.
    发明公开
    전자기적 노이즈 및 정전기 억제용 칩 스티커 无效
    用于防止电磁噪声和静电的芯片贴纸

    公开(公告)号:KR1020000056071A

    公开(公告)日:2000-09-15

    申请号:KR1019990005098

    申请日:1999-02-12

    Inventor: 박재홍 박근오

    CPC classification number: H05K9/0081 H05K9/0079

    Abstract: PURPOSE: A chip sticker for preventing electromagnetic noise and static electricity is provided to enable users to prevent electromagnetic noise and static electricity which might damage chips whenever they are in use or in storage by attaching the chips with stickers. CONSTITUTION: A chip sticker for preventing electromagnetic noise and static electricity includes the following steps. A chip sticker is manufactured with materials which are made to prevent electromagnetic noise or static electricity. The chip may be manufactured with invisible materials or visible materials so as to monitor the numbering of chips. The device enables users to prevent electromagnetic noise or static electricity whenever the chips are in use or in storage by sticking the chips.

    Abstract translation: 目的:提供防止电磁噪声和静电的芯片贴纸,使用户能够防止电磁噪声和静电,这些电磁噪声和静电在使用或存储时可能会通过贴上贴片来损坏芯片。 构成:防止电磁噪声和静电的芯片贴纸包括以下步骤。 制造的芯片贴纸是用来防止电磁噪声或静电的材料。 芯片可以用不可见材料或可见材料制造,以便监视芯片的编号。 该设备使用户能够在芯片正在使用或通过粘贴芯片进行存储时防止电磁噪声或静电。

    전선의 단선 및 단락 지점 측정 방법 및 그 장치
    5.
    发明公开
    전선의 단선 및 단락 지점 측정 방법 및 그 장치 无效
    测量电线断线和短路点的方法

    公开(公告)号:KR1020000039261A

    公开(公告)日:2000-07-05

    申请号:KR1019980054541

    申请日:1998-12-11

    Inventor: 박재홍 박근오

    Abstract: PURPOSE: A method and an apparatus are provided which can measure breaking and short points of an electric wire based on waves reflected from the breaking and short points when applying a pulse wave to the electric wire. CONSTITUTION: An apparatus for measuring breaking and short points of an electric wire includes: a time delay generator(11) for applying a pulse wave to the electric wire to generate an output pulse of which a width is in proportion to a delay time period when the pulse wave is reflected from the breaking and short points and for generating a breaking /short signal representing whether the electric wire is broken or short; a time difference meter(12) for measuring a width of the output pulse generatded from the time delay generator(11); a connector length meter(13) for compensating a length of a connector which is connected with the electric wire; and a display for displaying a breaking point or a short point of the electric wire based on the breaking/short signal from the time delay generator(11) and the result from the connector length meter(13). Therefore, the apparatus determines whether the electric wire is broken and short and dectects the breaking and short points.

    Abstract translation: 目的:提供一种方法和装置,其可以在将脉冲波施加到电线时基于从断裂点和短点反射的波形来测量电线的断裂点和短点。 一种用于测量电线的断裂和短路点的装置,包括:时间延迟发生器(11),用于向电线施加脉冲波,以产生宽度与延迟时间段成比例的输出脉冲, 脉冲波从断裂点和短点反射,并产生表示电线是断裂还是短路的断裂/短路信号; 用于测量从时间延迟发生器(11)产生的输出脉冲的宽度的时差计(12); 连接器长度计(13),用于补偿与所述电线连接的连接器的长度; 以及基于来自时间延迟发生器(11)的断开/短路信号和来自连接器长度计(13)的结果来显示电线的断点或短路的显示器。 因此,该装置确定电线是否断裂和短路,并检测断路和短路。

    고속 데이터 수집 시스템에서의 트리거 위치 판별 방법
    6.
    发明授权
    고속 데이터 수집 시스템에서의 트리거 위치 판별 방법 失效
    用于高速数据采集系统的触发位置检测方法

    公开(公告)号:KR100262857B1

    公开(公告)日:2000-08-01

    申请号:KR1019980016575

    申请日:1998-05-08

    Abstract: PURPOSE: A method for determining a trigger position is provided to exactly determine a trigger position. CONSTITUTION: A method for determining a trigger position specifies desired sample data from stored sample data when sample data outputted from a high-speed A/D converter is stored in a memory via a 2-divide circuit. A trigger tag signal is generated by synchronizing a trigger signal to a driving clock of the 2-divide circuit. Data of one bit representing a trigger tag and the sample data are stored together. When a desired sample data is specified, the trigger position is determined by the trigger tag.

    Abstract translation: 目的:提供一种用于确定触发位置的方法以精确地确定触发位置。 构成:当从高速A / D转换器输出的采样数据通过2分电路存储在存储器中时,用于确定触发位置的方法从存储的采样数据中指定所需的采样数据。 通过将触发信号与2分频电路的驱动时钟同步来产生触发标签信号。 表示触发标签的一位数据和样本数据一起存储。 当指定所需的采样数据时,触发位置由触发标签确定。

    표면 부착형 소자의 소켓
    7.
    发明公开
    표면 부착형 소자의 소켓 无效
    表面安装类型设备的插座

    公开(公告)号:KR1020000056070A

    公开(公告)日:2000-09-15

    申请号:KR1019990005097

    申请日:1999-02-12

    Inventor: 박재홍 박근오

    Abstract: PURPOSE: A socket of a surface mounting type device is provided to connect the socket of the surface mounting type device on a substrate without using welding. CONSTITUTION: A socket of a surface mounting type device includes connection members, socket legs and a fixing member(52). The connection members have position and number of the legs that are same to those of the device in order to be electrically coupled with the legs of the surface mounting type device inserted in the socket according to the present invention. The socket legs have the positions and the number, which are same to those of the legs of the device. The fixing member(52) is implemented to fix the socket on the substrate. The socket legs are elastic so as to be perfectly coupled with the pattern of the substrate. The socket further includes an auxiliary-fixing member so as to prevent the socket from rotating on the substrate.

    Abstract translation: 目的:提供表面安装型设备的插座,用于将表面安装型设备的插座连接到基板上,无需焊接。 构成:表面安装型装置的插座包括连接构件,插座脚和固定构件(52)。 连接构件具有与装置相同的腿的位置和数量,以便与根据本发明插入插座中的表面安装型装置的腿电连接。 插座脚具有与设备的腿相同的位置和数量。 实施固定构件(52)以将插座固定在基板上。 插座腿是弹性的,以便与衬底的图案完美地耦合。 插座还包括辅助固定构件,以防止插座在基板上旋转。

    열 차단 성능을 가진 도막방수공법의 조성물과 스티치 본딩법으로 제조된 섬유시트를 이용한 방수시공방법
    8.
    发明申请
    열 차단 성능을 가진 도막방수공법의 조성물과 스티치 본딩법으로 제조된 섬유시트를 이용한 방수시공방법 审中-公开
    使用阻燃组合物进行防水防水方法的防水防水技术和使用缝合粘合技术制造的纤维片材的方法

    公开(公告)号:WO2012165772A2

    公开(公告)日:2012-12-06

    申请号:PCT/KR2012/003688

    申请日:2012-05-10

    Inventor: 박동준 박재홍

    CPC classification number: E04D5/10 D04H1/52 E04B1/665 E04D5/02

    Abstract: 본 발명은 열 차단 성능을 가진 도막방수재와 스티치본딩법으로 제조된 섬유시트를 이용한 방수 시공방법에 관한 것으로, 도막층의 기포발생현상을 방지하고 방수층의 인장강도를 증진시키기 위해 늘어지지 않고 복원이 잘되는 섬유시트를 사용하여 작업성, 접착성이 양호하며 뜨개질 원리로 부직조하되 스티치 본딩법으로 제조한 섬유시트를 사용하는 방수시공방법에 관한 것이다.

    Abstract translation: 本发明涉及一种防水结构的方法,该方法是使用用于油漆膜防水的隔热材料和使用使用缝合技术制造的纤维片材的防水结构的方法,更具体地说,涉及一种使用由 基于编织原理的无纺布缝合技术,其由于使用防止在不会拉伸的涂膜层中的气泡形成的纤维片而具有良好的可加工性和粘合性,并且易于恢复 以提高防水层的拉伸强度。

    폴리올레핀계 섬유의 염색방법 및 이에 의해 제조된 섬유집합체
    9.
    发明申请
    폴리올레핀계 섬유의 염색방법 및 이에 의해 제조된 섬유집합체 审中-公开
    一种染色聚烯烃基纤维和纤维聚集体的方法

    公开(公告)号:WO2018044107A1

    公开(公告)日:2018-03-08

    申请号:PCT/KR2017/009572

    申请日:2017-08-31

    Applicant: 박재홍

    Inventor: 박재홍

    CPC classification number: D06P3/79 D06P5/02

    Abstract: 본 발명은 폴리올레핀계 섬유의 염색방법에 있어서, 정련이 이루어지는 전처리단계; 입도가 0.1 내지 800㎛인 용제염료와 분산제를 혼합하는 염색조제준비단계; 80℃ 내지 140℃ 사이에서 30분 내지 120분 동안 염색단계; 및 후처리단계를 포함하는 폴리올레핀계 섬유의 염색방법을 제공한다.

    Abstract translation: 本发明涉及一种染色聚烯烃基纤维的方法,其包括:精炼的预处理步骤; 将分散剂与粒度为0.1-800的溶剂染料混合的染色辅助制备步骤; 在80℃至140℃之间染色30分钟至120分钟; 和后处理步骤。

    마이크로 볼로미터에서 필 팩터를 높이기 위한 픽셀 디자인
    10.
    发明申请
    마이크로 볼로미터에서 필 팩터를 높이기 위한 픽셀 디자인 审中-公开
    像素设计增加微测辐射热计的填充因子

    公开(公告)号:WO2012096478A2

    公开(公告)日:2012-07-19

    申请号:PCT/KR2012/000135

    申请日:2012-01-06

    CPC classification number: G01J5/0225 G01J5/20

    Abstract: 본 발명의 일실시예에 따른 마이크로 볼로미터에서 필 팩터를 높이기 위한 픽셀 디자인은, 기판 상부의 반사 금속층을 포함하는 하부층; 상기 하부층 상부의 공동; 상기 공동 상부의 볼로미터층과 그 위의 투과 금속층을 포함하는 상부층; 상기 하부층 및 상기 상부층의 절연을 위한 절연층; 및 상기 상부층을 지지하는 앵커를 포함하는 각 볼로미터 픽셀들의 배열로 이루어진 볼로미터 어레이에 있어서, 상기 볼로미터 픽셀 네 개가 상기 앵커 하나를 공유하는 것을 특징으로 한다.

    Abstract translation: 根据本发明的一个实施例的用于增加微测辐射热计中的填充因子的像素设计包括:在基板上包括反射金属层的下层; 下层以上的空腔; 上层,其包括在空腔顶部上的辐射热计层和其上的透射金属层; 绝缘层,用于使下层和上层绝缘; 以及用于支撑上层的锚,其中四个测辐射热计像素共用锚之一。

Patent Agency Ranking