-
公开(公告)号:KR20210032890A
公开(公告)日:2021-03-25
申请号:KR1020200057564A
申请日:2020-05-14
Applicant: 삼성전기주식회사
Abstract: 본 발명은, 내부 전극이 형성되지 않는 소정 두께의 연결 영역을 사이에 두고 제1 커패시터부 및 제2 커패시터부가 마주보게 배치되는 커패시터 바디; 및 상기 커패시터 바디의 길이 방향의 양 단부에 각각 형성되는 제1 및 제2 외부 전극; 을 포함하고, 상기 제1 커패시터부는 복수의 유전체층을 사이에 두고 상기 제1 커패시터부의 길이 방향의 양면을 통해 번갈아 노출되도록 배치된 제1 및 제2 내부 전극을 포함하고, 상기 제2 커패시터부는 복수의 유전체층을 사이에 두고 상기 제2 커패시터부의 길이 방향의 양면을 통해 번갈아 노출되도록 배치된 제3 및 제4 내부 전극을 포함하고, 상기 제1 외부 전극은, 상기 제1 및 제3 내부 전극과 접속되고 구리(Cu)를 포함하는 제1 내부층과, 상기 제1 내부층을 커버하는 제1 외부층을 포함하고, 상기 제2 외부 전극은, 상기 제2 및 제4 내부 전극과 접속되고 구리를 포함하는 제2 내부층과, 상기 제2 내부층을 커버하는 제2 외부층을 포함하는 적층형 커패시터를 제공한다.