적층형 세라믹 캐패시터 및 이의 제조방법
    2.
    发明授权
    적층형 세라믹 캐패시터 및 이의 제조방법 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR101197787B1

    公开(公告)日:2012-11-05

    申请号:KR1020100106877

    申请日:2010-10-29

    CPC classification number: H01G4/30 H01G4/012 Y10T29/435

    Abstract: 본 발명은 적층형 세라믹 캐패시터 및 이의 제조방법에 관한 것으로, 본 발명에 따른 적층형 세라믹 캐패시터는 복수 개의 유전체 층이 적층되며, 서로 대향하는 제1 및 제2 측면과 상기 제1 및 제2 측면을 연결하는 제3 및 제4 측면을 갖는 세라믹 본체; 및 상기 유전체 층에 형성되고, 상기 제1 측면 또는 제2 측면으로 노출된 전극인출부와 전극 미인출부로 구성되며, 상기 전극 미인출부와 상기 제3 측면 사이의 길이가 100 μm 이하이고, 전극 미인출부와 상기 제3 측면 사이의 길이에 대한 전극 인출부와 상기 제3 측면 사이의 길이의 비율이 1.2 내지 1.7인 내부 전극층;을 포함한다. 본 발명에 따른 적층형 세라믹 캐패시터는 소결 또는 실장공정에서 열충격에 의해 세라믹 적층체에 발생하는 크랙을 억제하여 신뢰성이 향상된다.

    적층형 세라믹 캐패시터 및 이의 제조방법
    3.
    发明公开
    적층형 세라믹 캐패시터 및 이의 제조방법 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020120045373A

    公开(公告)日:2012-05-09

    申请号:KR1020100106877

    申请日:2010-10-29

    CPC classification number: H01G4/30 H01G4/012 Y10T29/435

    Abstract: PURPOSE: A multilayered ceramic capacitor and a manufacturing method thereof are provided to improve the reliability of a product by suppressing a crack in a ceramic laminate due to thermal impact in a sintering or mounting process. CONSTITUTION: A plurality of dielectric layers are laminated. A ceramic body includes a first side, a second side, a third side, and a fourth side. The first side and the second side include an exposed electrode withdrawing unit and an electrode non-withdrawing unit. A length between the electrode non-withdrawing unit and the third side is 100 um or less.

    Abstract translation: 目的:提供一种多层陶瓷电容器及其制造方法,通过在烧结或安装工艺中由于热冲击而抑制陶瓷层叠体中的裂纹来提高产品的可靠性。 构成:层叠多个电介质层。 陶瓷体包括第一侧,第二侧,第三侧和第四侧。 第一侧和第二侧包括暴露的电极取出单元和电极非抽出单元。 电极非抽出单元与第三面之间的长度为100um以下。

    적층형 세라믹 커패시터 및 그 제조방법
    4.
    发明公开
    적층형 세라믹 커패시터 및 그 제조방법 无效
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020140030665A

    公开(公告)日:2014-03-12

    申请号:KR1020120097118

    申请日:2012-09-03

    Abstract: The present invention relates to a multi-layered ceramic capacitor and a manufacturing method thereof. The multi-layered ceramic capacitor according to the present invention comprises: ceramic green sheets laminated in multiple layers to form a capacitor body; and internal electrodes formed on surfaces of the ceramic green sheets to have small base angles with the surfaces by printing and electrically connected to external electrodes. According to the present invention, since the internal electrodes are formed in a small base angled structure, empty spaces formed by the laminated green sheets and the internal electrodes can be reduced in comparison with a conventional big base angled structure, thereby reducing defects such as delamination or cracks of the green sheets during post processes.

    Abstract translation: 多层陶瓷电容器及其制造方法技术领域本发明涉及一种多层陶瓷电容器及其制造方法。 根据本发明的多层陶瓷电容器包括:层叠多层的陶瓷生片以形成电容器本体; 以及形成在陶瓷生片的表面上的内部电极,通过印刷和与外部电极电连接而与表面具有小的底角。 根据本发明,由于内部电极形成为小的底部倾斜结构,所以与传统的大的底座成角度的结构相比,可以减少由层压的生片和内部电极形成的空间,从而减少诸如分层 或在后期处理中的生片的裂纹。

    적층 세라믹 전자 부품
    5.
    发明公开
    적층 세라믹 전자 부품 审中-实审
    多层陶瓷电子元件

    公开(公告)号:KR1020160100701A

    公开(公告)日:2016-08-24

    申请号:KR1020150023516

    申请日:2015-02-16

    CPC classification number: H01G4/30 H01G4/012 H01G4/12 H01G4/232 H01G4/005

    Abstract: 본발명은, 용량부에비해소폭의리드부를갖는내부전극을포함하며, 유전체층의마진(margin)부중 상기리드부와폭 방향으로대응되는위치에상기내부전극과이격되게더미전극이배치되는적층세라믹전자부품을제공한다.

    Abstract translation: 本发明提供一种多层陶瓷电子部件,其包括与容量单元相比具有窄引导单元的内部电极; 以及虚设电极,其从宽度方向的电介质层的边界部分配置在与所述引线部对应的位置处,以与所述内部电极分离。 多层陶瓷电子部件可以通过在长度方向上减小在陶瓷体的余量单位中产生的台阶来提高耐压特性。

Patent Agency Ranking