액정표시장치
    1.
    发明公开
    액정표시장치 无效
    液晶显示装置

    公开(公告)号:KR1020060131244A

    公开(公告)日:2006-12-20

    申请号:KR1020050051527

    申请日:2005-06-15

    Inventor: 강현호 서동욱

    Abstract: An LCD is provided to secure a margin between a cutting line and a data line, thereby preventing the short circuit between a sub line and the data line during repair of a pixel, by removing a portion of a pixel electrode at a region adjacent to a connection line to expose a connection region between the connection line and the sub line. A gate line is extended in a first direction. A data line is extended in a direction perpendicular to the first direction. A common electrode line is composed of a main line(210) extended in the first direction, first and second sub lines(220,250) extended from the main line in the second direction, and a connection line(260) connected with the first and second sub lines. The first and second sub lines are disposed at both sides of the data line. A pixel electrode(300) is formed in a pixel region, which is defined by the gate line and the data line. The pixel electrode is partially removed at a connection region between the first sub line and the connection line to expose the connection region.

    Abstract translation: 提供LCD以确保切割线和数据线之间的边缘,从而通过在与像素电极相邻的区域处移除像素电极的一部分来防止在修复像素期间子线与数据线之间的短路 连接线以暴露连接线和子线之间的连接区域。 栅极线在第一方向上延伸。 数据线在垂直于第一方向的方向上延伸。 公共电极线由沿第一方向延伸的主线(210),从主线沿第二方向延伸的第一和第二子线(220,250)以及与第一和第二方向连接的连接线(260) 子线。 第一和第二子线设置在数据线的两侧。 像素电极(300)形成在由栅极线和数据线限定的像素区域中。 像素电极在第一子线与连接线之间的连接区域被部分去除以暴露连接区域。

    박막트랜지스터 기판, 이를 포함하는 액정 표시 패널그리고 그 제조방법
    2.
    发明公开
    박막트랜지스터 기판, 이를 포함하는 액정 표시 패널그리고 그 제조방법 无效
    TFT基板,包括其的液晶显示面板及其制造方法

    公开(公告)号:KR1020060062909A

    公开(公告)日:2006-06-12

    申请号:KR1020040101910

    申请日:2004-12-06

    Inventor: 강현호 서동욱

    CPC classification number: G02F1/136227 G02F1/134309 G02F2001/134318

    Abstract: 본발명은 박막트랜지스터 기판, 이를 포함하는 액정 표시 패널, 그리고 그 제조방법에 관한 것이다. 본발명에 따른 박막트랜지스터 기판은 제1기판소재와, 상기 제1기판소재 상에 형성되어 있는 박막트랜지스터와, 상기 박막트랜지스터에 연결되어 있으며, 투과율이 서로 다른 제1도메인과 제2도메인을 포함하는 화소전극층과, 상기 제2도메인과 상기 제1기판소재 사이에 위치하는 반도체층을 포함하는 것을 특징으로 한다. 이에 의하여 측면 시인성이 개선된 박막트랜지스터 기판이 제공된다.

    박막 트랜지스터 기판 및 이의 제조방법
    3.
    发明公开
    박막 트랜지스터 기판 및 이의 제조방법 无效
    薄膜晶体管基板及其制造方法

    公开(公告)号:KR1020080043446A

    公开(公告)日:2008-05-19

    申请号:KR1020060112016

    申请日:2006-11-14

    Abstract: A thin film transistor substrate and a method of manufacturing the same are provided to make the area between a drain electrode and a gate electrode uniform so as to prevent a parasitic capacitance variation. A thin film transistor includes a gate electrode(3) having a first hole(19), a gate insulating layer insulating the gate electrode, an active layer(11) superposed on the gate electrode having the gate insulating layer interposed between the gate electrode and the active layer, a source electrode(5) electrically connected to a data line(7), and a drain electrode(9) opposite to the source electrode. The active layer has a second hole(25) corresponding to the first hole of the gate electrode. The source electrode is formed apart from the second hole. One end of the drain electrode is formed in the second hole.

    Abstract translation: 提供薄膜晶体管基板及其制造方法,以使漏电极和栅电极之间的区域均匀,从而防止寄生电容变化。 薄膜晶体管包括具有第一孔(19)的栅电极(3),绝缘栅电极的栅极绝缘层,叠置在栅电极上的有源层(11),栅极绝缘层插入在栅电极和 有源层,与数据线(7)电连接的源极(5)和与源电极相对的漏电极(9)。 有源层具有对应于栅电极的第一孔的第二孔(25)。 源电极与第二孔分开形成。 漏电极的一端形成在第二孔中。

    박막 트랜지스터 기판
    4.
    发明公开
    박막 트랜지스터 기판 无效
    薄膜晶体管板

    公开(公告)号:KR1020080022800A

    公开(公告)日:2008-03-12

    申请号:KR1020060086411

    申请日:2006-09-07

    Inventor: 강현호 김경욱

    CPC classification number: G02F1/1309 G02F1/1345 G02F1/136286

    Abstract: A TFT(Thin Film Transistor) substrate is provided to enable an electrostatic discharge device to reduce or remove static electricity applied through test pads, thereby protecting the TFT substrate from the static electricity. A shift register(20) is arranged in one side of a display area. A first pad is connected with the shift register through a first ground line. At least one second pad is connected with the shift register through at least one signal line. A first test pad is connected with the first pad, and supplies ground voltage. At least one second test pad is connected with at least one second pad, and supplies an operation signal. At least one first electrostatic discharge circuit(42~45,62~65) is connected between the first test pad(32~35,52~55) and the second test pad(31,51).

    Abstract translation: 提供TFT(薄膜晶体管)基板,以使静电放电装置能够减少或去除通过测试焊盘施加的静电,从而保护TFT基板免受静电。 移位寄存器(20)布置在显示区域的一侧。 第一焊盘通过第一接地线与移位寄存器连接。 至少一个第二焊盘通过至少一个信号线与移位寄存器连接。 第一个测试垫与第一个焊盘连接,并提供接地电压。 至少一个第二测试焊盘与至少一个第二焊盘连接,并提供操作信号。 至少一个第一静电放电电路(42〜45,62〜65)连接在第一测试焊盘(32〜35,52〜55)和第二测试焊盘(31,51)之间。

    게이트 구동부 및 이를 갖는 표시장치
    5.
    发明公开
    게이트 구동부 및 이를 갖는 표시장치 无效
    闸门驱动器和显示装置

    公开(公告)号:KR1020070075788A

    公开(公告)日:2007-07-24

    申请号:KR1020060004436

    申请日:2006-01-16

    CPC classification number: G09G3/3677 G02F2001/136245 G09G2330/08

    Abstract: A gate driver and a display apparatus having the same are provided to prevent an abnormal operation of a gate driver and the display apparatus by outputting a carry signal to a carry terminal irrespective of an abnormal gate signal. A gate driver includes plural stages. Each of the stages includes a pull-up unit(151), a carry unit(158), a pull-down unit(152), a pull-up driver(153), a ripple prevention unit(154), and a repair unit(155). The pull-up unit generates a current stage gate signal. The carry unit generates a current stage carry signal. The pull-down unit receives a next stage gate signal from one of next stages and discharges the current stage gate signal. The pull-up driver receives a previous stage gate signal from one of previous stages, turns on the pull-up and carry units, and turns off the pull-up and carry units in response to the next stage gate signal. The ripple prevention unit connected to an output electrode of the pull-up unit prevents a ripple of the current stage gate signal. The repair unit blocks supply of an abnormal signal from the output electrode of the pull-up unit to a control electrode of the carry unit.

    Abstract translation: 提供一种栅极驱动器及其显示装置,以防止门驱动器和显示装置的异常操作,通过向携带终端输出进位信号,而与异常门信号无关。 门驱动器包括多个级。 每个级包括上拉单元(151),进位单元(158),下拉单元(152),上拉驱动器(153),纹波防止单元(154)和修理 单元(155)。 上拉单元产生电流级门信号。 进位单元产生当前级进位信号。 下拉单元接收来自下一级中的一个的下一级门信号,并且对当前级门信号进行放电。 上拉驱动器从前一级接收前级门信号,接通上拉和进位单元,并根据下一级门信号关闭上拉和进位单元。 连接到上拉单元的输出电极的纹波防止单元防止当前级门信号的纹波。 修理单元阻止从上拉单元的输出电极向进位单元的控制电极提供异常信号。

    표시 기판 및 이의 제조 방법
    6.
    发明公开
    표시 기판 및 이의 제조 방법 无效
    显示基板及其制造方法

    公开(公告)号:KR1020080057386A

    公开(公告)日:2008-06-25

    申请号:KR1020060130583

    申请日:2006-12-20

    Abstract: A display substrate and a manufacturing method thereof are provided to form a dummy pattern layer on the first metal pattern formed between a bridge electrode and a pixel electrode, thereby forming thin films deposited on the first metal pattern as a positive taper angle. A first metal pattern includes gate lines(GLn,GLn+1) extended toward a first direction(x). Storage common lines(STLn,STLn+1) are extended toward the first direction between the gate lines. A first insulation layer is formed on a substrate having a first metal pattern. A second metal pattern is formed on the first insulation layer and includes data lines crossed with the gate lines and for defining plural unit pixels. Pixel electrodes corresponding to unit pixels are formed on the substrate. A bridge electrode(B) connects the storage common lines electrically and is formed at the same layer of the pixel electrode. A dummy pattern layer(DP) is formed between the bridge electrode and the pixel electrode and overlapped with the first metal pattern.

    Abstract translation: 提供显示基板及其制造方法,以在形成在桥电极和像素电极之间的第一金属图案上形成虚设图形层,从而将沉积在第一金属图案上的薄膜形成为正锥角。 第一金属图案包括向第一方向(x)延伸的栅极线(GLn,GLn + 1)。 存储公共线(STLn,STLn + 1)沿着栅极线之间的第一方向延伸。 在具有第一金属图案的基板上形成第一绝缘层。 第二金属图案形成在第一绝缘层上,并且包括与栅极线交叉并且用于限定多个单位像素的数据线。 对应于单位像素的像素电极形成在基板上。 桥接电极(B)电连接存储公用线,并形成在像素电极的同一层。 在桥电极和像素电极之间形成虚拟图案层(DP),并与第一金属图案重叠。

    액정 표시 장치
    7.
    发明公开
    액정 표시 장치 失效
    液晶显示器

    公开(公告)号:KR1020070020675A

    公开(公告)日:2007-02-22

    申请号:KR1020050074836

    申请日:2005-08-16

    CPC classification number: G02F1/136213 G02F1/136227 G02F1/136286

    Abstract: 게이트선에 걸리는 로드를 줄이고 개구율을 높이면서 빛샘 현상을 방지할 수 있는 액정 표시 장치가 제공된다. 액정 표시 장치는, 절연 기판 위에 서로 이격되어 형성된 게이트선과 유지 전극선과, 게이트선 및 유지 전극선과 절연되어 형성되고, 게이트선과 교차하는 데이터선과, 게이트선과 데이터선에 의해 정의되는 화소마다 형성된 화소 전극과, 게이트선과 데이터선에 연결되어 화소 전극에 전압을 인가하는 박막 트랜지스터와, 데이터선과 동일한 층에 형성되고, 유지 전극선과 연결되어서 화소 전극과 함께 유지 커패시터의 양 단자를 구성하는 유지 전극을 포함한다.
    액정 표시 장치, 유지 전극, 개구율, 로드

    Abstract translation: 提供了一种液晶显示装置,其能够在减小施加到栅极线的负载并增加开口率的同时防止光泄漏现象。 该液晶显示装置包括:栅极线和维持电极线彼此分离地形成在绝缘基板上,并且形成从所述栅极线和维持电极线分离,所述数据线交叉的栅线,栅线和形成在由数据线电极定义的每个像素的像素和 被连接到形成在相同的层中的薄膜晶体管用于将电压施加到像素电极,数据线,与栅极线和数据线,并且被连接到维持电极线包括构成与像素电极的存储电容器的正极端子维持电极。

    좁은 폭의 액티브심을 포함하는 액정 표시 장치용 배선의제조 방법
    8.
    发明公开
    좁은 폭의 액티브심을 포함하는 액정 표시 장치용 배선의제조 방법 无效
    制造液晶显示器用狭窄有源线的布线方法

    公开(公告)号:KR1020070019456A

    公开(公告)日:2007-02-15

    申请号:KR1020050074453

    申请日:2005-08-12

    Abstract: 좁은 폭의 액티브심을 형성할 수 있는 액정 표시 장치용 배선의 제조 방법이 제공된다. 액정 표시 장치용 배선의 제조 방법은, (a) 절연 기판 상에 반도체층을 형성하는 단계와, (b) 반도체층 상에 중심부가 높고 가장자리부가 낮은 감광막 패턴을 형성하는 단계와, (c) 감광막 패턴을 에치백하는 단계와, (d) 감광막 패턴을 식각 마스크로 사용하여 반도체층을 식각하여 액티브심을 형성하는 단계와, (e) 액티브심 상에 데이터선을 형성하는 단계를 포함한다.
    액정 표시 장치, 데이터선, 액티브심, 폭

    어레이 기판의 제조 방법 및 그의 어레이 기판
    9.
    发明公开
    어레이 기판의 제조 방법 및 그의 어레이 기판 无效
    制造阵列基板及其阵列基板的方法

    公开(公告)号:KR1020060018730A

    公开(公告)日:2006-03-02

    申请号:KR1020040067235

    申请日:2004-08-25

    Inventor: 강현호

    Abstract: 정전기 위험을 방지하기 위한 어레이 기판의 제조 방법 및 그의 어레이 기판을 제공한다. 어레이 기판은 복수의 데이터 배선들과, 정전기 분산 저항과, 제1 어레이 검사부를 갖는다. 데이터 배선들은 제1 방향으로 형성되고, 정전기 분산 저항은 인접한 제1 데이터 배선과 제2 데이터 배선을 연결하여 외부로부터 유입된 정전기를 분산시킨다. 어레이 검사부는 데이터 배선들에 테스트 신호를 인가하여 어레이 검사를 수행한다. 이에 따라, 데이터 배선 간에 정전기 분산 저항을 형성하여 상호 연결시킴으로써 외부로부터 유입되는 정전기 위험성을 방지할 수 있다.
    정전기 분산 저항, 데이터 배선, 2G2D

    액정 표시 장치
    10.
    发明授权

    公开(公告)号:KR101171056B1

    公开(公告)日:2012-08-03

    申请号:KR1020050074836

    申请日:2005-08-16

    CPC classification number: G02F1/136213 G02F1/136227 G02F1/136286

    Abstract: 게이트선에 걸리는 로드를 줄이고 개구율을 높이면서 빛샘 현상을 방지할 수 있는 액정 표시 장치가 제공된다. 액정 표시 장치는, 절연 기판 위에 서로 이격되어 형성된 게이트선과 유지 전극선과, 게이트선 및 유지 전극선과 절연되어 형성되고, 게이트선과 교차하는 데이터선과, 게이트선과 데이터선에 의해 정의되는 화소마다 형성된 화소 전극과, 게이트선과 데이터선에 연결되어 화소 전극에 전압을 인가하는 박막 트랜지스터와, 데이터선과 동일한 층에 형성되고, 유지 전극선과 연결되어서 화소 전극과 함께 유지 커패시터의 양 단자를 구성하는 유지 전극을 포함한다.
    액정 표시 장치, 유지 전극, 개구율, 로드

Patent Agency Ranking