Abstract:
본 발명은 단말기의 통신 프로그램 구동방법에 관한 것으로서, 통신망을 통해 접속된 타단말로부터 호출이 있을 때에만 통신 프로그램을 구동시킴으로써 통신 프로그램이 타단말과의 통신 여부와 무관하게 상시 구동됨에 따른 불필요한 자원 점유를 막도록 함에 그 목적이 있다. 본 발명의 단말기의 통신 프로그램 구동방법은 통신망에 접속 가능하고, 각종 데이터를 송수신하는 통신 프로그램이 탑재된 단말기에 있어서, 전원 인가시 상기 통신망에 접속하는 단계; 상기 통신망을 통해 접속된 타단말로부터의 호출 여부를 검출하는 단계; 및 상기 호출이 있는 경우에 상기 통신 프로그램을 구동하고, 상기 호출이 없는 경우에는 임의의 동작 입력을 대기하는 단계를 포함하여 이루어진 것을 특징으로 한다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 메모리 데이타 입출력 장치 및 방법 2. 발명이 해결하려고 하는 기술적 과제 IC의 입출력단이 여러 비트로 이루어져 있어서 한 비트 에러정정코드를 이용한 에러의 검출과 정정을 수행할 수 있게 하고, 에러 정정 부호화로 일반적인 데이타 버스 폭을 가지지 못하는 경우 그 데이타 버스 폭을 일반적인 데이타버스 폭으로 조정해주는데 사용하며, 여러 비트 동시에 에러가 발생한 불량한 메모리라 하더라도 그 에러들을 적절히 분산시킴으로써 에러의 정정이 용이하도록 하여 정상적인 메모리와 거의 비슷한 수준으로 동작하게 하는 메모리 데이타 입출력 장치 및 방법을 제공한다. 3. 발명의 해결방법의 요지 본 메모리 데이타 입출력 장치는, 동시에 입출력되는 데이타 단자를 두개 이상 가지는 메모리와, 소정의 행 및 열로 이루어져 상기 메모리로 데이타를 출력하거나 상기 메모리로부터 데이타를 입력하는 버퍼와, 상기 버퍼에 소정의 에러정정코드를 행 방향으로 다수 입력한 후 열 방향으로 읽어 상기 메모리로 출력하며, 상기 메모리로부터 출력되는 데이타를 열 방향으로 입력하였다가 행 방향으로 읽어 상기 버퍼로 출력하도록 제어하며, 상기 메모리에 발생한 에러를 각 에러정정코드로써 분산시키는 동작을 제어하는 제어수단으로 구성됨을 특징으로 한다. 4. 발명의 중요한 용도 메모리 입출력을 제어하는데 사용한다.
Abstract:
본 발명은 비휘발성 메모리의 맵핑 정보 관리 장치 및 방법에 관한 것으로서, 더욱 상세하게는 비휘발성 메모리의 논리적 섹터에 대한 접근 요청에 걸리는 시간을 최소화시킬 수 있는 비휘발성 메모리의 맵핑 정보 관리 장치 및 방법에 관한 것이다. 본 발명의 실시예에 따른 비휘발성 메모리의 맵핑 정보 관리 장치는, 소정의 논리적 유니트에 맵핑된 물리적 유니트 내의 각 물리적 섹터에 맵핑된 논리적 섹터를 추출하는 추출부, 상기 추출된 논리적 섹터를 통해 상기 논리적 유니트에 속한 논리적 섹터에 대한 맵핑 정보를 생성하는 맵핑 정보 생성부, 및 상기 생성된 맵핑 정보를 저장하는 맵핑 정보 저장부를 포함한다. 비휘발성 메모리, 논리 유니트, 물리 유니트
Abstract:
A heat treatment apparatus in a semiconductor fabrication is provided to reduce a processing time and to improve efficiency of a semiconductor manufacturing process by performing simultaneously RTP(Rapid Thermal Processing) on a plurality of wafers in one chamber using a plurality of wafer trays. A heat treatment apparatus in a semiconductor fabrication includes a chamber, a platform, a platform driving member, and a plurality of wafer trays. The chamber(100) includes a heating member. The platform(200) is installed in the chamber. The platform driving member is installed at one side of the chamber in order to rotate the platform. The plurality of wafer trays are arranged on the platform in order to load simultaneously a plurality of wafers.
Abstract:
본 발명은 플래시 메모리의 데이터 처리 장치 및 방법에 관한 것으로서, 더욱 상세하게는 플래시 메모리의 데이터에 대한 유효성을 용이하게 판단할 수 있는 플래시 메모리의 데이터 처리 장치 및 방법에 관한 것이다. 본 발명의 실시예에 따른 플래시 메모리의 데이터 처리 장치는, 소정의 논리 주소를 이용하여 데이터 연산을 요청하는 사용자 요청부와, 상기 논리 주소를 물리 주소로 변환하는 변환부와, 상기 데이터에서 소정 비트의 개수를 카운트한 카운트 데이터를 상기 데이터 연산 수행시 상기 데이터의 유효성 여부를 나타내는 인덱스 영역에 기록하는 제어부를 포함한다. 플래시 메모리, 논리 주소, 물리 주소, 유효성
Abstract:
본 발명은 플래시 메모리의 데이터 처리 장치 및 방법에 관한 것으로서, 더욱 상세하게는 플래시 메모리의 데이터에 대한 유효성을 용이하게 판단할 수 있는 플래시 메모리의 데이터 처리 장치 및 방법에 관한 것이다. 본 발명의 실시예에 따른 플래시 메모리의 데이터 처리 장치는, 소정의 논리 주소를 이용하여 데이터 연산을 요청하는 사용자 요청부와, 상기 논리 주소를 물리 주소로 변환하는 변환부와, 상기 변환된 물리 주소에 상기 요청된 데이터 연산을 수행하고, 상기 데이터에 대한 에러 정정 코드(Error Correction Code, 이하 ECC라 함)의 인버트된 데이터를 상기 ECC의 에러 발생 여부를 나타내는 영역에 기록하는 제어부를 포함한다. 플래시 메모리, ECC