-
公开(公告)号:KR1020030005646A
公开(公告)日:2003-01-23
申请号:KR1020010041016
申请日:2001-07-09
Applicant: 삼성전자주식회사
IPC: H03L7/091
CPC classification number: H03L7/091 , H03D13/003
Abstract: PURPOSE: A phase error detector using a zero cross feature of an input signal and a phase locked loop circuit using the same are provided to guarantee a predetermined performance when the input signal has a multiple level and a feature that a zero cross transition is irregular. CONSTITUTION: An A/D converter(110) converts sequentially input signals into digital signals. A phase error detector(120) detects a zero cross of the digital signals from the A/D converter(110) and detects a timing error from a signal corresponding to the zero cross. An error corrector(130) generates a synchronous signal. A loop filter(132) eliminates a noise having a high frequency component from a phase error signal. A D/A converter(134) converts the phase error signal from which the noise is eliminated. A voltage controlled oscillator(VCO)(136) corrects the sampling time of the A/D converter(110) by a transition of a phase corresponding to the timing error inputted from the phase error detector(120) through the loop filter(132). An interpolating section(150) receives a digital signal converted according to a corrected sampling timing and outputs an adjusted signal to match with an optical disc system.
Abstract translation: 目的:提供使用输入信号的零交叉特征和使用其的锁相环电路的相位误差检测器,以在输入信号具有多电平和零交叉转变不规则的特征时保证预定的性能。 构成:A / D转换器(110)将顺序输入的信号转换为数字信号。 相位误差检测器(120)检测来自A / D转换器(110)的数字信号的零交叉,并从与零交叉相对应的信号中检测定时误差。 误差校正器(130)产生同步信号。 环路滤波器(132)从相位误差信号中消除具有高频分量的噪声。 D / A转换器(134)转换消除噪声的相位误差信号。 压控振荡器(136)通过环路滤波器(132)通过从相位误差检测器(120)输入的定时误差的相位的转变来校正A / D转换器(110)的采样时间, 。 内插部分(150)接收根据校正的采样定时转换的数字信号,并输出经调整的信号以与光盘系统匹配。
-
2.
公开(公告)号:KR101214160B1
公开(公告)日:2012-12-21
申请号:KR1020060022926
申请日:2006-03-13
Applicant: 삼성전자주식회사
Inventor: 김판수
Abstract: 본발명에의한디지털기기용제어회로장치는, 셀프리프레시동작이가능한외장메모리; 내장프로세서, 메모리컨트롤러, SoC 주전원을스위칭하는제1제어신호(SoC_power_on)와외장메모리전원을스위칭하는제2제어신호(ram_power_on)를출력하는 SoC(System on a Chip) 전원제어부를구비한 SoC부; 메모리카드삽입여부를검출하여, 제1제어신호가온 상태이면메모리카드삽입여부에관계없이제2제어신호를제3제어신호로서그대로출력하고, 제1제어신호가오프상태이고메모리카드가삽입되어있는경우에는제2제어신호를제3제어신호로서그대로출력하고, 제1제어신호가오프상태이고메모리카드가삽입되어있지않은경우에는오프상태의제3제어신호를출력하는메모리카드검출부; 백업배터리에연결되어 SoC 전원제어부에전원을공급하는 SoC 백업전원부(VDD_KAU), 제1제어신호에따라 SoC에주전원(VDD_SoC)을공급/차단하는 SoC 주전원부, 제3제어신호에따라외장메모리의전원을공급/차단하는외장메모리전원부를구비한전원부; 및백업전원부에서전원을공급받아서전원공급/차단지시신호를발생하는조작버튼을구비하고, SoC 전원제어부는내장프로세서가전원차단시퀀스를패스트부트모드로설정한상태에서, 전원차단지시가입력되면, 제1제어신호를오프상태로전환하여출력하고, 제2제어신호는온상태를유지하는것을특징으로한다.
-
公开(公告)号:KR1020070093161A
公开(公告)日:2007-09-18
申请号:KR1020060022926
申请日:2006-03-13
Applicant: 삼성전자주식회사
Inventor: 김판수
CPC classification number: H04N21/4436 , H04N21/4424
Abstract: A control circuit device for a digital appliance and a power control method of the digital appliance using the same are provided to boot an SoC(System on Chip) having a processor fast by using an STR(Suspend To RAM) method. When a power shutdown instruction is received(S102), it is determined whether a power shutdown sequence is set to a fast boot mode(S104). If the power shutdown sequence is not set to the fast boot mode, SoC power and external memory power are shut off(S120). If the power shutdown sequence is set to the fast boot mode, system backup is performed(S106). A shutdown instruction of SoC main power is given(S108). An external memory is set to a self refresh mode(S110). If a power supply instruction is received while the external memory is set to the self refresh mode, an STR booting process is performed(S112). It is determined whether a memory card is removed(S114). If the memory card is removed, a shutdown instruction of the external memory power is given(S118).
Abstract translation: 提供了一种用于数字设备的控制电路装置和使用其的数字设备的功率控制方法,以通过使用STR(挂起到RAM)方法来引导具有处理器的处理器的SoC(片上系统)。 当接收到电源关闭指令(S102)时,确定电源关闭顺序是否设定为快速启动模式(S104)。 如果电源关闭顺序未设置为快速启动模式,则关闭SoC电源和外部存储器电源(S120)。 如果电源关机顺序设置为快速启动模式,则执行系统备份(S106)。 给出了SoC主电源的停机指令(S108)。 将外部存储器设置为自刷新模式(S110)。 如果在外部存储器设置为自刷新模式时接收到电源指令,则执行STR引导处理(S112)。 确定存储卡是否被去除(S114)。 如果存储卡被移除,则给出外部存储器电源的关闭指令(S118)。
-
4.
公开(公告)号:KR1020030013938A
公开(公告)日:2003-02-15
申请号:KR1020010048227
申请日:2001-08-10
Applicant: 삼성전자주식회사
IPC: G11B20/18
CPC classification number: G11B20/10203 , G11B20/10037 , G11B20/10222 , H04L7/0334 , H04L25/069
Abstract: PURPOSE: An apparatus and a method for correcting asymmetric error and a clock restoration device of an optical reproduction system are provided to correct distortion of an RF signal due to inter-symbol interference according to inaccurate pit length and land length when data is recorded in an optical recording medium. CONSTITUTION: An asymmetric error correcting apparatus includes a zero crossing detector(320), an asymmetric error detector(340), and a correction unit. The zero crossing detector sequentially extracts four samples from a digital signal input from an A/D converter and detects zero crossing from the center two samples. The asymmetric error detector judges if the digital signal is asymmetric or not and judges asymmetric polarity from the sum of the two samples of both sides of the four samples when the zero crossing is detected. The correction unit corrects the asymmetric error of the digital signal according to the detected asymmetric polarity.
Abstract translation: 目的:提供一种用于校正不对称误差的装置和方法以及光学再现系统的时钟恢复装置,用于当数据记录在一个或多个存储器中时根据不准确的凹坑长度和焊盘长度来校正由于符号间干扰导致的RF信号的失真 光记录介质。 构成:非对称误差校正装置包括过零检测器(320),不对称误差检测器(340)和校正单元。 过零检测器从A / D转换器输入的数字信号中顺序提取四个采样,并检测中心两个采样的过零点。 不对称误差检测器判断数字信号是否不对称,并且当检测到过零点时,从四个样本的两侧的两个样本的和中判定非对称极性。 校正单元根据检测到的非对称极性校正数字信号的不对称误差。
-
公开(公告)号:KR1020090030492A
公开(公告)日:2009-03-25
申请号:KR1020070095843
申请日:2007-09-20
Applicant: 삼성전자주식회사
CPC classification number: H04N5/2628 , G06T5/003 , G06T2207/20192 , H04N5/57 , H04N9/73
Abstract: A control method of a digital image processing apparatus and the digital image processing apparatus adopting the same are provided to process an image desired by a user easily by using the miniature effect. A display unit comprises a display panel. The display panel displays an image. The image displayed on the display unit is stored in a storage unit. An image processing control part(520) comprises a detection unit(521) and a blurring processing unit(522). The detection unit detects the focal region of the image displayed on the display unit. The blurring processing unit performs the blurring processing for the surroundings of the focal region.
Abstract translation: 提供数字图像处理装置的控制方法和采用该数字图像处理装置的数字图像处理装置,通过使用微型效果容易地处理用户期望的图像。 显示单元包括显示面板。 显示面板显示图像。 显示在显示单元上的图像被存储在存储单元中。 图像处理控制部分(520)包括检测单元(521)和模糊处理单元(522)。 检测单元检测显示在显示单元上的图像的焦点区域。 模糊处理单元对焦点区域的周围进行模糊处理。
-
公开(公告)号:KR1020070046362A
公开(公告)日:2007-05-03
申请号:KR1020050102990
申请日:2005-10-31
Applicant: 삼성전자주식회사
CPC classification number: B23P21/006 , Y10T29/5191 , Y10T29/53022 , Y10T29/53048 , Y10T29/5313
Abstract: 본 발명은, 물품의 부품을 조립하는 조립유닛과, 조립된 상기 물품을 검사 및 조정하는 검사유닛과, 상기 검사유닛을 통과한 상기 물품을 포장하는 포장유닛을 갖는 물품생산시스템에 관한 것으로서, 상기 조립유닛은, 상기 물품을 이송하는 이송부와; 상기 이송부에 인접하게 배치되어 상기 물품의 부품들을 조립하는 작업대와; 다수의 상기 물품을 조립할 수 있도록 상기 물품들의 부품들이 각각 구획되어 안착되는 복수의 수납공간과, 하부영역에 이동가능하게 마련된 캐스터를 갖는 제1 보조작업대와 제2 보조작업대와; 상기 제1 및 2 보조작업대중 어느 하나가 다른 하나에 대하여 소정 각도로 회동되도록 착탈가능하게 마련된 회동착탈부를 가지며, 상기 검사유닛은, 원형의 판상으로 마련되어 회전 가능한 회전테이블과; 상기 회전테이블을 지지하는 베이스부와; 상기 베이스부에 마련되어 상기 회전테이블이 회전되도록 구동력을 주는 구동부와; 상기 회전테이블이 회전하면서 소정의 검사를 수행하는 작업스테이션을 형성하도록 상기 회전테이블에 일정한 간격으로 배치되어 상기 물품을 지지하는 복수의 지그를 갖는 것을 특징으로 한다. 이에 의하여, 다품종생산이나 물량의 증감에 효과적으로 대응하여 최소의 공간과 최소의 인원으로 최대의 작업능률을 달성하며, 소요되는 공간을 최소화할 수 있는 물품생산시스템이 제공된다. 또한, 컨베이어 등의 이송부 및 물품을 지지하는 팰릿을 획기적으로 감소시키며, 컨베이어 등의 비교적 빠른 이송에 따른 진동, 충격, 소음 등이 예방될 수 있는 물품생산시스템이 제공된다.
-
公开(公告)号:KR100398879B1
公开(公告)日:2003-09-19
申请号:KR1020010041016
申请日:2001-07-09
Applicant: 삼성전자주식회사
IPC: H03L7/091
CPC classification number: H03L7/091 , H03D13/003
Abstract: An apparatus for detecting a phase error for a system such as a CD or a DVD having a multi-level input signal with an irregular zero crossing shift, and a phase locked loop circuit using the same. An A/D converter digitizes a signal read from the CD or the DVD. A phase error detect unit detects a zero crossing of the digital signal consecutively input from the A/D converter, and detects a timing error from a signal corresponding to the detected zero crossing. An error correction unit corrects a sampling timing error of the A/D converter by shifting a phase corresponding to the timing error input from the phase error detect unit. An apparatus for detecting a timing error having a tracking function reduces the amount of normal jitter and a dispersion value of the timing error in accordance with a signal to noise ratio.
Abstract translation: 一种用于检测诸如具有不规则的零交叉偏移的多级输入信号的CD或DVD的系统的相位误差的装置以及使用该装置的锁相环电路。 A / D转换器将从CD或DVD读取的信号数字化。 相位误差检测单元检测从A / D转换器连续输入的数字信号的过零点,并且从与检测到的过零点对应的信号中检测定时误差。 纠错单元通过移位与从相位误差检测单元输入的定时误差相对应的相位来校正A / D转换器的采样定时误差。 用于检测具有跟踪功能的定时误差的设备根据信噪比减少正常抖动量和定时误差的分散值。
-
公开(公告)号:KR101373016B1
公开(公告)日:2014-03-13
申请号:KR1020070057307
申请日:2007-06-12
Applicant: 삼성전자주식회사
IPC: H04N5/225
Abstract: 본 발명은 GPS 시스템에서 디지털 영상 처리 장치의 시간을 재설정하는 장치 및 방법에 관한 것으로, 일정 시간간격으로 GPS 위성으로부터 시간 정보를 포함하는 위치정보를 수신하는 GPS 디바이스 및 영상을 촬영하여 영상파일을 생성하고 저장하는 디지털 영상 처리 장치를 포함하며, GPS 디바이스는 GPS 위성으로부터 시간 정보를 수신한 시점부터 시간을 카운트 하는 타이머 및 GPS 정보 수신 불가능 상태가 되면, 수신한 GPS 시간에 타이머가 카운트한 시간을 합산한 현재시간을 재설정하는 시간 설정부, 디지털 영상 처리 장치는 GPS 디바이스 연결시점부터 시간을 카운트 하는 타이머 및 GPS 디바이스로부터 디지털 영상 처리 장치와 연결직전의 GPS 시간을 수신하고, GPS 시간과 타이머가 카운트한 시간을 합산한 현재시간을 재설정하는 시간 설정부를 포함� �다.
-
公开(公告)号:KR101058030B1
公开(公告)日:2011-08-19
申请号:KR1020050002450
申请日:2005-01-11
Applicant: 삼성전자주식회사
Abstract: 본 발명은 디지털 카메라 동작 장치 및 방법에 관한 것으로, 모터 제어가 필요한 프로세서 내장 SOC(System on chip)에서 모터 제어부를 하드웨어로 구성함으로써, 모터 제어부가 모터를 제어하는 동안 프로세서가 다른 작업을 할 수 있도록 하여 시스템 성능을 향상시키는 모터 제어 장치 및 방법에 관한 것이다. 모터 제어 장치는 상기 모터의 초기 기준 위치를 생성하는 프로세서 및 상기 모터의 현재 위치와 상기 모터의 기준 위치를 비교하여 상기 모터의 이동을 제어하는 모터 제어수단을 포함한다. 본 발명에 따르면, 모터 제어가 필요한 프로세서 내장 SOC에서 모터 제어부를 하드웨어로 구성함으로써, 모터 제어부가 모터를 제어하는 동안 프로세서가 다른 작업을 할 수 있도록 하고, 모터 제어 결과를 인터럽트 방식으로 프로세서에 전송하여 시스템 성능을 향상시킬 수 있다.
-
公开(公告)号:KR1020080109235A
公开(公告)日:2008-12-17
申请号:KR1020070057307
申请日:2007-06-12
Applicant: 삼성전자주식회사
IPC: H04N5/225
Abstract: A device for setting a real time in a GPS system of a digital image processor is provided to set an exact time even the GPS device is in a place where the GPS information is not received. A GPS device(300) receives the location information including the time information from the constant time interval the GPS satellite(200). The GPS device has a timer(107,307) which counts a time lapse after the GPS device got the time information. A time setting part(109,309) resets current time by adding the time counted by the counter to the GPS time which is received at first signal reception.
Abstract translation: 提供一种用于在数字图像处理器的GPS系统中设置实时的设备,以便即使GPS设备处于未接收到GPS信息的位置也能够精确地设置时间。 GPS设备(300)从GPS卫星(200)的恒定时间间隔接收包括时间信息的位置信息。 GPS设备具有定时器(107,307),其计时GPS设备获得时间信息之后的时间流逝。 时间设置部分(109,309)通过将由计数器计数的时间与在第一信号接收时接收的GPS时间相加来重置当前时间。
-
-
-
-
-
-
-
-
-