-
公开(公告)号:KR100480561B1
公开(公告)日:2005-05-16
申请号:KR1019970040228
申请日:1997-08-22
Applicant: 삼성전자주식회사
Inventor: 나상주
IPC: G11C29/00
Abstract: 본 발명은 마이크로-롬의 구조에 관한 것으로서, 특히 마이크로-롬을 테스트한 데이터를 합산하여 검사함으로써 테스트 시간을 단축시키는 합산 검사부를 가지는 마이크로-롬 구조에 관한 것이다.
본 발명은 마이크로-롬에 있어서, 복수개의 마이크로 롬의 배열로 이루어 진 마이크로-롬 어레이 블락; 및 테스트 모드에서 상기 마이크로-롬 어레이 블락의 마이크로-롬을 테스트한 출력 데이터를 합산하여 불량 마이크로-롬의 발생 여부를 검사하는 합산 검사부를 구비하는 것을 특징으로 하여, 마이크로-롬의 테스트 소요 기간을 단축시킬 수 있다.-
公开(公告)号:KR1019950002224A
公开(公告)日:1995-01-04
申请号:KR1019930010318
申请日:1993-06-08
Applicant: 삼성전자주식회사
IPC: H03K17/22
Abstract: 본 발명은 배터리를 사용하는 시스템에서 모드에 따라 전원의 상태에 관계없이 안정되게 리세트신호를 발생하는 회로에 관한 것이다.
이를 위하여 시스템은 배터리 백업 모드에서 모드 세트 신호를 발생하고 정상 동작 모드에서 모드 해제 신호를 발생한다. 그러면 전원단과 제 1 노드 사이에 스위칭 수단이 연결되고 제 1 노드와 접지단 사이에 전류 제어 수단이 연결되는 제어 수단은 모드 제어 신호에 스위칭되어 상기 제 1 노드로 전원 공급을 제어하여 제 1 노드의 전위를 정상 전위 또는 리세트 전위로 유지시킨다. 그리고 전원단 및 제 1 노드와 연결되는 리세트 수단은 초기 전원 온 시 제 1 리세트 신호를 발생하며, 제 1 노드에 전원이 공급이 차단될 시 스위칭 되어 제 2 리세트 신호를 발생한다.
따라서 본 발명의 리세트 회로는 배터리를 사용하는 시스템에서 배터리 백업 모드시 동작이 정지되어 불필요하게 소모되는 전류를 절약할 수 있다.-
-
公开(公告)号:KR1020000038479A
公开(公告)日:2000-07-05
申请号:KR1019980053493
申请日:1998-12-07
Applicant: 삼성전자주식회사
Inventor: 나상주
IPC: H03B5/30
Abstract: PURPOSE: A crystal oscillator circuit is provided to change an oscillating stabilization time by selectively using a feedback resistor connected between input and output terminals of a crystal resonator. CONSTITUTION: In a crystal oscillator circuit, a first inverter(210) is connected between input and output terminals of an external crystal resonator and receives an input oscillating signal from the external crystal resonator, inverts the input oscillating signal, and outputs the inverted signal through the output terminal. A second inverter(240) inverts an output of the first inverter(210) to produce a sub clock signal. A resistor selector(220) selects a suitable feedback resistor connected between input and output terminals of an external crystal resonator in response to a predetermined control signal. An oscillating controller(230) receives a control data according to a set control program and outputs the control data in response to a main clock signal to produce the control signal. A terminating controller(200) receives a predetermined terminating signal according to a set control program and terminates a production of the sub clock signal in response to the predetermined terminating signal.
Abstract translation: 目的:提供晶体振荡器电路,通过选择性地使用连接在晶体谐振器的输入和输出端子之间的反馈电阻来改变振荡稳定时间。 构成:在晶体振荡器电路中,第一反相器(210)连接在外部晶体谐振器的输入和输出端之间,并接收来自外部晶体谐振器的输入振荡信号,使输入的振荡信号反相,并将反相信号通过 输出端子。 第二反相器(240)使第一反相器(210)的输出反相以产生子时钟信号。 电阻选择器(220)响应于预定的控制信号选择连接在外部晶体谐振器的输入和输出端子之间的合适的反馈电阻器。 振荡控制器(230)根据设定的控制程序接收控制数据,并根据主时钟信号输出控制数据以产生控制信号。 端接控制器(200)根据设定的控制程序接收预定的终端信号,并响应于预定的终止信号终止子时钟信号的产生。
-
公开(公告)号:KR1019990079932A
公开(公告)日:1999-11-05
申请号:KR1019980012832
申请日:1998-04-10
Applicant: 삼성전자주식회사
IPC: G06F1/32
Abstract: 본 발명에 따른 마이크로 컨트롤러의 마이크로 코드-롬은 스위치 회로, 디코더, 어드레스 발생기, 롬 그리고, 전압 레귤레이터를 제공한다. 상기 전압 레귤레이터는 외부 전압을 받아들여서 프리챠지시 상기 외부 전압의 레벨보다 낮은 레벨의 일정한 조절 전압을 상기 어드레스 발생기 및 상기 롬에 공급함으로써 종래의 마이크로 코드-롬보다 전류 소비가 적은 마이크로 코드-롬을 구현할 수 있다.
-
公开(公告)号:KR1019970008348A
公开(公告)日:1997-02-24
申请号:KR1019950019479
申请日:1995-07-04
Applicant: 삼성전자주식회사
IPC: H01L21/28
Abstract: 1. 청구 범위에 기재된 발명이 속한 기술분야
반도체장치에서 특정(옵션과정)회로 선택 방법에 관한 것으로서, 특히 조립과정의 이중본드(bond)를 사용하여 특정회로의 동작을 선택할 수 있는 반도체장치의 옵션 및 고정회로의 선택방법 및 회로에 관한것이다.
2. 발명이 해결하려고 하는 기술적 과제
특정회로의 선택을 마스크 패턴을 사용하는 FAB에서 결정하는 것이 아니라 FAB의 다음 단계인 조립에서 선택할 수 있도록 하는 회로 및 방법을 제공함.
3. 발명의 해결방법의 요지
반도체 칩 내부에 옵션회로(100)와 그밖의 고정회로(102)와의 연결 혹은 개방을 선택하는 예시도로서, 반도체 칩 내부에 선택 여부를 주문자에 의해 결정하는 옵션회로(100)와, 나머지 부분인 고정회로(102)간에 연결부(200)에 의해 단락 혹은개방시킬수 있도록 구성한다.
4. 발명의 중요한 용도
반도체장치의 옵션 및 고정회로 선택장치.-
公开(公告)号:KR1019950015969A
公开(公告)日:1995-06-17
申请号:KR1019930024493
申请日:1993-11-17
Applicant: 삼성전자주식회사
Inventor: 나상주
IPC: H03F1/32
Abstract: 본 발명은 아날로그 입력 신호를 입력하여 증폭하기 위한 반도체 집적회로의 증폭기에 있어서, 상기 아날로그 입력 신호를 입력으로 하여 연속적으로 충전 및 방전을 수행하여 출력 신호를 발생하는 캐패시터 수단과, 전원전압과 제1출력 노드 사이에 접속하며 게이트 단자로 상기 출력 신호가 입력되는 P-채널 모오스 트랜지스터와, 제2출력 노드와 접지전압 사이에 접속하며 게이트 단자로 상기 출력 신호가 인가되는 N-채널 모오스 트랜지스터와, 상기 제1출력 노드와 제2출력 노드 사이에 접속하는 분압 수단과, 상기 출력 신호와 상기 분압 수단 사이에 소정의 부하 소자를 통하여 궤환 접속하는 궤환 노드와, 전원전압과 제3출력 노드 사이에 접속하며 제1출력 노드와 게이트가 접속하는 P-채널 모오스 트랜지스터와ㅡ 상기 제3출력 노드와 상기 접지전 압 사이에 접속하며 상기 제2출력 노드와 게이트가 접속하는 N-채널 모오스 트랜지스터를 구비함을 특징으로 한다. 노이즈가 억제될 뿐 만 아니라 동작 특성되어 향상되어 안정된 동작을 수행할 수 있게 된다.
-
-
-
-
-
-
-