건물 내 위치 기반 서비스 구현 방법, 저장 매체, 서버 및 전자 장치
    2.
    发明公开
    건물 내 위치 기반 서비스 구현 방법, 저장 매체, 서버 및 전자 장치 审中-实审
    实现基于位置的服务的方法,机器可读存储介质,服务器和电子设备

    公开(公告)号:KR1020140147926A

    公开(公告)日:2014-12-31

    申请号:KR1020130070401

    申请日:2013-06-19

    CPC classification number: H04W4/04

    Abstract: A method of implementing a location based service in a building according to an aspect of the present invention includes the steps of: receiving, from at least one electronic device, a plurality of data sets representing information on RF signals, which are measured for each location in the building or for each time by the at least one electronic device; determining similarities among the plurality of data sets; creating a logical path by integrating similar data sets; and creating a wireless signal map in the building by mapping the logical path to a physical path of the building.

    Abstract translation: 根据本发明的一个方面,在建筑物中实现基于位置的服务的方法包括以下步骤:从至少一个电子设备接收表示关于每个位置测量的关于RF信号的信息的多个数据集 在建筑物中或每次由至少一个电子设备; 确定所述多个数据集之间的相似度; 通过集成类似的数据集创建逻辑路径; 以及通过将逻辑路径映射到建筑物的物理路径来在建筑物中创建无线信号映射。

    근거리통신망과 비동기전송모드망간의 정합장치
    3.
    发明授权
    근거리통신망과 비동기전송모드망간의 정합장치 失效
    LAN和ATM网络之间的接口设备

    公开(公告)号:KR100241876B1

    公开(公告)日:2000-02-01

    申请号:KR1019960071719

    申请日:1996-12-24

    Inventor: 문병철

    Abstract: 본 발명은 근거리통신망과 비동기전송모드망간을 정합시키기 위한 장치에 관한 것이다. 이러한 본 발명에 따른 정합장치는, 근거리통신망에 접속되는 근거리통신망 제어부와, 비동기전송모드망에 접속되어 비동기전송모드적응계층(AAL)처리를 행하는 처리부를 구비하며, 이들을 통해 근거리통신망과 비동기전송모드망간의 정합을 이루도록 하는 장치에 있어서, 망간의 정합에 따라 송수신되어 처리되는 패킷 데이터의 전송로로 사용되며, 상기 근거리통신망 제어부 및 상기 처리부, 그리고 상기 근거리통신망 제어부와 상기 처리부의 정합을 제어하는 중앙처리장치를 마스터로 하는 로컬버스와, 상기 로컬버스 마스터들의 공유메모리로 사용되는 패킷메모리와, 상기 근거리통신망 제어부의 상기 패킷메모리 억세스 동작에 따라 상기 중앙 처리장치와 상기 로컬버스 간에 전송되는 패킷데이터를 임시 저장하는 버퍼와, 상기 중앙처리장치의 상기 패킷메모리 억세스에 따라 상기 근거리통신망 제어부와 상기 비동기통신망 처리부의 로컬버스 사용 여부를 중재하는 로컬버스 중재기를 더 구비하고 있음을 특징으로 한다.

    동기 피포 제어 장치 및 방법
    4.
    发明授权
    동기 피포 제어 장치 및 방법 失效
    동기피포제어장치및방법

    公开(公告)号:KR100450956B1

    公开(公告)日:2004-10-02

    申请号:KR1020020045771

    申请日:2002-08-02

    Inventor: 문병철

    Abstract: PURPOSE: A device for controlling a synchronous FIFO(First In First Out) device and a method therefor are provided to record and reproduce data in the synchronous FIFO device having a write clock and a read clock, thereby reading the data without an error even though jitters are generated in clocks between boards. CONSTITUTION: A write controller(630) writes data inputted to an RX_DATA terminal in a synchronous FIFO device(640) by adjusting to an SOC(Start Of Cell) received through an R_SOC terminal. A read controller(620) reads the data from the synchronous FIFO device(640) by adjusting to an SOC of a board inputted through a P_SOC terminal. In order to read the data from the synchronous FIFO device(640), the read controller(620) refers to an empty flag supplied from the synchronous FIFO device(640) and a write enable signal outputted from the write controller(640). A back pressure controller(610) inputs data with priority from an RX_BP_IN terminal and a BP_IN terminal, checks the inputted data, and reflects the checked data on the read controller(620).

    Abstract translation: 目的:提供一种用于控制同步FIFO(先入先出)设备的装置及其方法,用于在具有写入时钟和读取时钟的同步FIFO装置中记录和再现数据,由此即使尽管读取数据 在板间的时钟中产生抖动。 组成:写入控制器(630)通过调整到通过R_SOC终端接收的SOC(小区开始),将输入到RX_DATA终端的数据写入同步FIFO设备(640)中。 读取控制器(620)通过调整到通过P_SOC终端输入的电路板的SOC来从同步FIFO装置(640)读取数据。 为了从同步FIFO设备(640)读取数据,读取控制器(620)参考从同步FIFO设备(640)供应的空标志和从写入控制器(640)输出的写入使能信号。 背压控制器(610)从RX_BP_IN端子和BP_IN端子优先输入数据,检查输入的数据,并将检查的数据反映在读取控制器(620)上。

    스위치 시스템에서 각 스위치 포트 구성을 자동으로 인식및 스위칭하는 장치 및 방법
    5.
    发明公开
    스위치 시스템에서 각 스위치 포트 구성을 자동으로 인식및 스위칭하는 장치 및 방법 失效
    开关系统中每个端口自动识别和切换结构的装置和方法

    公开(公告)号:KR1020020012677A

    公开(公告)日:2002-02-20

    申请号:KR1020000045845

    申请日:2000-08-08

    Inventor: 문병철

    Abstract: PURPOSE: An apparatus and a method for automatically recognizing and switching construction of each port in a switch system are provided to connect cables regardless of a port connection construction drawing, thereby providing the convenience in installing, maintaining and repairing a system. CONSTITUTION: A plurality of switch port ID generators generate port ID information of each switch port. A plurality of boards are connected with each switch port recognizing information of each switch port ID information and blocks which each board belongs to. A main processor receives information for storing as a table and sending the table to the plurality of boards. An ATM switch includes a plurality of switch ports including the ATM switch executing ATM switching to input cell. A plurality of ATM cell multiplexing/demultiplexing boards(210,212) are connected to each switch port.

    Abstract translation: 目的:提供一种用于自动识别和切换开关系统中每个端口的构造的装置和方法,用于连接电缆,而不管端口连接结构图如何,从而为系统的安装,维护和修理提供了便利。 构成:多个交换机端口ID生成器生成每个交换机端口的端口ID信息。 多个板与每个交换机端口连接,识别每个交换机端口ID信息的信息和每个板所属的块。 主处理器接收用于存储为表的信息并将表发送到多个板。 ATM交换机包括多个交换机端口,包括执行ATM切换到输入信元的ATM交换机。 多个ATM信元复用/解复用器(210,212)连接到每个交换机端口。

    에이티엠시스템에서 에이티엠스위치 보드와 에이티엠 입출력 카드간을 접속하는 장치 및 그 장치에서의 데이터 송수신 방법
    6.
    发明公开
    에이티엠시스템에서 에이티엠스위치 보드와 에이티엠 입출력 카드간을 접속하는 장치 및 그 장치에서의 데이터 송수신 방법 失效
    用于将ATM开关板与ATM输入/输出卡连接在异步传输模式系统中的装置及用于传送数据的方法

    公开(公告)号:KR1020000073905A

    公开(公告)日:2000-12-05

    申请号:KR1019990017491

    申请日:1999-05-15

    Inventor: 문병철

    Abstract: PURPOSE: A device for connecting an ATM switch board with an ATM input/output card in an asynchronous transfer mode(ATM) system is provided to connect the ATM switch board with the ATM input/output card through a cable, to convert parallel data processed in the board or the card into serial data to transceive the converted serial data, so as to reduce board or card sizes. CONSTITUTION: A first signal generator(170) generates a system transmitting clock and a transmission cell starting signal notifying a cell start, and transmits the system transmitting clock and the transmission cell starting signal. A first signal converter converts parallel data for being transmitted into serial data, and outputs the converted serial data. A cable supplies a path to transmit the converted serial data, the system transmitting clock, and the transmission cell starting signal. A second signal converter and a first-in first-out(FIFO) memory convert the serial data received from the cable into parallel data, and outputs the converted parallel data. A second signal generator(270) generates a system receiving clock and a receiving cell starting signal notifying a cell start. A FIFO controller(150) synchronize the parallel data outputted from the second signal converter with the system transmitting clock and the transmission cell starting signal, to light the synchronized parallel data to the FIFO memory. The FIFO controller synchronizes the lighted parallel data with the system receiving clock and the receiving cell starting signal to read the synchronized parallel data, and outputs the synchronized parallel data to synchronize the card, the board clock, and the cell starting signals.

    Abstract translation: 目的:提供一种用于在ATM交换模式(ATM)系统中连接ATM交换机板与ATM输入/输出卡的设备,通过电缆将ATM交换板与ATM输入/输出卡连接,以转换并行数据 在板卡或卡片串行数据中收发转换后的串行数据,以减少板卡或卡片尺寸。 构成:第一信号发生器(170)产生系统发送时钟和通知小区启动的发送小区启动信号,并发送系统发送时钟和发送小区启动信号。 第一信号转换器将并行数据转换为串行数据,并输出转换的串行数据。 电缆提供传输转换的串行数据,系统传输时钟和传输单元启动信号的路径。 第二信号转换器和先进先出(FIFO)存储器将从电缆接收的串行数据转换为并行数据,并输出转换的并行数据。 第二信号发生器(270)产生系统接收时钟和通知小区开始的接收小区启动信号。 FIFO控制器(150)将从第二信号转换器输出的并行数据与系统发送时钟和传输单元启动信号同步,以将同步并行数据点亮到FIFO存储器。 FIFO控制器将点亮的并行数据与系统接收时钟和接收单元启动信号同步,以读取同步的并行数据,并输出同步的并行数据,以使卡,板时钟和单元启动信号同步。

    비동기 전송모드 시스템에서 보드나 링크 에러에 대처하기
    8.
    发明授权
    비동기 전송모드 시스템에서 보드나 링크 에러에 대처하기 失效
    用于在异步传输模式系统中恢复板或链路错误的装置及其方法

    公开(公告)号:KR100299033B1

    公开(公告)日:2001-11-01

    申请号:KR1019990026767

    申请日:1999-07-03

    Inventor: 문병철

    Abstract: 가. 청구범위에기재된발명이속한기술분야본 발명은비동기전송모드에서의스위칭을위한다중화장치및 방법에관한것이다. 나. 발명이해결하고자하는기술적과제비동기전송모드시스템에서스위칭보드와입출력보드사이에안정적인링크를제공하도록한다. 다. 발명의해결방법의요지본 발명의요지는데이터송수신인터페이스를위한다수의밴 입출력인터페이스부와, 상기밴 입출력인터페이스부에각각연결되며다중화/역다중화보드나링크의에러상태에따라제 1 상태신호를출력하고, 상기제 1 상태신호또는제 2 상태신호에따라비동기전송모드셀의다중화및 역다중화를수행하기위한두 개이상의다중화/역다중화보드를구비한다중화및 역다중화부와, 상기다중화및 역다중화부의상기두 개이상의다중화/역다중화보드각각에포트별로크로싱연결되며, 스위치보드나링크의에러상태에따라상기제 2 상태신호를출력하고, 상기제 1 상태신호및 상기제 2 상태신호에의해데이터를송수신하며, 셀카피및 해당셀로의스위칭동작을수행하는두 개이상의스위치보드를구비한비동기전송모드스위치부와, 상기두 개이상의스위치보드를구비한비동기전송모드스위치부에연결되며, 제어보드의상태에따라제 3 상태신호를여타의제어보드와상호교환하고, 상기제 2 상태신호및 제 3 상태신호에의해상기비동기전송모드스위치부를제어하기위한두 개이상의제어보드를구비한제어부를포함하는비동기전송모드시스템에서보드나링크에러에대처하기위한방법에있어서, 상기출력되는제 1 및제 2, 제 3 상태신호를검출하는과정과, 상기검출한값에의해상기다중화및 역다중화부의상기다중화/역다중화보드중에하나와, 상기스위치부의스위치보드중 하나와, 상기제어부의제어보드중에하나에의해데이터를송수신하는과정과, 상기검출한값이에러상태가아니면이전의보드선택상태를유지하고그렇지않으면인터럽트를발생하여에러를알리고보드선택을변경함으로써데이터를송수신하는과정으로이루어짐을특징으로한다. 라. 발명의중요한용도비동기전송모드시스템에서링크안정화에이용된다.

    광대역 단말 정합장치에서 에이티엠 셀 역다중화 장치
    9.
    发明公开
    광대역 단말 정합장치에서 에이티엠 셀 역다중화 장치 失效
    在宽带终端匹配装置中,AM信元解复用器

    公开(公告)号:KR1019990069279A

    公开(公告)日:1999-09-06

    申请号:KR1019980003423

    申请日:1998-02-06

    Inventor: 문병철

    Abstract: 가. 청구범위에 기재된 발명이 속한 기술분야 : 광대역 단말 정합장치
    나. 발명이 해결하고자 하는 기술적 과제 ; 확장이 가능하며, 실시간 데이터와 비실시간 데이터를 동시에 처리하는 역다중화 장치.
    다. 발명의 해결방법의 요지 : 광대역 정합장치의 에이티엠 셀 역다중화 장치로서, 물리계층으로부터 수신되는 에이티엠 셀을 협대역 종합통신망 데이터와 비데오신호 및 비실시간 데이터로 구분하여 출력하는 디멀티플렉서와, 디멀티플렉서에서 수신되는 제1인에이블 신호와 협대역 종합통신망 데이터를 수신하여 협대역 종합통신망 또는 단말과 접속하는 협대역 종합통신망 접속부와, 디멀티플렉서에서 수신되는 제2인에이블 신호와 비디오 데이터를 수신하여 비디오 망 또는 단말과 접속하는 비디오 접속부와, 디멀티플렉서에서 수신되는 비실시간 데이터를 수신하여 사라-알(SAR) 처리부로 출력하는 버퍼와, 버퍼로부터 수신된 비실시간 데이터를 재구성하여 출력하는 사라-알(SAR) 처리부로 구성된다.
    라. 발명의 중요한 용도
    멀티플 서비스를 수행하는 모든 역다중화 장치

    명령어를 통한 시스템 리셋회로 및 방법
    10.
    发明公开
    명령어를 통한 시스템 리셋회로 및 방법 无效
    系统复位电路和方法通过命令

    公开(公告)号:KR1019990010664A

    公开(公告)日:1999-02-18

    申请号:KR1019970033506

    申请日:1997-07-18

    Inventor: 문병철

    Abstract: 가. 청구범위에 기재된 발명이 속한 기술분야 :
    본 발명은 중앙처리장치를 가지고 콘솔이 연결된 시스템에 관한 것이다.
    나. 발명이 해결하려고 하는 기술적 과제 :
    중앙처리장치를 가지는 시스템을 리셋하기 위해서는 프로그램에 의한 방식과 운용자가 리셋 스위치를 직접 조작하는 방식이 있었다.
    다. 발명의 해결 방법의 요지 :
    본 발명은 콘솔로부터 리셋 명령이 인가되면 어드레스의 특정 비트를 셋하여 출력하고 상기 어드레스가 인가될 시 어드레스 스트로브신호를 리셋하여 상기 리셋 상태가 소정 시간 동안 유지될 시 시스템을 리셋하기 위한 리셋신호를 출력하도록 명령어를 통한 시스템 리셋회로 및 방법을 구현하였다.
    라. 발명의 중요한 용도 :
    명령어를 통한 시스템 리셋회로 및 방법.

Patent Agency Ranking