Abstract:
A method of implementing a location based service in a building according to an aspect of the present invention includes the steps of: receiving, from at least one electronic device, a plurality of data sets representing information on RF signals, which are measured for each location in the building or for each time by the at least one electronic device; determining similarities among the plurality of data sets; creating a logical path by integrating similar data sets; and creating a wireless signal map in the building by mapping the logical path to a physical path of the building.
Abstract:
본 발명은 근거리통신망과 비동기전송모드망간을 정합시키기 위한 장치에 관한 것이다. 이러한 본 발명에 따른 정합장치는, 근거리통신망에 접속되는 근거리통신망 제어부와, 비동기전송모드망에 접속되어 비동기전송모드적응계층(AAL)처리를 행하는 처리부를 구비하며, 이들을 통해 근거리통신망과 비동기전송모드망간의 정합을 이루도록 하는 장치에 있어서, 망간의 정합에 따라 송수신되어 처리되는 패킷 데이터의 전송로로 사용되며, 상기 근거리통신망 제어부 및 상기 처리부, 그리고 상기 근거리통신망 제어부와 상기 처리부의 정합을 제어하는 중앙처리장치를 마스터로 하는 로컬버스와, 상기 로컬버스 마스터들의 공유메모리로 사용되는 패킷메모리와, 상기 근거리통신망 제어부의 상기 패킷메모리 억세스 동작에 따라 상기 중앙 처리장치와 상기 로컬버스 간에 전송되는 패킷데이터를 임시 저장하는 버퍼와, 상기 중앙처리장치의 상기 패킷메모리 억세스에 따라 상기 근거리통신망 제어부와 상기 비동기통신망 처리부의 로컬버스 사용 여부를 중재하는 로컬버스 중재기를 더 구비하고 있음을 특징으로 한다.
Abstract:
PURPOSE: A device for controlling a synchronous FIFO(First In First Out) device and a method therefor are provided to record and reproduce data in the synchronous FIFO device having a write clock and a read clock, thereby reading the data without an error even though jitters are generated in clocks between boards. CONSTITUTION: A write controller(630) writes data inputted to an RX_DATA terminal in a synchronous FIFO device(640) by adjusting to an SOC(Start Of Cell) received through an R_SOC terminal. A read controller(620) reads the data from the synchronous FIFO device(640) by adjusting to an SOC of a board inputted through a P_SOC terminal. In order to read the data from the synchronous FIFO device(640), the read controller(620) refers to an empty flag supplied from the synchronous FIFO device(640) and a write enable signal outputted from the write controller(640). A back pressure controller(610) inputs data with priority from an RX_BP_IN terminal and a BP_IN terminal, checks the inputted data, and reflects the checked data on the read controller(620).
Abstract:
PURPOSE: An apparatus and a method for automatically recognizing and switching construction of each port in a switch system are provided to connect cables regardless of a port connection construction drawing, thereby providing the convenience in installing, maintaining and repairing a system. CONSTITUTION: A plurality of switch port ID generators generate port ID information of each switch port. A plurality of boards are connected with each switch port recognizing information of each switch port ID information and blocks which each board belongs to. A main processor receives information for storing as a table and sending the table to the plurality of boards. An ATM switch includes a plurality of switch ports including the ATM switch executing ATM switching to input cell. A plurality of ATM cell multiplexing/demultiplexing boards(210,212) are connected to each switch port.
Abstract:
PURPOSE: A device for connecting an ATM switch board with an ATM input/output card in an asynchronous transfer mode(ATM) system is provided to connect the ATM switch board with the ATM input/output card through a cable, to convert parallel data processed in the board or the card into serial data to transceive the converted serial data, so as to reduce board or card sizes. CONSTITUTION: A first signal generator(170) generates a system transmitting clock and a transmission cell starting signal notifying a cell start, and transmits the system transmitting clock and the transmission cell starting signal. A first signal converter converts parallel data for being transmitted into serial data, and outputs the converted serial data. A cable supplies a path to transmit the converted serial data, the system transmitting clock, and the transmission cell starting signal. A second signal converter and a first-in first-out(FIFO) memory convert the serial data received from the cable into parallel data, and outputs the converted parallel data. A second signal generator(270) generates a system receiving clock and a receiving cell starting signal notifying a cell start. A FIFO controller(150) synchronize the parallel data outputted from the second signal converter with the system transmitting clock and the transmission cell starting signal, to light the synchronized parallel data to the FIFO memory. The FIFO controller synchronizes the lighted parallel data with the system receiving clock and the receiving cell starting signal to read the synchronized parallel data, and outputs the synchronized parallel data to synchronize the card, the board clock, and the cell starting signals.
Abstract:
가. 청구범위에 기재된 발명이 속한 기술분야 : 광대역 단말 정합장치 나. 발명이 해결하고자 하는 기술적 과제 ; 확장이 가능하며, 실시간 데이터와 비실시간 데이터를 동시에 처리하는 역다중화 장치. 다. 발명의 해결방법의 요지 : 광대역 정합장치의 에이티엠 셀 역다중화 장치로서, 물리계층으로부터 수신되는 에이티엠 셀을 협대역 종합통신망 데이터와 비데오신호 및 비실시간 데이터로 구분하여 출력하는 디멀티플렉서와, 디멀티플렉서에서 수신되는 제1인에이블 신호와 협대역 종합통신망 데이터를 수신하여 협대역 종합통신망 또는 단말과 접속하는 협대역 종합통신망 접속부와, 디멀티플렉서에서 수신되는 제2인에이블 신호와 비디오 데이터를 수신하여 비디오 망 또는 단말과 접속하는 비디오 접속부와, 디멀티플렉서에서 수신되는 비실시간 데이터를 수신하여 사라-알(SAR) 처리부로 출력하는 버퍼와, 버퍼로부터 수신된 비실시간 데이터를 재구성하여 출력하는 사라-알(SAR) 처리부로 구성된다. 라. 발명의 중요한 용도 멀티플 서비스를 수행하는 모든 역다중화 장치
Abstract:
가. 청구범위에 기재된 발명이 속한 기술분야 : 본 발명은 중앙처리장치를 가지고 콘솔이 연결된 시스템에 관한 것이다. 나. 발명이 해결하려고 하는 기술적 과제 : 중앙처리장치를 가지는 시스템을 리셋하기 위해서는 프로그램에 의한 방식과 운용자가 리셋 스위치를 직접 조작하는 방식이 있었다. 다. 발명의 해결 방법의 요지 : 본 발명은 콘솔로부터 리셋 명령이 인가되면 어드레스의 특정 비트를 셋하여 출력하고 상기 어드레스가 인가될 시 어드레스 스트로브신호를 리셋하여 상기 리셋 상태가 소정 시간 동안 유지될 시 시스템을 리셋하기 위한 리셋신호를 출력하도록 명령어를 통한 시스템 리셋회로 및 방법을 구현하였다. 라. 발명의 중요한 용도 : 명령어를 통한 시스템 리셋회로 및 방법.